a
特点
低成本
取代12电位器
独立可编程输出
3线SPI兼容的串行输入
功耗关断<55瓦,包括I
DD
&放大器;我
REF
中量程预设, AD8802
单独的V
REFL
范围设置, AD8804
+3 V至+5 V单电源供电
应用
自动调整
微调更换
视频和音频设备增益与失调调节
便携式和电池供电设备
12通道, 8位TrimDACs
与功耗关断模式
AD8802/AD8804
功能框图
CS
CLK
D7
AD8802/AD8804
DAC
1
DAC
REG
#1
D0
R
V
DD
V
REFH
O1
O2
O3
O4
O5
O6
O7
O8
O9
O10
O11
O12
D11
D10
D9
D8
D7
EN
ADDR
DEC
SER
REG
SDI
D
D0
D7
DAC
12
DAC
REG
#12
R
8
D0
SHDN
概述
12通道AD8802 / AD8804提供独立的可数字
控制电压输出在一个紧凑的20引脚封装。这
电位分压器TrimDAC允许更换
机械调整器功能中的新设计。在AD8802 /
AD8804非常适合直流电压调节应用。
通过串行接口的微控制器端口轻松编程,
其中量程预设的AD8802是理想的电位器
替换其中的调整开始的标称值。应用程序
阳离子如视频放大器的增益控制,电压的转换
受控的频率和视频设备的带宽,
几何校正和CRT的COM自动调节
计算机图形显示几个的许多应用中的理想
适用于这些部件。该AD8804提供独立的CON-
的顶部和底部的电位分压器的端控制
允许通过确定一个单独的零电平电压设置
V
REFL
引脚。这是最大化的解决有帮助
设备具有有限的允许电压控制范围内。
在内部, AD8802 / AD8804包含12个电压输出
数字 - 模拟转换器,共享一个共同的参考 -
电压输入。
TrimDAC是ADI公司的注册商标。
GND
RS
( AD8802 ONLY)
V
REFL
( AD8804 ONLY)
每个DAC具有保持其输出状态各自的DAC锁存器。
这些DAC锁存由内部串行 - 更新
即从一个标准的3线加载并行移位寄存器
串行输入的数字接口。该串行数据输入字
解码,其中前4位确定DAC的地址
锁存器被加载后8位数据。在AD8802 /
只有10 AD8804消耗
A
从5 V电源供电。在AD-
DITION ,在关断模式参考输入电流消耗
也降低至10
A
同时节省了DAC锁存器的设置
返回到正常操作之后使用。
在AD8802 / AD8804可在20引脚塑料DIP ,该
SOIC - 20表面贴装封装, 1mm的超薄型TSSOP -20
封装。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
ADI公司, 1995年
一个技术的方式, P.O. 9106箱,诺伍德。 MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
AD8802/AD8804–SPECIFICATIONS
参数
静态精度
规范适用于所有DAC
决议
微分非线性误差
积分非线性误差
满量程误差
零代码错误
DAC输出电阻
输出电阻匹配
参考输入
电压范围
2
REFH输入电阻
REFL输入电阻
3
参考输入电容
3
数字输入
逻辑高
逻辑低
逻辑高
逻辑低
输入电流
输入电容
3
电源
4
电源电压范围
电源电流( CMOS )
电源电流( TTL )
关断电流
功耗
电源灵敏度
动态性能
3
V
OUT
建立时间
相声
开关特性
3, 6
输入时钟脉冲宽度
数据建立时间
数据保持时间
CS
建立时间
CS
高脉冲宽度
复位脉冲宽度
CLK崛起
CS
上升保持时间
CS
上升到时钟上升沿设置
符号
条件
N
DNL
INL
G
FSE
V
ZSE
R
OUT
R/R
O
V
REFH
V
REFL
R
REFH
R
REFL
C
REF0
C
REF1
V
IH
V
IL
V
IH
V
IL
I
IL
C
IL
V
DD
范围
I
DD
I
DD
I
REFH
P
DISS
PSRR
t
S
CT
t
CH
, t
CL
t
DS
t
DH
t
CSS
t
CSW
t
RS
t
CSH
t
CS1
(V
DD
= + 3V 10 %或+ 5V 10 % ,V
REFH
= +V
DD
, V
REFL
= 0 V , -40℃
≤T
A
≤
85 C除非另有说明)
民
典型值
1
最大
单位
保证单调性
8
–1
–1.5
–1
–1
3
±
1/4
±
1/2
1/2
1/4
5
1.5
+1
+1.5
+1
+1
8
位
最低位
最低位
最低位
最低位
k
%
V
V
k
k
pF
pF
V
V
V
V
A
pF
V
A
mA
A
W
%/%
s
dB
ns
ns
ns
ns
ns
ns
ns
ns
引脚上可用AD8804仅
数字输入= 55
H
, V
REFH
= V
DD
数字输入= 55
H
, V
REFL
= V
DD
数字输入的所有零
数字输入的所有问鼎
V
DD
= +5 V
V
DD
= +5 V
V
DD
= +3 V
V
DD
= +3 V
V
IN
= 0 V或±5 V
0
0
1.2
1.2
32
32
2.4
V
DD
V
DD
0.8
2.1
0.6
±
1
5
2.7
5.5
10
4
10
55
0.002
V
IH
= V
DD
或V
IL
= 0 V
V
IH
= 2.4 V或V
IL
= 0.8 V, V
DD
= +5.5 V
SHDN
= 0
V
IH
= V
DD
或V
IL
= 0 V, V
DD
= +5.5 V
V
DD
= +5 V
±
10%
±
1/2 LSB误差带
相邻的输出之间
5
时钟电平高或低
15
5
5
10
10
90
20
10
0.01
1
0.2
0.001
0.6
50
笔记
1
标准结构代表的平均读数为+ 25°C 。
2
V
REFH
可以是GND和V之间的任意值
DD
,为AD8804 V
REFL
可以是GND和V之间的任意值
DD
.
3
通过设计保证,不受生产测试。
4
数字输入电压V
IN
= 0 V或V
DD
对于CMOS条件。 DAC输出卸载。 P
DISS
从(我计算
DD
×
V
DD
).
5
测量在V
OUT
脚的地方相邻V
OUT
销使满量程电压变化中(f = 100千赫兹) 。
6
看测量值的位置的时序图。所有的输入控制电压与T指定
R
= t
F
= 2纳秒(10% 90 %的V
DD
)和定时从一个电压电平
1.6 V.
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
AD8802/AD8804
绝对最大额定值
(T
A
= + 25℃ ,除非另有说明)
销刀豆网络gurations
V
REFH
1
O1 2
O2 3
O3 4
O4 5
O5 6
20 V
DD
19
RS
18 O12
17 O11
V
REFH
1
O1 2
O2 3
O3 4
O4 5
O5 6
20 V
DD
19 O12
18 O11
17 O10
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 , + 8 V
V
REFX
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 V ,V
DD
输出(牛年)到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 V ,V
DD
数字输入电压至GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 V , + 8V
工作温度范围。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
最高结温(T
J
MAX) 。 。 。 。 。 。 。 。 + 150°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
引线温度(焊接, 10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃
封装功耗。 。 。 。 。 。 。 。 。 。 。 。 (T
J
马克斯 - T的
A
)/θ
JA
热阻
θ
JA ,
SOIC ( SOL - 20 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 60 ° C / W
P- DIP ( N-20 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 57 ° C / W
TSSOP -20 ( RU - 20 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 155 ° C / W
AD8802引脚说明
AD8802
16 O10
AD8804
16 O9
TOP VIEW 15 O9
(不按比例)
14 O8
O6 7
SHDN
8
CS
9
GND 10
13 O7
12 SDI
11 CLK
TOP VIEW 15
O8
(不按比例)
14 O7
O6 7
SHDN
8
CS
9
GND 10
13 SDI
12 CLK
11 V
REFL
AD8804引脚说明
引脚名称
1
2
3
4
5
6
7
8
9
V
REF
O1
O2
O3
O4
O5
O6
SHDN
CS
描述
常见的DAC参考输入
DAC输出# 1 ,地址= 0000
2
DAC输出# 2 ,地址= 0001
2
DAC输出# 3 ,地址= 0010
2
DAC输出# 4 ,地址= 0011
2
DAC输出# 5 ,地址= 0100
2
DAC输出# 6 ,地址= 0101
2
参考输入电流变为零。 DAC
锁存器设置维护
片选输入,低电平有效。当
CS
返回高电平,在串行输入寄存器的数据
解码的基础上,地址位和装载
到目标DAC寄存器
地
串行时钟输入,上升沿触发
串行数据输入
DAC输出# 7 ,地址= 0110
2
DAC输出# 8 ,地址= 0111
2
DAC输出# 9 ,地址= 1000
2
DAC输出# 10 ,地址= 1001
2
DAC输出# 11 ,地址= 1010
2
DAC输出# 12 ,地址= 1011
2
异步预置为中间电平输出
设置。加载所有DAC寄存器80
H
电源正极,规定工作
在这两个+3 V和+5 V
引脚名称
1
2
3
4
5
6
7
8
9
V
REFH
O1
O2
O3
O4
O5
O6
SHDN
CS
描述
常见的高端DAC基准输入
DAC输出# 1 ,地址= 0000
2
DAC输出# 2 ,地址= 0001
2
DAC输出# 3 ,地址= 0010
2
DAC输出# 4 ,地址= 0011
2
DAC输出# 5 ,地址= 0100
2
DAC输出# 6 ,地址= 0101
2
参考输入电流变为零DAC锁存器
设置维护
片选输入,低电平有效。当
CS
回报
高,在串行输入寄存器的数据被解码
基于该地址位和加载输入的
目标DAC寄存器
地
常见的低端DAC基准输入
串行时钟输入,上升沿触发
串行数据输入
DAC输出# 7 ,地址= 0110
2
DAC输出# 8 ,地址= 0111
2
DAC输出# 9 ,地址= 1000
2
DAC输出# 10 ,地址= 1001
2
DAC输出# 11 ,地址= 1010
2
DAC输出# 12 ,地址= 1011
2
正电源,运行在指定的
无论+3 V和+5 V
订购指南
温度
范围
– 40°C/+85°C
– 40°C/+85°C
– 40°C/+85°C
– 40°C/+85°C
– 40°C/+85°C
– 40°C/+85°C
包
描述
PDIP-20
SOL-20
TSSOP-20
PDIP-20
SOL-20
TSSOP-20
包
选项
N-20
R-20
RU-20
N-20
R-20
RU-20
10
11
12
13
14
15
16
17
18
19
20
GND
CLK
SDI
O7
O8
O9
O10
O11
O12
RS
V
DD
10
11
12
13
14
15
16
17
18
19
20
GND
V
REFL
CLK
SDI
O7
O8
O9
O10
O11
O12
V
DD
模型
AD8802AN
AD8802AR
AD8802ARU
AD8804AN
AD8804AR
AD8804ARU
FTN
RS
RS
RS
REFL
REFL
REFL
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然这些器件具有专有ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
第0版
–3–