a
特点
4个10位DAC在一个封装中
提供串行和并行装载设施
AD7804四通道10位串行加载
AD7805四通道10位并行加载
AD7808八通道10位串行加载
AD7809八通道10位并行加载
+3.3 V至+5 V操作
掉电模式
上电复位
待机模式(所有DAC /个别DAC)的
低功耗CMOS的所有建设
10位分辨率
双缓冲DAC寄存器
双外部基准
应用
光磁盘驱动器
仪器仪表和通信系统
过程控制和电压设定点控制
微调电位计的替代
自动校准
概述
+3.3 V至+5 V四/八通道10位DAC
AD7804/AD7805/AD7808/AD7809*
功能方框图
AV
DD
DV
DD
REFOUT
REFIN
AV
DD
分频器
COMP
通道D
控制REG
数据
注册
V
BIAS
DAC
DAC
注册
MUX
1.23V REF
AGND DGND
V
OUT
F*
电源
RESET
AD7804/
AD7808
V
BIAS
DAC
V
OUT
E*
V
OUT
D
MUX
V
OUT
C
通道C
控制REG
数据
注册
V
BIAS
MUX
DAC
注册
DAC B
V
OUT
B
通道B
控制REG
数据
注册
V
BIAS
DAC
注册
MUX
DAC A
V
OUT
A
PD **
通道A
控制REG
系统
控制REG
数据
注册
DAC
注册
V
OUT
H*
在AD7804 / AD7808是四/八通道10位数字至模拟
转换器与串联负载能力,而AD7805 / AD7809
有四/八10位数字 - 模拟转换器的并行
负载能力。这些部件从+3.3 V至+5 V
( ± 10 %)电源供电,内置一个片内基准。
这些DAC提供输出信号V中的形式
BIAS
±
V
摇摆
.
V
摇摆
内部从V派生
BIAS
。片内控制寄存器
包括一个系统控制寄存器和信道的控制寄存器。
系统控制寄存器拥有的所有DAC控制
封装。通道控制寄存器允许单独控制
对DAC的。每个单独的完整的传递函数
DAC可以绕V转移
BIAS
指向使用一个片
子DAC 。所有DAC包含双缓冲数据输入,
这让所有的模拟输出可以同时更新
利用异步LDAC输入。
控制功能
硬件清除
系统控制
掉电
1
系统待机
2
系统清除
输入的码
通道控制
备用通道
2
通道正常
V
BIAS
渠道控制
所有
所有
所有
所有
所有
选择
选择
选择
主DAC
子DAC
FSIN
CLKIN
SDIN
输入移位
寄存器&
控制逻辑
V
OUT
G*
CLR LDAC
** ONLY
AD7804为清晰起见,
** SHOWS
附加通道ON THE AD7808
**引脚上的AD7808仅
AV
DD
DV
DD
REFOUT
REFIN
AV
DD
分频器
COMP
通道D
控制REG
1.23V REF
AGND DGND
V
OUT
F*
电源
RESET
AD7805/
AD7809
V
BIAS
DAC
V
OUT
E*
MUX
V
OUT
D
数据
注册
V
BIAS
DAC
注册
MUX
DAC
V
OUT
C
通道C
控制REG
数据
注册
V
BIAS
MUX
DAC
注册
DAC B
V
OUT
B
通道B
控制REG
数据
注册
V
BIAS
MUX
DAC
注册
DAC A
V
OUT
A
PD **
通道A
控制REG
系统
控制REG
数据
注册
DAC
注册
V
OUT
H*
输入
注册
V
OUT
G*
CS
WR
控制
逻辑
笔记
1
掉电功能,掉电所有内部电路包括参考。
2
待机功能,掉电除了参考的所有电路。
MODE A0 A1 A2 **
DB9 DB2 DB1 DB0
CLR LDAC
** ONLY
AD7805为清晰起见,
** SHOWS
附加通道ON THE AD7809
**引脚上的AD7809仅
REV 。一
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
*专利
正在申请中。
在第26页的索引。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 1998年
AD7804/AD7805/AD7808/AD7809
AD7804/AD7805–SPECIFICATIONS
( AV
参考=内部参考;
L
= 100 pF的;
L
= 2 k
参数
静态性能
主DAC
决议
相对精度
增益误差
偏置失调误差
2
零刻度误差
3
单调性
最小负载电阻
子DAC
决议
微分非线性
输出特性
输出电压范围
3
输出电压建立时间为10位
压摆率
数模转换毛刺脉冲
数字馈通
数字串扰
模拟串扰
直流输出阻抗
电源抑制比
DAC的基准输入
REF IN范围
REF IN输入漏
数字输入
输入高电压,V
IH
@ V
DD
= 5 V
输入高电压,V
IH
@ V
DD
= 3.3 V
输入低电压,V
IL
@ V
DD
= 5 V
输入低电压,V
IL
@ V
DD
= 3.3 V
输入漏电流
输入电容
输入的码
参考输出
REF OUT输出电压
REF OUT错误
REF OUT温度系数
REF OUT输出阻抗
电源要求
V
DD
( AV
DD
和DV
DD
)
I
DD
( AI
DD
加DI
DD
)
普通模式
系统待机( SSTBY )模式
掉电( PD )模式
@ +25°C
T
民
–T
最大
功耗
普通模式
系统待机( SSTBY )模式
掉电( PD )模式
@ +25°C
T
民
–T
最大
B级
1
C级
1
10
±
3
±
3
–80/+40
–V
BIAS
/
+40
16
9
2
8
±
0.125
±
0.5
V
BIAS
±
15/16
×
V
BIAS
V
BIAS
/ 16 16分之31
×
V
BIAS
4
2.5
1
0.5
0.5
±
0.2
2
0.002
1.0 V
DD
/2
±
1
2.4
2.1
0.8
0.6
±
10
10
三三两两比较/二进制
1.23
±
8
–100
5
3/5.5
12
250
0.8
1.5
66
1.38
4.4
8.25
10
±
3
±
3
–80/+40
–V
BIAS
/
+40
16
10
2
8
±
0.125
±
0.5
和DV
DD
= 3.3 V 10 %至5 V的10% ; AGND = DGND = 0 V ;
到GND 。子DAC的中间值。所有规格牛逼
民
给T
最大
除非另有说明)。
DD
单位
评论
位
LSB(最大值)
% FSR最大
毫伏最大
毫伏最大
位
kΩ的分
位
LSB (典型值)
LSB(最大值)
V
V
s
最大
V / μs的典型值
nV-s表示,典型值
nV-s表示,典型值
nV-s表示,典型值
LSB (典型值)
典型值
% / % (典型值)
V MIN到V最大
A
最大
V分钟
V分钟
V最大
V最大
pF的最大
DAC码= 0.5满量程
DAC编码= 000H为偏移二进制
和200H的二进制补码编码
指的主要DAC到LSB
V
BIAS
±
15/16
×
V
BIAS
V
BIAS
/ 16 16分之31
×
V
BIAS
4
2.5
1
0.5
0.5
±
0.2
2
0.002
1.0 V
DD
/2
±
1
2.4
2.1
0.8
0.6
A
最大
10
三三两两比较/二进制
1.23
±
8
–100
5
3/5.5
12
250
0.8
1.5
66
1.38
4.4
8.25
二进制补码编码
偏移二进制编码
通常情况下1.5
s
1 LSB改变周围的主进位
V
DD
±
10%
通常
±
1 nA的
V NOM
%最大
PPM /°C的典型值
kΩ的NOM
V MIN到V最大
最大mA
A
A
最大
A
最大
毫瓦MAX
毫瓦MAX
W
最大
W
最大
不包括负载电流
V
IH
= V
DD
, V
IL
= DGND
V
IH
= V
DD
, V
IL
= DGND
V
IH
= V
DD
, V
IL
= DGND
不包括电力消耗在负载
笔记
1
温度范围为 - 40 ° C至+ 85°C 。
2
可以使用子的DAC被最小化。
3
V
BIAS
是输出电压摆幅的中心,并可以为V
DD
/ 2 ,内部参考或REFIN通过MX1和MX0在通道控制寄存器决定。
特定网络阳离子如有更改,恕不另行通知。
–2–
REV 。一
AD7804/AD7805/AD7808/AD7809
AD7808/AD7809–SPECIFICATIONS
( AV
参考=内部参考;
L
= 100 pF的;
L
= 2 k
参数
静态性能
主DAC
决议
相对精度
增益误差
偏置失调误差
2
零刻度误差
单调性
最小负载电阻
子DAC
决议
微分非线性
输出特性
输出电压范围
3
输出电压建立时间为10位
压摆率
数模转换毛刺脉冲
数字馈通
数字串扰
模拟串扰
直流输出阻抗
电源抑制比
DAC的基准输入
REF IN范围
REF IN输入漏
数字输入
输入高电压,V
IH
@ V
DD
= 5 V
输入高电压,V
IH
@ V
DD
= 3.3 V
输入低电压,V
IL
@ V
DD
= 5 V
输入低电压,V
IL
@ V
DD
= 3.3 V
输入漏电流
输入电容
输入的码
参考输出
REF OUT输出电压
REF OUT错误
REF OUT温度系数
REF OUT输出阻抗
电源要求
V
DD
( AV
DD
和DV
DD
)
I
DD
( AI
DD
加DI
DD
)
普通模式
系统待机( SSTBY )模式
掉电( PD )模式
@ +25°C
T
民
–T
最大
功耗
普通模式
系统待机( SSTBY )模式
掉电( PD )模式
@ +25°C
T
民
–T
最大
B级
1
10
±
4
±
3
±
60
±
35
9
2
8
±
0.125
±
0.5
V
BIAS
±
15/16
×
V
BIAS
V
BIAS
/ 16 16分之31
×
V
BIAS
4
2.5
1
0.5
0.5
±
0.2
2
0.002
1.0 V
DD
/2
±
1
2.4
2.1
0.8
0.6
±
10
8
三三两两比较/二进制
1.23
±
8
–100
5
3/5.5
18
250
1
3
99
1.38
5.5
16.5
和DV
DD
= 3.3 V 10 %至5 V的10% ; AGND = DGND = 0 V ;
到GND 。子DAC的中间值。所有规格牛逼
民
给T
最大
除非另有说明)。
DD
单位
评论
位
LSB(最大值)
% FSR最大
毫伏最大
毫伏最大
位
kΩ的分
位
LSB (典型值)
LSB(最大值)
V
V
s
最大
V / μs的典型值
nV-s表示,典型值
nV-s表示,典型值
nV-s表示,典型值
LSB (典型值)
典型值
% / % (典型值)
V MIN到V最大
A
最大
V分钟
V分钟
V最大
V最大
A
最大
pF的最大
DAC码= 0.5满量程
DAC编码= 000H为偏移二进制
和200H的二进制补码
编码
指的主要DAC到LSB
二进制补码编码
偏移二进制编码
通常情况下1.5
s
1 LSB改变周围的主进位
V
DD
±
10%
通常
±
1 nA的
V NOM
%最大
PPM /°C的典型值
kΩ的NOM
V MIN到V最大
最大mA
A
最大
A
最大
A
最大
毫瓦MAX
毫瓦MAX
W
最大
W
最大
不包括负载电流
V
IH
= V
DD
, V
IL
= DGND
V
IH
= V
DD
, V
IL
= DGND
V
IH
= V
DD
, V
IL
= DGND
不包括电力消耗在负载
笔记
1
温度范围为 - 40 ° C至+ 85°C 。
2
可以使用子的DAC被最小化。
3
V
BIAS
是输出电压摆幅的中心,并可以为V
DD
/ 2 ,内部参考或REFIN通过MX1和MX0在通道控制寄存器决定。
特定网络阳离子如有更改,恕不另行通知。
REV 。一
–3–
AD7804/AD7805/AD7808/AD7809
AD7804 / AD7808时序特性
1
(V
内部参考。所有规格牛逼
民
给T
最大
除非另有说明)。
参数
t
1
t
2
t
3
t
4
t
5
t
6
t
6A
t
7
t
8
t
9
在T限制
民
, T
最大
所有版本
100
40
40
30
30
5
6
90
20
40
100
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
描述
CLKIN周期时间
CLKIN高电平时间
CLKIN低电平时间
FSIN
建立时间
数据建立时间
数据保持时间
LDAC
保持时间
FSIN
保持时间
LDAC , CLR
脉宽
LDAC
建立时间
DD
=
3.3 V
10%至5伏
10% ; AGND = DGND = 0 V ;参考=
笔记
1
在最初发布的任何重新设计或工艺变更可能会影响该参数后的样品进行测试。所有输入信号均指定tr = TF = 5 ns到
从一个电压(V定时
IL
+ V
IH
)/2.
特定网络阳离子如有更改,恕不另行通知。
t
1
CLKIN (I)的
t
2
t
4
FSIN (I)的
t
3
t
7
t
5
t
6
SDIN (I)的
DB15
DB0
t
5
LDAC
1
t
6A
LDAC
2
t
9
t
8
CLR
t
8
1
时序要求同步
LDAC
UPDATE或
LDAC
可连接永久性地保持在必要时。
2
时序要求异步
LDAC
更新。
图1.时序图AD7804和AD7808
–4–
REV 。一
AD7804/AD7805/AD7808/AD7809
(V
DD
= 3.3 V
=内部参考。所有规格牛逼
民
给T
最大
除非另有说明)。
参数
t
1
t
2
t
3
t
4
t
5
t
6
t
6A
t
7
t
8
t
9
t
10
t
11
t
12
在T限制
民
, T
最大
所有版本
25
4.5
25
4.5
25
4.5
6
40
0
40
100
40
100
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
AD7805 / AD7809时序特性
1
10%至5伏
10% ; AGND = DGND = 0 V ;参考
描述
模式下有效写建立时间
模式下有效写保持时间
地址有效到写建立时间
地址有效到写保持时间
数据建立时间
数据保持时间
LDAC
有效的写保持时间
片选写建立时间
片选写保持时间
写脉宽
连续写入间隔时间
LDAC , CLR
脉宽
写
LDAC
建立时间
记
1
在最初发布的任何重新设计或工艺变更可能会影响该参数后的样品进行测试。所有输入信号均指定tr = TF = 5 ns到
从一个电压(V定时
IL
+ V
IH
)/2.
特定网络阳离子如有更改,恕不另行通知。
t
1
模式
t
2
t
3
A0, A1, A2
t
4
CS
t
7
t
8
t
10
t
9
WR
t
5
数据
t
6
t
6A
LDAC
1
t
12
LDAC
2
t
11
t
11
CLR
1
时序要求同步
LDAC
UPDATE或
LDAC
可连接永久性地保持在必要时。
2
时序要求异步
LDAC
更新。
图2.时序图AD7805 / AD7809的并行写
REV 。一
–5–