a
特点
高分辨率ADC
24位无失码
0.0015 %非线性
优化快速通道开关
18位页分辨率( 21位有效位)在500赫兹
在8.5 kHz的16位页分辨率( 19位有效位)
在15 kHz的15位页分辨率( 18位有效位)
片内按通道进行系统校准
可配置的输入
8路单端或4个全差分
输入范围
625毫伏, + 1.25V , + 2.5V , 625毫伏, 1.25 V , 2.5 V
3线串行接口
SPI , QSPI , MICROWIRE 和DSP兼容
在逻辑输入施密特触发器
单电源供电
5 V模拟电源
3 V或5 V数字电源
封装:28引脚TSSOP
应用
的PLC / DCS
多路复用应用
过程控制
工业仪器仪表
8通道,高通量,
24位 - ADC
AD7738
功能框图
MUXOUT ADCIN
REFIN- REFIN +
参考
检测
AIN0
AIN1
AIN2
AIN3
MUX
AIN4
AIN5
AIN6
AIN7
校准
电路
卜FF器
24-BIT
- ADC
AD7738
SCLK
串行
接口
DOUT
DIN
CS
AINCOM/P0
I / O端口
SYNC/P1
时钟
发电机
控制
逻辑
RDY
RESET
AGND
AV
DD
MCLKOUT
MCLKIN
DGND
DV
DD
概述
该AD7738是一款高精度,高吞吐量模拟前端
结束。真正的16位页的分辨率是可以实现的,总CON-
117版的时间
s
( 8.5 kHz的信道切换) ,使其
理想地适用于高清晰度复用的应用程序。
该器件可通过一个简单的数字接口,可以配置哪些
让用户来平衡对数据中的噪声性能
吞吐量高达15.4千赫。
模拟前端有八个单端或四个全
差分输入通道,单极性或双极性625 mV时,
1.25 V和2.5伏的输入范围,并接受一个共模
输入电压为200 mV以上AGND至AV
DD
- 300毫伏。
多路复用器的输出被固定到外部,从而使
用户可以实现可编程增益或信号调理
之前施加输入到ADC。
差分基准电压输入具有“无基准电压”检测
能力。该ADC还支持按通道进行系统校准
化选项。
数字串行接口可用于3线配置操作
化,并且与微控制器和数字信号兼容
处理器。所有接口输入均为施密特触发。
该器件工作在扩展工业级规定工作
-40℃至+ 105 ℃。温度范围
在AD7738系列中的其他部分与AD7734和
AD7732.
AD7734的模拟前端设有四个单端输入
通道单极性或真双极性输入范围为
±
10 V
而从单一的5 V模拟电源供电。在AD7734
接受一个模拟输入过电压
±
16.5 V ,而不是
降低相邻信道的性能。
的AD7732是类似于AD7734 ,但其模拟前端
具有两个全差分输入通道。
SPI和QSPI是Motorola,Inc.的商标。
MICROWIRE是美国国家半导体公司的商标。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2002年
+105 C,
2.7 V 3.6 V
5%,
AD7738–SPECIFICATIONS
( -40°C = toADCIN ( + ) , AV = 5 V = 5 % , DV = InternaltoBufferor 5 VAIN范围=
REFIN ( + ) = 2.5 V , REFIN ( - ) = 0 V , AINCOM = 2.5 V , MUXOUT ( + )
MUXOUT ( - ) ADCIN ( - ),
上,
DD
DD
1.25 V,
f
MCLK
= 6.144兆赫;除非另有说明)。
参数
民
典型值
最大
单位
测试条件/评论
ADC性能 -
斩波启用
转换时间率
无失码
1
输出噪声
决议
积分非线性( INL )
偏移误差(单极性,双极性)
2
失调漂移与温度的关系
1
增益误差
2
增益随温度漂移
1
正满量程误差
2
正满量程漂移与温度的关系
1
双极负满量程误差
3
共模抑制
80
电源抑制
70
ADC性能 -
斩波禁用
转换时间率
无失码
1
输出噪声
决议
积分非线性( INL )
偏移误差(单极性,双极性)
4
失调漂移与温度的关系
增益误差
2
增益随温度漂移
正满量程误差
2
正满量程漂移与温度的关系
双极负满量程误差
3
共模抑制
电源抑制
模拟输入
模拟输入电压范围
1, 5
±
2.5 V范围
+ 2.5V范围
±
1.25 V范围
+ 1.25V范围
±
0.625 V范围
0.625 V范围
AIN , AINCOM共模电压
1
AIN , AINCOM输入电流
6
AIN到MUXOUT导通电阻
1
参考输入
REFIN ( + )与REFIN ( - )电压
1, 7
NOREF触发电压
REFIN (+) , REFIN ( - )
共模电压
1
参考输入电流
8
系统校准
1, 9
满量程校准极限
零刻度校准极限
输入范围
372
24
12190
Hz
位
通过转换时间寄存器配置
FW
≥
6 (转换时间
≥
165
s)
见典型性能特性
见表一
请参阅表II和III
±
0.0015
±
0.0015
±
10
±
280
±
0.2
±
2.5
±
0.2
±
2.5
±
0.0030
100
80
% FSR的
AIN范围=
±
2.5 V
% FSR的
AIN范围=
±
1.25 V
V
校准前
内华达州/ ℃,
%
校准前
PPM FS /℃
% FSR的
校准前
PPM FS /℃
% FSR的
校准后
3
dB
在DC , AIN = 1 V
dB
在DC , AIN = 1 V
737
24
15437
Hz
位
通过转换时间寄存器配置
FW
≥
8 (转换时间
≥
117
s)
见典型性能比较特点酒色
见表4
请参阅表Ⅴ和Ⅵ
±
0.0015
±
1
±
1.5
±
0.2
±
2.5
±
0.2
±
2.5
±
0.0030
75
65
% FSR的
mV
校准前
V/
C
%
校准前
PPM FS /℃
% FSR的
校准前
PPM FS /℃
% FSR的
校准后
3
dB
在DC , AIN = 1 V
dB
在DC , AIN = 1 V
–2.9
0
–1.45
0
–725
0
0.2
±
2.5
02.5
±
1.25
0至1.25
±
625
0至625
+2.9
2.9
+1.45
1.45
+725
725
AV
DD
– 0.3
200
200
2.475
2.5
0.5
2.525
V
V
V
V
mV
mV
V
nA
V
V
V
A
只有一个通道,斩波禁用
在通道状态寄存器NOREF位
0
AV
DD
400
+1.05
-1.05 FS
0.8 FS
2.1
FS V
V
FS
V
–2–
第0版
AD7738
参数
逻辑输入
SCLK , DIN ,
CS ,
和
RESET
输入
输入电流
输入电流
CS
输入电容
V
T+
1
V
T–
1
V
T+
– V
T–
1
V
T+
1
V
T–
1
V
T+
– V
T–
1
MCLK IN的
输入电流
输入电容
V
INL
输入低电压
V
INH
输入高电压
V
INL
输入低电压
V
INH
输入高电压
逻辑输出
MCLKOUT
10
, DOUT ,
RDY
V
OL
输出低电压
V
OH
输出高电压
V
OL
输出低电压
V
OH
输出高电压
浮态泄漏电流
浮空状态泄漏电容
P1输入
输入电流
V
INL
输入低电压
V
INH
输入高电压
P0 , P1输出
V
OL
输出低电压
V
OH
输出高电压
电源要求
AV
DD
- AGND电压
DV
DD
- DGND电压
AV
DD
电流(正常模式)
AV
DD
电流(内部缓冲器关)
DV
DD
电流(正常模式)
11
DV
DD
电流(正常模式)
11
AV
DD
+ DV
DD
电流(待机模式)
12
功耗(正常模式)
11
功耗(待机模式)
12
4.0
4.75
4.75
2.70
13.6
8.5
2.7
1.0
80
85
500
5.25
5.25
3.60
16
3
1.5
100
4
1.4
0.8
0.3
0.95
0.4
0.3
2
1.4
0.85
2
1.1
0.85
±
10
4
0.8
3.5
0.4
2.5
民
典型值
最大
单位
测试条件/评论
±
1
±
10
–40
A
A
A
pF
V
V
V
V
V
V
A
pF
V
V
V
V
CS
= AV
DD
内部上拉电阻
DV
DD
= 5 V
DV
DD
= 5 V
DV
DD
= 5 V
DV
DD
= 3 V
DV
DD
= 3 V
DV
DD
= 3 V
DV
DD
= 5 V
DV
DD
= 5 V
DV
DD
= 3 V
DV
DD
= 3 V
0.4
4.0
0.4
DV
DD
– 0.6
3
±
10
0.8
3.5
0.4
0.4
0.4
±
1
V
V
V
V
A
pF
A
V
V
V
V
V
V
V
V
V
mA
mA
mA
mA
A
mW
W
I
SINK
= 800
A,
DV
DD
= 5 V
I
来源
= 200
A,
DV
DD
= 5 V
I
SINK
= 100
A,
DV
DD
= 3 V
I
来源
= 100
A,
DV
DD
= 3 V
参考模拟电源的水平
AV
DD
= 5 V
AV
DD
= 5 V
I
SINK
≤ 8毫安,T
最大
= 70 ° C, AV
DD
= 5 V
I
SINK
= 5毫安,T
最大
= 85°C , AV
DD
= 5 V
I
SINK
= 2.5毫安,T
最大
= 105 ° C, AV
DD
= 5 V
I
来源
= 200
A,
AV
DD
= 5 V
AV
DD
= 5 V
AV
DD
= 5 V
DV
DD
= 5 V
DV
DD
= 3 V
AV
DD
DV
DD
= 5 V
AV
DD
DV
DD
= 5 V
笔记
1
规格未经生产测试,但已经过设计和/或特性的数据产品初始发布保障。
2
校准前的规格。通道系统校准减少这些误差的噪声的顺序。
3
零刻度和满量程校准后适用。去除偏移和增益误差后的负满量程误差表示剩余的错误。
4
校准前的规格。 ADC零刻度自校准或通道零刻度系统校准减少这种误差对噪声的顺序。
5
输出数据的时间跨度相当于标称(典型值)输入电压范围。 ADC的正确操作是指定的最小/最大范围内保证。
外面的标称输入电压范围,在通道状态寄存器中的OVR位被置位和通道数据寄存器的值取决于CLAMP位在
模式寄存器。见寄存器描述和电路描述更多的细节。
6
如果断续启用或信道之间进行切换时,会出现销动态电流充电多路复用器的电容,电容
和任何附加的电容连接到MUXOUT 。请参见电路描述更多的细节。
7
对于指定的性能。第一部分是功能与更低的V
REF
8
动态电流充电的Σ-Δ调制器的输入的开关电容器。
9
超出规定范围的校准,校准是可能的,但性能可能会降低。
10
这些逻辑输出电平适用于MCLK OUT输出时,它装有一个CMOS负载。
11
与外部MCLK , MCLKOUT禁用( CLKDIS位模式寄存器设置) 。
12
外部MCLKIN = 0 V或DV
DD
,数字输入= 0 V或DV
DD
, P0和P1 = 0 V或AV
DD
.
特定网络阳离子如有更改,恕不另行通知。
第0版
–3–
AD7738
时序特定网络阳离子
1, 2, 3
( AV
DD
= 5 V
参数
主时钟范围
t
1
t
2
读操作
t
4
t
5 4
t
5A4, 5
t
6
t
7
t
8
t
9 6
写操作
t
11
t
12
t
13
t
14
t
15
t
16
0
0
50
50
0
10
0
30
25
50
50
0
60
80
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
5% ; DV
DD
= 2.7 V至3.6 V或5 V
民
1
50
500
0
0
0
5% ;输入逻辑0 = 0 V ,逻辑1 = DV
DD
除非另有说明)。
最大
6.144
单位
兆赫
ns
ns
ns
60
80
ns
ns
测试条件/评论
SYNC
脉宽
RESET
脉宽
CS
下降沿到SCLK下降沿建立时间
SCLK下降沿到数据有效延迟
DV
DD
4.75 V至5.25 V
DV
DD
2.7 V至3.3 V
CS
下降沿到数据有效延迟
DV
DD
4.75 V至5.25 V
DV
DD
2.7 V至3.3 V
SCLK高脉冲宽度
SCLK低脉冲宽度
CS
后SCLK上升沿保持时间上升沿
SCLK上升沿后的总线释放时间
CS
下降沿到SCLK的下降沿设置
数据有效到SCLK上升沿建立时间
数据有效后SCLK上升沿保持时间
SCLK高脉冲宽度
SCLK低脉冲宽度
CS
后SCLK上升沿保持时间上升沿
典型值
80
笔记
1
在初次发布期间样品测试,以确保合规性。
2
所有输入信号均指定tR = tF = 5 ns的10%的规定(以90 %的DV
DD
),并定时从1.6 V的电压电平
3
参见图1和2 。
4
这些数字是测量图3中的负载电路和根据需要定义为跨越V中的输出时间
OL
或V
OH
极限。
5
本规范是相关的,如果CS变为低电平时, SCLK为低。
6
这些数字是来自于所采取的数据输出时,装载有图3所示的电路来改变0.5V的所测量的时间。
所测量的数目,然后外推至移除的充电或放电的50 pF电容的效果。这意味着,在该定时所给出的时间
特征是真正的总线释放部分的时间,因此是独立的外部总线负载电容。
特定网络阳离子如有更改,恕不另行通知。
–4–
第0版
a
特点
高分辨率ADC
24位无失码
0.0015 %非线性
优化快速通道开关
18位页分辨率( 21位有效位)在500赫兹
在8.5 kHz的16位页分辨率( 19位有效位)
在15 kHz的15位页分辨率( 18位有效位)
片内按通道进行系统校准
可配置的输入
8路单端或4个全差分
输入范围
625毫伏, + 1.25V , + 2.5V , 625毫伏, 1.25 V , 2.5 V
3线串行接口
SPI , QSPI , MICROWIRE 和DSP兼容
在逻辑输入施密特触发器
单电源供电
5 V模拟电源
3 V或5 V数字电源
封装:28引脚TSSOP
应用
的PLC / DCS
多路复用应用
过程控制
工业仪器仪表
8通道,高通量,
24位 - ADC
AD7738
功能框图
MUXOUT ADCIN
REFIN- REFIN +
参考
检测
AIN0
AIN1
AIN2
AIN3
MUX
AIN4
AIN5
AIN6
AIN7
校准
电路
卜FF器
24-BIT
- ADC
AD7738
SCLK
串行
接口
DOUT
DIN
CS
AINCOM/P0
I / O端口
SYNC/P1
时钟
发电机
控制
逻辑
RDY
RESET
AGND
AV
DD
MCLKOUT
MCLKIN
DGND
DV
DD
概述
该AD7738是一款高精度,高吞吐量模拟前端
结束。真正的16位页的分辨率是可以实现的,总CON-
117版的时间
s
( 8.5 kHz的信道切换) ,使其
理想地适用于高清晰度复用的应用程序。
该器件可通过一个简单的数字接口,可以配置哪些
让用户来平衡对数据中的噪声性能
吞吐量高达15.4千赫。
模拟前端有八个单端或四个全
差分输入通道,单极性或双极性625 mV时,
1.25 V和2.5伏的输入范围,并接受一个共模
输入电压为200 mV以上AGND至AV
DD
- 300毫伏。
多路复用器的输出被固定到外部,从而使
用户可以实现可编程增益或信号调理
之前施加输入到ADC。
差分基准电压输入具有“无基准电压”检测
能力。该ADC还支持按通道进行系统校准
化选项。
数字串行接口可用于3线配置操作
化,并且与微控制器和数字信号兼容
处理器。所有接口输入均为施密特触发。
该器件工作在扩展工业级规定工作
-40℃至+ 105 ℃。温度范围
在AD7738系列中的其他部分与AD7734和
AD7732.
AD7734的模拟前端设有四个单端输入
通道单极性或真双极性输入范围为
±
10 V
而从单一的5 V模拟电源供电。在AD7734
接受一个模拟输入过电压
±
16.5 V ,而不是
降低相邻信道的性能。
的AD7732是类似于AD7734 ,但其模拟前端
具有两个全差分输入通道。
SPI和QSPI是Motorola,Inc.的商标。
MICROWIRE是美国国家半导体公司的商标。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2002年
+105 C,
2.7 V 3.6 V
5%,
AD7738–SPECIFICATIONS
( -40°C = toADCIN ( + ) , AV = 5 V = 5 % , DV = InternaltoBufferor 5 VAIN范围=
REFIN ( + ) = 2.5 V , REFIN ( - ) = 0 V , AINCOM = 2.5 V , MUXOUT ( + )
MUXOUT ( - ) ADCIN ( - ),
上,
DD
DD
1.25 V,
f
MCLK
= 6.144兆赫;除非另有说明)。
参数
民
典型值
最大
单位
测试条件/评论
ADC性能 -
斩波启用
转换时间率
无失码
1
输出噪声
决议
积分非线性( INL )
偏移误差(单极性,双极性)
2
失调漂移与温度的关系
1
增益误差
2
增益随温度漂移
1
正满量程误差
2
正满量程漂移与温度的关系
1
双极负满量程误差
3
共模抑制
80
电源抑制
70
ADC性能 -
斩波禁用
转换时间率
无失码
1
输出噪声
决议
积分非线性( INL )
偏移误差(单极性,双极性)
4
失调漂移与温度的关系
增益误差
2
增益随温度漂移
正满量程误差
2
正满量程漂移与温度的关系
双极负满量程误差
3
共模抑制
电源抑制
模拟输入
模拟输入电压范围
1, 5
±
2.5 V范围
+ 2.5V范围
±
1.25 V范围
+ 1.25V范围
±
0.625 V范围
0.625 V范围
AIN , AINCOM共模电压
1
AIN , AINCOM输入电流
6
AIN到MUXOUT导通电阻
1
参考输入
REFIN ( + )与REFIN ( - )电压
1, 7
NOREF触发电压
REFIN (+) , REFIN ( - )
共模电压
1
参考输入电流
8
系统校准
1, 9
满量程校准极限
零刻度校准极限
输入范围
372
24
12190
Hz
位
通过转换时间寄存器配置
FW
≥
6 (转换时间
≥
165
s)
见典型性能特性
见表一
请参阅表II和III
±
0.0015
±
0.0015
±
10
±
280
±
0.2
±
2.5
±
0.2
±
2.5
±
0.0030
100
80
% FSR的
AIN范围=
±
2.5 V
% FSR的
AIN范围=
±
1.25 V
V
校准前
内华达州/ ℃,
%
校准前
PPM FS /℃
% FSR的
校准前
PPM FS /℃
% FSR的
校准后
3
dB
在DC , AIN = 1 V
dB
在DC , AIN = 1 V
737
24
15437
Hz
位
通过转换时间寄存器配置
FW
≥
8 (转换时间
≥
117
s)
见典型性能比较特点酒色
见表4
请参阅表Ⅴ和Ⅵ
±
0.0015
±
1
±
1.5
±
0.2
±
2.5
±
0.2
±
2.5
±
0.0030
75
65
% FSR的
mV
校准前
V/
C
%
校准前
PPM FS /℃
% FSR的
校准前
PPM FS /℃
% FSR的
校准后
3
dB
在DC , AIN = 1 V
dB
在DC , AIN = 1 V
–2.9
0
–1.45
0
–725
0
0.2
±
2.5
02.5
±
1.25
0至1.25
±
625
0至625
+2.9
2.9
+1.45
1.45
+725
725
AV
DD
– 0.3
200
200
2.475
2.5
0.5
2.525
V
V
V
V
mV
mV
V
nA
V
V
V
A
只有一个通道,斩波禁用
在通道状态寄存器NOREF位
0
AV
DD
400
+1.05
-1.05 FS
0.8 FS
2.1
FS V
V
FS
V
–2–
第0版
AD7738
参数
逻辑输入
SCLK , DIN ,
CS ,
和
RESET
输入
输入电流
输入电流
CS
输入电容
V
T+
1
V
T–
1
V
T+
– V
T–
1
V
T+
1
V
T–
1
V
T+
– V
T–
1
MCLK IN的
输入电流
输入电容
V
INL
输入低电压
V
INH
输入高电压
V
INL
输入低电压
V
INH
输入高电压
逻辑输出
MCLKOUT
10
, DOUT ,
RDY
V
OL
输出低电压
V
OH
输出高电压
V
OL
输出低电压
V
OH
输出高电压
浮态泄漏电流
浮空状态泄漏电容
P1输入
输入电流
V
INL
输入低电压
V
INH
输入高电压
P0 , P1输出
V
OL
输出低电压
V
OH
输出高电压
电源要求
AV
DD
- AGND电压
DV
DD
- DGND电压
AV
DD
电流(正常模式)
AV
DD
电流(内部缓冲器关)
DV
DD
电流(正常模式)
11
DV
DD
电流(正常模式)
11
AV
DD
+ DV
DD
电流(待机模式)
12
功耗(正常模式)
11
功耗(待机模式)
12
4.0
4.75
4.75
2.70
13.6
8.5
2.7
1.0
80
85
500
5.25
5.25
3.60
16
3
1.5
100
4
1.4
0.8
0.3
0.95
0.4
0.3
2
1.4
0.85
2
1.1
0.85
±
10
4
0.8
3.5
0.4
2.5
民
典型值
最大
单位
测试条件/评论
±
1
±
10
–40
A
A
A
pF
V
V
V
V
V
V
A
pF
V
V
V
V
CS
= AV
DD
内部上拉电阻
DV
DD
= 5 V
DV
DD
= 5 V
DV
DD
= 5 V
DV
DD
= 3 V
DV
DD
= 3 V
DV
DD
= 3 V
DV
DD
= 5 V
DV
DD
= 5 V
DV
DD
= 3 V
DV
DD
= 3 V
0.4
4.0
0.4
DV
DD
– 0.6
3
±
10
0.8
3.5
0.4
0.4
0.4
±
1
V
V
V
V
A
pF
A
V
V
V
V
V
V
V
V
V
mA
mA
mA
mA
A
mW
W
I
SINK
= 800
A,
DV
DD
= 5 V
I
来源
= 200
A,
DV
DD
= 5 V
I
SINK
= 100
A,
DV
DD
= 3 V
I
来源
= 100
A,
DV
DD
= 3 V
参考模拟电源的水平
AV
DD
= 5 V
AV
DD
= 5 V
I
SINK
≤ 8毫安,T
最大
= 70 ° C, AV
DD
= 5 V
I
SINK
= 5毫安,T
最大
= 85°C , AV
DD
= 5 V
I
SINK
= 2.5毫安,T
最大
= 105 ° C, AV
DD
= 5 V
I
来源
= 200
A,
AV
DD
= 5 V
AV
DD
= 5 V
AV
DD
= 5 V
DV
DD
= 5 V
DV
DD
= 3 V
AV
DD
DV
DD
= 5 V
AV
DD
DV
DD
= 5 V
笔记
1
规格未经生产测试,但已经过设计和/或特性的数据产品初始发布保障。
2
校准前的规格。通道系统校准减少这些误差的噪声的顺序。
3
零刻度和满量程校准后适用。去除偏移和增益误差后的负满量程误差表示剩余的错误。
4
校准前的规格。 ADC零刻度自校准或通道零刻度系统校准减少这种误差对噪声的顺序。
5
输出数据的时间跨度相当于标称(典型值)输入电压范围。 ADC的正确操作是指定的最小/最大范围内保证。
外面的标称输入电压范围,在通道状态寄存器中的OVR位被置位和通道数据寄存器的值取决于CLAMP位在
模式寄存器。见寄存器描述和电路描述更多的细节。
6
如果断续启用或信道之间进行切换时,会出现销动态电流充电多路复用器的电容,电容
和任何附加的电容连接到MUXOUT 。请参见电路描述更多的细节。
7
对于指定的性能。第一部分是功能与更低的V
REF
8
动态电流充电的Σ-Δ调制器的输入的开关电容器。
9
超出规定范围的校准,校准是可能的,但性能可能会降低。
10
这些逻辑输出电平适用于MCLK OUT输出时,它装有一个CMOS负载。
11
与外部MCLK , MCLKOUT禁用( CLKDIS位模式寄存器设置) 。
12
外部MCLKIN = 0 V或DV
DD
,数字输入= 0 V或DV
DD
, P0和P1 = 0 V或AV
DD
.
特定网络阳离子如有更改,恕不另行通知。
第0版
–3–
AD7738
时序特定网络阳离子
1, 2, 3
( AV
DD
= 5 V
参数
主时钟范围
t
1
t
2
读操作
t
4
t
5 4
t
5A4, 5
t
6
t
7
t
8
t
9 6
写操作
t
11
t
12
t
13
t
14
t
15
t
16
0
0
50
50
0
10
0
30
25
50
50
0
60
80
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
5% ; DV
DD
= 2.7 V至3.6 V或5 V
民
1
50
500
0
0
0
5% ;输入逻辑0 = 0 V ,逻辑1 = DV
DD
除非另有说明)。
最大
6.144
单位
兆赫
ns
ns
ns
60
80
ns
ns
测试条件/评论
SYNC
脉宽
RESET
脉宽
CS
下降沿到SCLK下降沿建立时间
SCLK下降沿到数据有效延迟
DV
DD
4.75 V至5.25 V
DV
DD
2.7 V至3.3 V
CS
下降沿到数据有效延迟
DV
DD
4.75 V至5.25 V
DV
DD
2.7 V至3.3 V
SCLK高脉冲宽度
SCLK低脉冲宽度
CS
后SCLK上升沿保持时间上升沿
SCLK上升沿后的总线释放时间
CS
下降沿到SCLK的下降沿设置
数据有效到SCLK上升沿建立时间
数据有效后SCLK上升沿保持时间
SCLK高脉冲宽度
SCLK低脉冲宽度
CS
后SCLK上升沿保持时间上升沿
典型值
80
笔记
1
在初次发布期间样品测试,以确保合规性。
2
所有输入信号均指定tR = tF = 5 ns的10%的规定(以90 %的DV
DD
),并定时从1.6 V的电压电平
3
参见图1和2 。
4
这些数字是测量图3中的负载电路和根据需要定义为跨越V中的输出时间
OL
或V
OH
极限。
5
本规范是相关的,如果CS变为低电平时, SCLK为低。
6
这些数字是来自于所采取的数据输出时,装载有图3所示的电路来改变0.5V的所测量的时间。
所测量的数目,然后外推至移除的充电或放电的50 pF电容的效果。这意味着,在该定时所给出的时间
特征是真正的总线释放部分的时间,因此是独立的外部总线负载电容。
特定网络阳离子如有更改,恕不另行通知。
–4–
第0版