a
特点
+3 V电源电压
基带串行端口( BSPORT )
差分RX及Q RX
ADC通道
两个15位Σ-Δ型A / D转换器
FIR数字滤波器
64分贝SNR
输出率270.83千赫
二进制补码编码
片偏移校准
掉电模式
辅助D / A转换器
辅助串行端口( ASPORT )
片上电压参考
低功耗
28引脚TSSOP / 28引脚SOIC
应用
GSM基站
寻呼机
功能框图
DVDD2
DVDD1 DGND
AGND
AVDD1
双通道Σ-Δ型ADC
与辅助DAC
AD7729
概述
这种单片3 V CMOS器件是低功耗,双通道,
用信号调节输入端口。接收路径的COM -
提出了两个高性能的Σ-Δ型ADC与数字
过滤。一个常见的带隙基准喂的ADC 。
控制DAC包含这样的功能AFC 。该auxil-
iary功能可以通过辅助端口( ASPORT )进行访问。
该器件采用28引脚TSSOP封装或
28引脚SOIC封装。
AVDD2
ASDI
ASDIFS
ASCLK
ASDO
ASDOFS
日月光
辅
串行
接口
10-BIT
AuxDAC
AuxDAC
BSDI
BSDIFS
BSCLK
BSDO
BSDOFS
疯牛病
基带
串行
接口
OFFSET
调整
抽取
FIR数字
滤波器
IRXP
调制器
IRXN
OFFSET
调整
抽取
FIR数字
滤波器
QRXP
调制器
QRXN
除以2
MCLK
RXON
RESETB
MUX
参考
REFCAP
REFOUT
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 1998年
V 10 % ; DVDD1 = DVDD2
AD7729–SPECIFICATIONS
1
( AVDD1T == AVDD2to = T + 3 ,除非另有说明) = + 3V
0 V , F = 13 MHz的; RxPOWER1 = 0; RxPOWER0 = 1; MCLKDIV = 0;
T
CLK
A
民
最大
10% ; DGND AGND = =
参数
参考
REFCAP
绝对电压,V
REFCAP
REFCAP TC
REFOUT
绝对电压,V
REFOUT
REFOUT TC
ADC通道规格
决议
ADC信号范围
V
BIAS
差分信号范围
单端信号范围
输入采样率
输出率
DC精度
Precalibration失调误差
校准后的偏移误差
校准后的偏移误差TC
输入电阻(直流)
输入电容
动态规范
动态范围
信号(噪声+失真)
增益误差
增益通道间匹配
滤波器稳定时间
频率响应
0 kHz至70 kHz的
85千赫
96千赫
135千赫
>170千赫
绝对群时延
通道间群时延
( 0 kHz至96 kHz的)
编码
辅助变流器
2
决议
输出范围
代码000
偏移误差
代码3FF
增益误差
DC精度
积分非线性
微分非线性
更新率
负载电阻
负载电容
I
SINK
满标度稳定时间
LSB建立时间
编码
AD7729A
单位
测试条件/评论
1.3
±
5%
50
1.3
±
10%
50
15
2 V
REFCAP
V
REFCAP
/ 2 ( AVDD - V
REFCAP
/2)
V
REFCAP
到( AVDD - V
REFCAP
)
V
BIAS
±
V
REFCAP
/2
V
BIAS
±
V
REFCAP
13
270.83
±
45
±
10
50
1.23
10
67
64
±
1
±
0.5
±
0.2
47
±
0.05
–1
–3.0
–55
–55
23
5
二进制补码
V最小/最大
PPM /°C的典型值
V最小/最大
PPM /°C的典型值
位
V P-P
伏
伏
V最小/最大
V最小/最大
MSPS
千赫
mV的典型
毫伏最大
μV/°C
典型值
MΩ (典型值)
pF的典型值
dB典型值
分贝分钟
最大分贝
最大分贝
最大分贝
s
典型值
最大分贝/分钟
最大分贝
最大分贝
最大分贝
最大分贝
s
典型值
纳秒(典型值)
0.1
F
电容, REFCAP要求AGND
0.1
F
电容, REFOUT要求AGND
RxON = 1
迪FF erential
单端
对于正,负模拟输入
对于正模拟输入;负模拟输入= V
BIAS
TC =温度系数
输入频率= 67.7千赫
输入频率= 67.7千赫, WRT 1.3 V
输入频率= 67.7千赫, WRT V
REFCAP
不包括输入消除锯齿的RC电路
10
2/32
×
V
REFCAP
±
35
2 V
REFCAP
–60
+100
位
V
毫伏最大
V
毫伏分钟
毫伏最大
最大输出为指定的精度= AVDD -
0.2 V或2.6 V ,以较低者为准
±
4
±
2
540
10
50
50
4
2
二进制
LSB(最大值)
LSB(最大值)
kHz的最大
kΩ的分
pF的最大
A
典型值
s
典型值
s
典型值
保证单调9位
见图1
见图1
–2–
第0版
AD7729
参数
逻辑输入
V
INH
,输入高电压
V
INL
,输入低电压
I
IH
,输入电流
C
IN
,输入电容
逻辑输出
V
OH
,输出电压高
V
OL
,输出低电压
I
OZL
,低电平输出三态泄漏电流
I
OZH
,高电平输出三态泄漏电流
电源
AVDD1 , AVDD2
DVDD1 , DVDD2
I
DD
AD7729A
单位
测试条件/评论
V
DD
– 0.8
0.8
10
10
V
DD
– 0.4
0.4
10
10
V分钟
V最大
A
最大
pF的最大
V分钟
V最大
A
最大
A
最大
V最小/最大
V最小/最大
见表一
|I
OUT
| < 100
A
|I
OUT
| < 100
A
2.7/3.3
2.7/3.3
笔记
1
工作温度范围: -40 ° C至+ 105°C 。因此,T
民
= -40°C和T
最大
= +105°C.
2
在掉电期间,该AUXDAC有30 kΩ的输出电阻近似到AGND 。
特定网络阳离子如有更改,恕不另行通知。
C
L
50pF
R
L
10k
图1. AUXDAC负载等效电路
表一,当前摘要( AVDD1 AVDD2 = = DVDD1 = DVDD2 = 3.3 V, RxPOWER1 = 0 , RxPOWER0 = 1 )
国内
模拟数字
电流电流
(典型值)
(典型值)
4.2
2
0.7
1
0.0001
0.0001
3.4
0.86
0.0001
0.0001
0.04
0.0001
外
接口总
电流电流
(典型值)
(最大)
4
0.1
0.002
0.002
0.015
0.005
13.5
3.4
1.1
1.7
0.1
0.05
条件
ADC的只有上
AUXDAC在只有
REFCAP上只有
REFCAP和
REFOUT在只有
所有部分关闭
所有部分关闭
疯牛病
1
0
0
0
0
0
日月光
0
1
0
0
0
0
MCLK
ON
是的
是的
NO
NO
是的
NO
评论
REFOUT启用, BSCLK MCLK =
REFOUT残疾人, ASCLK = MCLK / 48
REFOUT残疾人
REFOUT启用
MCLK活性物质含量为0 V至DVDD
数字输入静态和等于0 V或
DVDD
上述数值是毫安。
第0版
–3–
AD7729
表II中。接收部分信号范围
表Ⅲ。辅助部分的信号范围
基带部分
V
REFCAP
V
REFOUT
ADC
ADC信号范围
V
BIAS
差分输入
单端输入
信号范围
迪FF erential
单端
信号范围
1.3 V
±
5%
1.3 V
±
10%
2 V
REFCAP
V
REFCAP
/ 2 ( AVDD1 - V
REFCAP
/2)
V
REFCAP
以( AVDD1 - V
REFCAP
)
V
BIAS
±
V
REFCAP
/2
V
BIAS
±
V
REFCAP
AuxDAC
输出代码
代码000
代码3FF
信号范围
2/32
×
V
REFCAP
2 V
REFCAP
时序特性
参数
辅助功能
时钟信号
t
1
t
2
t
3
t
4
t
5
t
6
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
接收部分
时钟信号
t
7
t
8
t
9
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
( AVDD1 AVDD2 = = + 3V 10 % ; DVDD1 = DVDD2 = +3 V
T
A
= T
民
给T
最大
中,除非另有说明)
单位
描述
10% ; AGND = DGND = 0 V ;
在极限
T
A
= -40°C至+ 105
76
30.4
30.4
t
1
0.4
×
t
1
0.4
×
t
1
20
10
15
0
0
15
10
t
4
+ 15
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最小值)
参见图2 。
MCLK周期
MCLK宽度低
MCLK宽高
ASCLK时期。见图4和6 。
ASCLK宽度低
ASCLK宽高
ASDI / ASDIFS设置ASCLK前低
ASDI / ASDIFS保持ASCLK后低
ASDOFS延迟从ASCLK高
ASDOFS保持ASCLK后高
ASCLK高后ASDO保持
ASDO延迟从ASCLK高
ASDIFS低ASDI LSB由ASPORT阅读
连续ASDIFS脉冲之间的时间间隔
参见图5和7 。
BSCLK期
BSCLK宽度低
BSCLK宽高
BSDI / BSDIFS设置BSCLK前低
BSDI / BSDIFS HoldAfter BSCLK低
BSDOFS延迟从BSCLK高
BSCLK高后BSDOFS举行
BSCLK高后BSDO保持
BSDO延迟从BSCLK高
BSDIFS低ASDI LSB由BSPORT阅读
连续BSDIFS脉冲之间的时间间隔
t
1
0.4
×
t
1
0.4
×
t
1
20
10
15
0
0
15
10
t
7
+ 15
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最小值)
ASCLK = MCLK / ( 2
×
ASCLKRATE ) 。 ASCLKRATE可以有0值。 。 。 1023当ASCLKRATE = 0 , ASCLK = 13兆赫。
BSCLK = MCLK / ( 2
×
BSCLKRATE ) 。 BSCLKRATE可以有0值。 。 。 1023当BSCLKRATE = 0 , BSCLK = 13兆赫。
特定网络阳离子如有更改,恕不另行通知。
–4–
第0版