添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1160页 > AD7664
a
特点
吞吐量:
570 kSPS时(经模式)
500 kSPS时(正常模式)
INL : 2.5 LSB(最大值) (满量程的0.0038 % )
16位分辨率,无失码
S / (N + D ) 90 dB典型值@ 10 kHz的
总谐波失真: -100 dB典型值@ 10 kHz的
模拟输入电压范围: 0 V至2.5 V
AC和DC规格
无流水线延迟
并行和串行5 V / 3 V接口
采用5 V单电源供电
功耗
97 mW的典型,
21瓦@ 100 SPS
掉电模式:7瓦最大
包装: 48引脚四方扁平封装( LQFP )
引脚到引脚的AD7660的兼容升级
应用
数据采集
仪器仪表
数字信号处理
频谱分析
医疗器械
电池供电系统
过程控制
概述
16位570 kSPS的CMOS ADC
AD7664*
功能框图
AVDD AGND REF REFGND
DVDD
DGND
OVDD
串行
PORT
交换的
CAP DAC
16
DATA [ 15:0]
并行
接口
时钟
PD
RESET
控制逻辑和
校准电路
RD
CS
SER / PAR
OB/2C
OGND
AD7664
IN
INGND
冲动
CNVST
产品亮点
该AD7664是一款16位, 570 kSPS时,电荷再分配SAR ,
模拟 - 数字转换器,采用单5V电源
供应量。该器件内置一个高速16位采样ADC ,
一个内部转换时钟,纠错电路,以及
串行和并行系统接口。
该AD7664是出厂硬件校准和全面是
测试,以确保这样的交流参数作为信号 - 噪声比(SNR)
和总谐波失真(THD) ,除了多
增益,偏置和线性度的传统直流参数。
它具有很高的采样速率模式(经编),对于异步
异步的转换率的应用中,快速模式(普通)
并且,对于低功率应用中,降低功率模式(脉冲模式)
在电源被缩放的吞吐量。
它采用ADI公司的高性能制造, 0.6
微米CMOS工艺,具有成本和相应较低
在从-40°C规定的48引脚LQFP封装,操作可用
至+ 85°C 。
*专利
正在申请中。
1.快速吞吐量
该AD7664是一个570 kSPS时,电荷再分配, 16位
SAR ADC具有内部误差校正电路。
2.卓越的INL
在AD7664具有2.5 LSB的最大积分非线性
无失16位代码。
3.单电源供电
在AD7664从5 V单电源供电,典型工作
功耗仅为97毫瓦。在脉冲模式下,其功率耗散
灰与吞吐量减小到,例如,仅21
W
在100 SPS吞吐量。它消耗7
W
最多的时候
掉电。
4.串行或并行接口
通用的并行或2线串行接口的COM安排
兼容与两个3 V或5 V逻辑。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 2000
AD7664–SPECIFICATIONS
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
参数
决议
模拟量输入
电压范围
工作输入电压
模拟输入CMRR
输入电流
输入阻抗
吞吐速度
完整的周期
吞吐率
转换之间的时间
完整的周期
吞吐率
完整的周期
吞吐率
DC精度
积分非线性误差
微分线性误差
无失码
过渡噪声
满量程误差
2
单极性零误差
2
电源灵敏度
AC精度
信号 - 噪声
无杂散动态范围
总谐波失真
信号与(噪声+失真)
-3 dB的输入带宽
采样动态
孔径延迟
孔径抖动
瞬态响应
参考
外部参考电压范围
外部参考电流消耗
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
工作电流
4
AVDD
DVDD
5
OVDD
5
I
SINK
= 1.6毫安
I
来源
= –500
A
V
IN
– V
INGND
V
IN
V
INGND
f
IN
= 10千赫
570 kSPS的吞吐
条件
16
0
–0.1
–0.1
62
7
见模拟输入部分
1.75
570
1
2
500
2.25
444
+2.5
+1.5
0.7
REF = 2.5 V
AVDD = 5 V
±
5%
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 10千赫
f
IN
= 100千赫
-60 dB的输入
±
5
±
3
90
88
100
90
–100
–90
90
85
30
18
2
5
满量程步骤
2.3
570 kSPS的吞吐
2.5
115
250
2.7
±
0.08
±
15
V
REF
+3
+0.5
典型值
最大
单位
V
V
V
dB
A
s
kSPS时
ms
s
kSPS时
s
kSPS时
最低位
1
最低位
最低位
% FSR的
最低位
最低位
dB
3
dB
dB
dB
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
V
A
在经模式
在经模式
在经模式
在正常模式下
在正常模式下
在脉冲模式
在脉冲模式
1
0
0
–2.5
–1
16
–0.3
+2.0
–1
–1
+0.8
OVDD + 0.3
+1
+1
V
V
A
A
并行或串行16位
转换结果立即可用
转换完成后,
0.4
OVDD - 0.6
V
V
4.75
4.75
2.7
570 kSPS的吞吐
5
5
15.5
3.8
100
5.25
5.25
5.25
V
V
V
mA
mA
A
–2–
第0版
AD7664
参数
电源供应器(续)
功耗
7
条件
570 kSPS的吞吐
4
100 SPS Througput
6
在掉电模式
7
T
给T
最大
–40
典型值
97
21
最大
115
7
+85
单位
mW
W
W
°C
温度范围
8
指定的性能
笔记
1
LSB表示最低有效位。与0 V至2.5 V输入电压范围,一个LSB为38.15
V.
2
见规格部分定义。这些规范不包括从外部引用错误的贡献。
3
以dB为单位,所有规格均参考满量程输入FS 。除非另有说明,测试用的输入信号,在0.5分贝以下的满量程。
4
在正常模式下。
5
经过测试,在并行读取模式。
6
在脉冲模式。
7
与被迫OVDD或OGND尊重所有数字输入
结构延续。
8
联系工厂扩展级温度范围。
特定网络阳离子如有更改,恕不另行通知。
时序特定网络阳离子
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
符号
参阅图11和12
脉宽转换
转换之间的时间
( WRAP模式/普通模式/脉冲模式)
CNVST
低到繁忙的延迟
繁忙的所有模式中除
经过转换模式主串行读
(经模式/普通模式/脉冲模式)
孔径延迟
转换结束繁忙的低延迟
转换时间
(经模式/普通模式/脉冲模式)
采集时间
复位脉冲宽度
参见图13 ,图14及图15(并行接口模式)
CNVST
低到数据有效延迟
(经模式/普通模式/脉冲模式)
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
参见图16和17(主串行接口模式)
2
CS
低到SYNC有效延迟
CS
低到内部SCLK有效延迟
2
CS
低到SDOUT延迟
CNVST
低到SYNC延迟
(经模式/普通模式/脉冲模式)
SYNC断言到SCLK第一边沿延迟
内部SCLK周期
内部SCLK高(低INVSCLK )
3
内部SCLK LOW (低INVSCLK )
3
SDOUT有效建立时间
SDOUT有效保持时间
SCLK最后一个边沿来同步延迟
CS
HIGH到SYNC HI -Z
CS
高到内部SCLK HI -Z
CS
高到SDOUT HI -Z
在主串繁忙的转换后阅读
(经模式/普通模式/脉冲模式)
CNVST
低到同步断言延迟
(经模式/普通模式/脉冲模式)
SYNC拉高繁忙低延迟
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
4
40
30
9.5
4.5
3
3
45
5
40
50
10
10
10
25/275/525
2
10
1.5/1.75/2
250
10
1.5/1.75/2
5
1.75/2/2.25
典型值
最大
单位
ns
s
ns
s
ns
ns
s
ns
ns
s
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
s
ns
注1
25
1.5/1.75/2
75
10
10
10
2.75/3/3.25
1/1.25/1.5
50
第0版
–3–
AD7664
时序规范(续)
符号
参见图18和20 (从串行接口模式)
2
外部SCLK建立时间
外部SCLK有效沿到SDOUT延迟
SDIN建立时间
SDIN保持时间
外部SCLK周期
外部SCLK高
外部SCLK LOW
t
31
t
32
t
33
t
34
t
35
t
36
t
37
5
3
5
5
25
10
10
典型值
最大
单位
ns
ns
ns
ns
ns
ns
ns
16
笔记
1
只有经模式,转换之间的最大间隔时间为1毫秒,否则,就没有所需的最大时间。
2
在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
3
如果SCLK的极性反转, SCLK的时序参考也反转。
特定网络阳离子如有更改,恕不另行通知。
绝对最大额定值
1
模拟输入
IN
2
,楼盘。 。 。 。 。 。 。 。 。 。 。 。 AVDD + 0.3 V至AGND - 0.3 V
INGND , REFGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 AGND
±
0.3 V
接地电压差
AGND , DGND , OGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
0.3 V
电源电压
AVDD , DVDD , OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7 V
为AVDD DVDD , AVDD为OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
7 V
DVDD至OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
7 V
数字输入
除数据总线D( 7 :4)。 。 。 0.3 V至DVDD + 0.3 V
数据总线输入D( 7 :4)。 。 。 。 。 。 -0.3 V至OVDD + 0.3 V
内部功耗
3
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 700毫瓦
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
铅温度范围
(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的任何其他条件,在操作说明
本规范的部分,是不是暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
2
见模拟输入部分。
3
特定网络阳离子的设备在自由空气中:
48引脚LQFP :
θ
JA
= 91 ° C / W ,
θ
JC
= 30 ° C / W 。
订购指南
模型
AD7664AST
AD7664ASTRL
EVAL-AD7664CB
1
EVAL -CONTROL BOARD
2
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
包装说明
四方扁平封装( LQFP )
四方扁平封装( LQFP )
评估板
控制器板
封装选项
ST-48
ST-48
笔记
1
此板可作为一个独立的评估板,或与EVAL -CONTROL BOARD配合用于评估/演示。
2
此板允许PC控制,并与CB标志后缀的ADI评估板进行通信。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD7664具有专用ESD保护电路,永久性的损害可能发生
器件经受高能量静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
第0版
AD7664
1.6mA
I
OL
引脚配置
48引脚LQFP
(ST-48)
REFGND
REF
36
AGND
35
CNVST
34
PD
33
RESET
32
CS
31
RD
30
DGND
29
28
D15
27
D14
26
D13
25
D12
13 14 15 16 17 18 19 20 21 22 23 24
C
L
60pF
1
500 A
I
OH
48 47 46 45 44 43 42 41 40 39 38 37
图1.负载电路的数字接口时序,
SDOUT , SYNC , SCLK输出,C
L
= 10 pF的
AGND
1
AVDD
2
NC
3
DGND
4
OB/2C
5
6
销1
识别码
AD7664
顶视图
(不按比例)
2V
0.8V
冲动
7
SER / PAR
8
D0
9
D1
10
D2
11
D3
12
NC =无连接
t
延迟
2V
0.8V
t
延迟
2V
0.8V
D7/RDC/SDIN
OGND
DVDD
DGND
OVDD
D4/EXT/INT
D5/INVSYNC
D6/INVSCLK
D8/SDOUT
D9/SCLK
D10/SYNC
引脚功能描述
1
2
3, 40–48
4, 30
5
助记符
AGND
AVDD
NC
DGND
OB/2C
TYPE
P
P
DI
DI
描述
模拟电源接地引脚。
输入模拟电源引脚。名义上5 V.
无连接。
必须连接到模拟地。
标准二进制/二进制补码。当OB / 2C为高电平时,数字输出是
直接二进制;低电平时, MSB被倒置导致了2的补码输出
其内部移位寄存器中。
模式选择。当HIGH和LOW IMPULSE ,该输入选择最快的模式下,
最大吞吐量是可以实现的,并且最小的转化率必须按顺序施加
为保证完全指定的精度。当低速,全速精度保持独立
最低的转化率。
模式选择。当HIGH和LOW WARP ,该输入选择低功耗模式。在
此模式中,功耗是大约正比于采样速率。
串行/并行选择输入。当低,并行端口被选中;高电平时,
串行接口模式被选择,并且数据总线的某些位被用作一个串行端口。
位0至位的并行端口数据输出总线3 。这些引脚始终输出,无论
的SER / PAR的状态。
当SER / PAR为低,此输出用作位的并行端口数据输出总线4 。
当SER / PAR为高电平时,此输入,串行端口的一部分,作为一个数字选择输入
可供选择的内部或外部的数据时钟。与EXT / INT连接到低电平,内部
时钟选择在SCLK输出。与EXT / INT设定为逻辑高电平时,输出数据是同步
chronized到连接到SCLK输入的外部时钟信号。
当SER / PAR为低,此输出用作位的并行端口数据输出总线5 。
当SER / PAR为高电平时,此输入,串行端口的一部分,用于选择激活状态
该同步信号。这是活跃在主机和从机模式。低电平时, SYNC活跃
HIGH 。高电平时, SYNC为低电平有效。
当SER / PAR为低,此输出用作位的并行端口数据输出总线6 。
当SER / PAR为高,此输入,串行口的一部分,是用来反转SCLK显
宇空。这是活跃在主机和从机模式。
–5–
6
DI
7
8
9–12
13
冲动
SER / PAR
DATA [ 0:3]
DATA[4]
或EXT / INT
DI
DI
DO
DI / O
14
DATA[5]
INVSYNC或
DI / O
15
DATA[6]
或INVSCLK
DI / O
第0版
D11/RDERROR
图2.电压参考电平的时序
INGND
输出
1.4V
NC
NC
NC
NC
NC
NC
NC
NC
NC
18位, 2.5 LSB INL , 570 kSPS的SAR ADC
AD7679
特点
18位分辨率,无失码
无流水线延迟( SAR架构)
差分输入范围: -V
REF
(V
REF
高达5 V)的
吞吐量: 570 kSPS时
INL : ± 2.5 LSB(最大值) ( ± 9.5 ppm的满量程)
动态范围103 dB典型值(V
REF
= 5 V)
S / (N + D) :100 dB典型值@ 2千赫兹(V
REF
= 5 V)
平行( 18- , 16-,或8位总线)和串行5 V / 3 V接口
SPI
/ QSPI
/ MICROWIRE
/ DSP兼容
板载基准缓冲器
采用5 V单电源供电
功耗: 76毫瓦@ 500 kSPS时
150 μW @ 1 kSPS时
48引脚LQFP或48引脚LFCSP封装
AD7674 / AD7676 / AD7678的引脚对引脚兼容的升级
功能框图
PDBUF
AGND
AVDD
REFBUFIN
IN +
IN-
交换的
CAP DAC
并行
接口
时钟
PD
RESET
控制逻辑和
校准电路
REF REFGND
DVDD DGND
OVDD
串行
PORT
18
OGND
AD7679
D[17:0]
RD
CS
MODE0
MODE1
CNVST
03085–0–001
图1.功能框图
应用
CT扫描仪
高动态数据采集
地震检波器和水听器传感器
Σ - Δ替代(低功耗,多通道)
仪器仪表
频谱分析
医疗器械
表1.选择的PulSAR
类型/ kSPS时
迪FF erential
真双极性
迪FF erential
18-Bit
多通道/
同时
100–250
AD7651
AD7660/AD7661
AD7663
AD7675
AD7678
500–570
AD7650/AD7652
AD7664/AD7666
AD7665
AD7676
AD7679
AD7654
AD7655
800–
1000
AD7653
AD7667
AD7671
AD7677
AD7674
概述
该AD7679是一款18位, 570 kSPS时,电荷再分配SAR ,
全差分模拟 - 数字转换器,其操作上的
采用5 V单电源供电。该器件内置一个高速18位
采样ADC,一个内部转换时钟,一个内部
参考缓冲器,纠错电路,以及串行和
并行系统接口。
该器件采用48引脚LQFP或48引脚LFCSP封装,可
规定工作在-40° C至+ 85°C的操作。
产品亮点
1.
高分辨率,高吞吐量。
该AD7679是一个570 kSPS时,电荷再分配, 18位
SAR ADC (无延迟) 。
出色的精度。
在AD7679具有的最大积分非线性
2.5 LSB ,无失18位代码。
串行或并行接口。
多功能并行( 18- , 16-,或8位总线)或3线串行
与两个3 V兼容接口的安排,
5 V逻辑。
2.
3.
第0版
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标是其各自公司的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.326.8703
2003 ADI公司保留所有权利。
AD7679
目录
规格................................................. .................................... 3
时序规格................................................ ....................... 5
绝对最大额定值............................................... ............. 7
引脚配置和功能说明.......................... 8
规格定义............................................... ............ 11
典型性能特征........................................... 12
电路信息................................................ ........................ 15
转换器操作................................................ .................. 15
典型的连接图............................................... .... 17
功耗与吞吐量.................................... 19
转换控制................................................ ................... 19
数字接口................................................ .......................... 20
并行接口................................................ ......................... 20
串行接口................................................ ............................ 20
掌握串行接口............................................... ................ 21
从串行接口............................................... ................... 22
微处理器接口................................................ ...... 24
应用提示................................................ ........................... 25
布局................................................. ......................................... 25
评估AD7679的性能.................................... 25
外形尺寸................................................ ....................... 26
订购指南................................................ ............................... 26
修订历史
修订版0 :初始版
第0版|第28 2
AD7679
特定网络阳离子
表2. -40 ° C至+ 85°C ,V
REF
= 4.096 V , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。
参数
决议
模拟量输入
电压范围
工作输入电压
模拟输入CMRR
输入电流
输入阻抗
1
吞吐速度
完整的周期
吞吐率
DC精度
积分非线性误差
微分线性误差
无失码
过渡噪声
零误差,T
给T
MAX3
零误差温度漂移
增益误差,T
给T
MAX3
增益误差温度漂移
电源灵敏度
AC精度
信号 - 噪声
条件
18
–V
REF
–0.1
68
25
典型值
最大
单位
V
V
dB
A
V
IN +
– V
IN-
V
IN +
, V
IN-
到AGND
f
IN
= 100千赫
570 kSPS的吞吐
+V
REF
AVDD+0.1
0
–2.5
–1
18
V
REF
= 5 V
–40
–0.048
AVDD = 5 V± 5 %
f
IN
= 2 kHz时, V
REF
= 5 V
V
REF
= 4.096 V
f
IN
= 10 kHz时, V
REF
= 4.096 V
f
IN
= 100千赫,V
REF
= 4.096 V
V
IN +
= V
IN-
= V
REF
/2 = 2.5 V
f
IN
= 2千赫
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 2千赫
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 2 kHz时, V
REF
= 4.096 V
f
IN
= 2千赫, -60 dB的输入
±0.5
见注3
±1.6
±4
101
99
98
97
103
120
118
105
–115
–113
–98
98
40
26
2
5
满量程步骤
0.7
1.75
570
+2.5
+1.75
s
kSPS时
最低位
2
最低位
最低位
最低位
PPM /°C的
% FSR的
PPM /°C的
最低位
dB
4
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
ns
V
V
V
A
A
+40
+0.048
97.5
动态范围
无杂散动态范围
总谐波失真
信号与(噪声+失真)
-3 dB的输入带宽
采样动态
孔径延迟
孔径抖动
瞬态响应
过压恢复
参考
外部参考电压范围
REF电压与参考缓冲器
参考缓冲器输入电压范围
REFBUFIN输入电流
REF电流消耗
250
250
3
4.05
1.8
–1
4.096
4.096
2.5
235
AVDD + 0.1
4.15
2.6
+1
REF
REFBUFIN = 2.5 V
REFBUFIN
570 kSPS的吞吐
第0版|第28 3
AD7679
参数
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
5
流水线延迟
6
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
工作电流
AVDD
DVDD
8
OVDD
8
功耗
8
条件
典型值
最大
单位
–0.3
2.0
–1
–1
+0.8
DVDD + 0.3
+1
+1
V
V
A
A
I
SINK
= 1.6毫安
I
来源
= –500 A
0.4
OVDD - 0.6
V
V
4.75
4.75
2.7
500 kSPS的吞吐
PDBUF高
5
5
5.25
5.25
DVDD + 0.3
7
V
V
V
mA
mA
A
mW
W
mW
°C
PDBUF高@ 500 kSPS时
PDBUF高@ 1 kSPS时
PDBUF低@ 500 kSPS时
T
给T
最大
–40
10.8
4.5
50
76
150
89
90
103
+85
温度范围
9
指定的性能
1
2
见模拟输入部分。
LSB表示最低有效位。随着± 4.096 V输入范围, 1 LSB为31.25 μV 。
3
见规格部分定义。标称增益误差不集中在零和是+ FSR的0.273 % 。本规范是从这个名义上的偏差
值。这些规范不包括来自外部参考的误差贡献,但包括从参考缓冲器中的误差贡献如果使用的话。
4
以dB为单位,所有规格均参考满量程输入, FS 。除非另有说明,测试用的输入信号,在0.5分贝以下满刻度。
5
并行或串行18位。
6
转换结果可立即完成后转换。
7
最大应该是最低的5.25 V至DVDD + 0.3 V.
8
经过测试,在并行读取模式。
9
联系工厂扩展级温度范围。
第0版|第28 4
AD7679
时序特定网络阳离子
表3 -40 ° C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。
参数
参阅图32和图33
脉宽转换
转换之间的时间
CNVST低到高BUSY延迟
繁忙的所有模式除了主串转换后阅读
孔径延迟
转换结束繁忙的低延迟
转换时间
采集时间
复位脉冲宽度
参阅图34,图35 ,图36 (并行接口模式)
CNVST低到数据有效延迟
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
请参考图38和图39 (主串行接口模式)
1
CS低电平到SYNC有效延迟
CS低到内部SCLK有效延迟
CS低电平到SDOUT延迟
CNVST低电平到SYNC延迟
SYNC断言到SCLK第一边沿延迟
2
内部SCLK周期
2
内部SCLK高
2
内部SCLK LOW
2
SDOUT有效建立时间
2
SDOUT有效保持时间
2
SCLK最后一个边沿来同步延迟
2
CS高到SYNC HI -Z
CS高到内部SCLK HI -Z
CS高到SDOUT HI -Z
在主串繁忙的转换后阅读
2
CNVST低到SYNC断言延迟
SYNC拉高繁忙低延迟
请参考图40和图41 (从串行接口模式)
外部SCLK建立时间
外部SCLK有效沿到SDOUT延迟
SDIN建立时间
SDIN保持时间
外部SCLK周期
外部SCLK高
外部SCLK LOW
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
t
31
t
32
t
33
t
34
t
35
t
36
t
37
10
1.75
35
1.5
2
10
1.5
250
10
1.5
20
5
45
15
10
10
10
525
3
25
12
7
4
2
3
40
典型值
最大
单位
ns
s
ns
s
ns
ns
s
ns
ns
s
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
ns
ns
ns
ns
ns
ns
ns
ns
10
10
10
见表4
1.5
25
5
3
5
5
25
10
10
18
1
2
在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
在串行主在转换模式下读取。参见表4转换后串行主机读取模式。
第0版|第28 5
初步的技术数据
a
16位1 MSPS SAR ADC单极与参考
初步的技术数据
AD7667
*
特点
吞吐量:
1 MSPS (经模式)
800 kSPS时(正常模式)
INL : ± 2.5 LSB(最大值) ( ±满量程的0.0038 % )
16位分辨率,无失码
模拟输入电压范围: 0 V至2.5 V
无流水线延迟
并行和串行5 V / 3 V接口
SPI
TM
/ QSPI
TM
/ MICROWIRE
TM
/ DSP兼容
采用5 V单电源供电
功耗
112 mW的典型无REF , 122 mW的典型值与REF
15瓦@ 100 SPS
掉电模式:7瓦最大
包装: 48引脚四方扁平封装( LQFP ) ;
48引脚芯片级封装( LFCSP ) ;
引脚对引脚PulSAR系列ADC的兼容
应用
数据采集
仪器仪表
数字信号处理
频谱分析
医疗器械
电池供电系统
过程控制
实用
REFBUFIN
AGND
AVDD
DVDD DGND
OVDD
串行
PORT
REF REFGND
AD7667
2.5 V REF
OGND
16
IN
INGND
交换的
CAP DAC
DATA [ 15:0]
并行
接口
时钟
PDREF
RD
CS
SER / PAR
OB/2C
PDBUF
PD
RESET
控制逻辑和
校准电路
BYTESWAP
冲动
CNVST
选择的PulSAR
类型/ kSPS时
迪FF erential
100 - 250
AD7651
AD7660/61
500 - 570
AD7650/52
AD7664/66
1000
AD7653
AD7667
真双极性
迪FF erential
AD7663
AD7675
AD7665
AD7676
AD7671
AD7677
产品亮点
概述
该AD7667是一款16位, 1 MSPS ,电荷再分配SAR ,
模拟 - 数字转换器,其工作在5 V单
电源。该器件内置一个高速16位采样
ADC,一个内部转换时钟,一个内部基准电压源,误差
校正电路,以及串行和并行系统接口
面对端口。
它具有很高的采样速率模式(经编),对于
异步转换速率的应用中,快速模式
(正常) ,并针对低功耗应用,降低功耗
模式(脉冲模式),其中所述功率缩放的吞吐量
放。
它采用ADI公司的高性能制造, 0.6微米
CMOS工艺制造,具有成本相对较低,并且在可用的
48引脚LQFP和一个微小的48引脚LFCSP封装,操作试样
田间温度范围为-40 ° C至+ 85°C 。
*专利
正在申请中。
SPI和QSPI是摩托罗拉公司的商标。
MICROWIRE保险业监督美国国家半导体公司的商标。
1.快速吞吐量
该AD7667是1 MSPS ,电荷再分配, 16位
SAR ADC具有内部误差校正电路。
2.内部参考
在AD7667具有内部参考和允许的
要使用外部基准。
3.卓越的INL
在AD7667具有2.5的最大积分非线性
LSB ,无失16位代码。
4.单电源供电
在AD7667从5 V单电源,功耗工作
一个典型的112毫瓦。在脉冲模式下,其功率耗散
而不能使减少的吞吐量。它消耗7 μW
最大掉电时。
5.串行或并行接口
通用的并行或2线串行接口安排
与两个3 V或5 V逻辑兼容。
REV 。 A蛋白
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
传真: 781 / 326-8703
www.analog.com
ADI公司, 2002年
初步的技术数据
AD7667 -SPECIFICATIONS
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
参数
决议
模拟量输入
电压范围
工作输入电压
模拟输入CMRR
输入电流
输入阻抗
吞吐速度
完整的周期
吞吐率
转换之间的时间
完整的周期
吞吐率
完整的周期
吞吐率
DC精度
积分非线性误差
无失码
过渡噪声
满量程误差
2
单极性零误差
2
电源灵敏度
AC精度
信号 - 噪声
无杂散动态范围
总谐波失真
信号与(噪声+失真)
-3 dB的输入带宽
采样动态
孔径延迟
孔径抖动
瞬态响应
参考
内部参考电压
内部基准电压源电流
内部基准电压温漂
内部基准电压温漂
开启建立时间
外部参考电压范围
外部参考电流消耗
温度PIN
电压输出@
25 C
条件
16
V
IN
– V
INGND
V
IN
V
INGND
f
IN
= 10千赫
1 MSPS吞吐量
0
–0.1
–0.1
待定
11
见模拟输入部分
1
1000
1
1.25
800
1.5
666
+2.5
0.7
REF = 2.5 V
AVDD = 5 V± 5 %
f
IN
= 100千赫
f
IN
= 100千赫
f
IN
= 45千赫
f
IN
= 100千赫
f
IN
= 100千赫
-60 dB输入,女
IN
= 100千赫
±待定
±待定
90
100
-100
-100
90
30
待定
2
5
满量程步骤
@
25 C
待定
2.5
待定
250
待定
±待定
±待定
V
REF
+3
+0.5
典型值
最大
单位
V
V
V
dB
A
在经模式
在经模式
在经模式
在正常模式下
在正常模式下
在脉冲模式
在脉冲模式
1
0
0
–2.5
16
s
kSPS时
ms
s
kSPS时
s
kSPS时
最低位
1
最低位
% FSR的
最低位
最低位
dB
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
V
A
-40°C至+ 85°C
0℃ + 70℃
2.3
1 MSPS吞吐量
待定
待定
待定
2.5
待定
AVDD - 1.85
PPM /℃
PPM /℃
V
A
温度灵敏度
输出电阻
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
I
SINK
= 1.6毫安
I
来源
= –500 A
313
1
4.3
mV
毫伏/ C
k
–0.3
2.0
–1
–1
+0.8
OVDD + 0.3
+1
+1
并行或串行16位
可用的转换结果
完成转换后,
0.4
V
V
A
A
OVDD - 0.6
V
V
4.75
4.75
2.7
5
5
5.25
5.25
5.25
9
V
V
V
–2–
REV 。 A蛋白
初步的技术数据
AD7667
参数
工作电流
4
AVDD
5
DVDD
5
OVDD
5
功耗
5
没有REF
功耗
5
与REF
温度范围
8
指定的性能
条件
1 MSPS吞吐量
典型值
待定
待定
待定
112
15
待定
122
10.015
待定
–40
+85
最大
单位
mA
mA
A
mW
W
W
mW
mW
W
1 MSPS吞吐量
100 SPS吞吐量
6
在掉电模式
7
1 MSPS吞吐量
100 SPS吞吐量
6
在掉电模式
7
T
给T
最大
°C
笔记
1
LSB表示最低有效位。与0 V至2.5 V输入电压范围,一个LSB为38.15 μV 。
2
见规格部分定义。这些规范不包括从外部引用错误的贡献。
3
以dB为单位,所有规格均参考满量程输入FS 。除非另有说明,测试用的输入信号,在0.5分贝以下的满量程。
4
在经模式。
5
使用外部基准测试的并行读取模式。
6
在脉冲模式下,外部REF 。
7
与被迫DVDD或DGND尊重所有数字输入
结构延续。
8
联系工厂扩展级温度范围。
9
最大应该是最低的5.25V和DVDD + 0.3 V.
特定网络阳离子如有更改,恕不另行通知。
时序特定网络阳离子
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
符号
参阅图11和12
脉宽转换
转换之间的时间
(经模式/普通模式/脉冲模式)
CNVST
低到繁忙的延迟
繁忙的所有模式中除
经过转换模式主串行读
(经模式/普通模式/脉冲模式)
孔径延迟
转换结束繁忙的低延迟
转换时间
(经模式/普通模式/脉冲模式)
采集时间
复位脉冲宽度
参见图13 ,图14及图15(并行接口模式)
CNVST
低到数据有效延迟
(经模式/普通模式/脉冲模式)
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
参见图16和17(主串行接口模式)
2
CS
低到SYNC有效延迟
CS
低到内部SCLK有效延迟
2
CS
低到SDOUT延迟
CNVST
低到SYNC延迟
(经模式/普通模式/脉冲模式)
SYNC断言到SCLK第一边沿延迟
内部SCLK周期
3
内部SCLK高
3
内部SCLK LOW
3
SDOUT有效建立时间
3
SDOUT有效保持时间
3
SCLK最后一个边沿来同步延迟
3
CS
HIGH到SYNC HI -Z
CS
高到内部SCLK HI -Z
CS
高到SDOUT HI -Z
在主串繁忙的转换后阅读
3
(经模式/普通模式/脉冲模式)
CNVST
低到同步断言延迟
(经模式/普通模式/脉冲模式)
SYNC拉高繁忙低延迟
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
3
25
12
7
4
2
3
45
5
40
15
10
10
10
25/275/525
2
10
0.75/1/1.25
250
10
0.75/1/1.25
5
1/1.25/1.5
典型值
最大
单位
ns
s
ns
s
注1
30
0.75/1/1.25
ns
ns
s
ns
ns
s
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
s
ns
40
10
10
10
见表一
0.75/1/1.25
25
REV 。 A蛋白
–3–
初步的技术数据
AD7667
符号
参见图18和20 (从串行接口模式)
2
外部SCLK建立时间
外部SCLK有效沿到SDOUT延迟
SDIN建立时间
SDIN保持时间
外部SCLK周期
外部SCLK高
外部SCLK LOW
典型值
最大
单位
t
31
t
32
t
33
t
34
t
35
t
36
t
37
5
3
5
5
25
10
10
18
ns
ns
ns
ns
ns
ns
ns
笔记
1
仅在经编模式下,转换之间的最大间隔时间为1毫秒;否则,没有所需的最大时间。
2
在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
3
在串行主在转换模式下读取。见表一对转换后串行主机读取模式。
特定网络阳离子如有更改,恕不另行通知。
表一的串行时钟时序主机读取转换后
DIVSCLK[1]
DIVSCLK[0]
SYNC到SCLK第一边沿延迟最少
内部SCLK周期最短
内部SCLK周期的典型
内部SCLK较高的最低
内部SCLK较低的最低
SDOUT有效建立时间最短
SDOUT有效保持时间最短
SCLK最后一个边沿到SYNC延迟最小化
繁忙的宽度最大(经编)
繁忙的最大宽度(正常)
繁忙的最大宽度(脉冲)
t
18
t
19
t
19
t
20
t
21
t
22
t
23
t
24
t
24
t
24
t
24
0
0
3
25
40
12
7
4
2
3
1.5
1.75
2
0
1
17
50
70
22
21
18
4
60
2
2.25
2.5
1
0
17
100
140
50
49
18
30
140
3
3.25
3.5
1
1
17
200
280
100
99
18
89
300
5.25
5.55
5.75
单位
ns
ns
ns
ns
ns
ns
ns
ns
s
s
s
–4–
REV 。 A蛋白
初步的技术数据
AD7667
绝对最大额定值*
IN
2
, TEMP
2
,楼盘, REFBUFIN , INGND , REFGND至AGND
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 AVDD + 0.3 V至AGND - 0.3 V
接地电压差
AGND , DGND , OGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 ± 0.3 V
电源电压
AVDD , DVDD , OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 7V
为AVDD DVDD , AVDD为OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 ± 7 V
DVDD至OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 7V
数字输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V至DVDD + 3.0 V
内部功耗
3
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 700毫瓦
内部功耗
4
. . . . . . . . . . . . . . . . . . . . . 2.5 W
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
铅温度范围
(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的运作中列出的任何其他条件
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
2
见模拟输入部分。
3
特定网络阳离子是设备在自由空气中:
48引脚LQFP封装;
θ
JA
= 91 ° C / W ,
θ
JC
= 30 °C / W
4
特定网络阳离子是设备在自由空气中:
48引脚LFCSP封装;
θ
JA
= 26 ° C / W
1.6mA
I
OL
输出
1.4V
C
L
60pF*
500 A
I
OH
*在
串行接口模式下, SYNC ,SCLK和
SDOUT正时,最大负载情况确定
C
L
; 10pF的作者否则,负载为60pF最大。
图1.负载电路的数字接口时序,
SDOUT , SYNC , SCLK输出,C
L
= 10 pF的
2V
0.8V
t
延迟
2V
0.8V
t
延迟
2V
0.8V
图2.电压参考电平的时序
订购指南
模型
AD7667AST
AD7667ASTRL
AD7667ACP
AD7667ACPRL
EVAL-AD7667CB
1
EVAL -CONTROL BRD2
2
温度
范围
–40°C
–40°C
–40°C
–40°C
to
to
to
to
+85°C
+85°C
+85°C
+85°C
包装说明
四方扁平封装( LQFP )
四方扁平封装( LQFP )
芯片级( LFCSP )
芯片级( LFCSP )
封装选项
ST-48
ST-48
CP-48
CP-48
评估板
控制器板
笔记
1
这种板可以被用作一个独立的评估板,或与EVAL -CONTROL BRD2配合用于评估/演示。
2
此板允许PC控制,并与CB标志后缀的ADI评估板进行通信。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD7667具有专用ESD保护电路,永久性的损害可能发生
器件经受高能量静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
警告!
ESD敏感器件
REV 。 A蛋白
–5–
a
特点
吞吐量:
570 kSPS时(经模式)
500 kSPS时(正常模式)
INL : 2.5 LSB(最大值) (满量程的0.0038 % )
16位分辨率,无失码
S / (N + D ) 90 dB典型值@ 10 kHz的
总谐波失真: -100 dB典型值@ 10 kHz的
模拟输入电压范围: 0 V至2.5 V
AC和DC规格
无流水线延迟
并行和串行5 V / 3 V接口
采用5 V单电源供电
功耗
97 mW的典型,
21瓦@ 100 SPS
掉电模式:7瓦最大
包装: 48引脚四方扁平封装( LQFP )
引脚到引脚的AD7660的兼容升级
应用
数据采集
仪器仪表
数字信号处理
频谱分析
医疗器械
电池供电系统
过程控制
概述
16位570 kSPS的CMOS ADC
AD7664*
功能框图
AVDD AGND REF REFGND
DVDD
DGND
OVDD
串行
PORT
交换的
CAP DAC
16
DATA [ 15:0]
并行
接口
时钟
PD
RESET
控制逻辑和
校准电路
RD
CS
SER / PAR
OB/2C
OGND
AD7664
IN
INGND
冲动
CNVST
产品亮点
该AD7664是一款16位, 570 kSPS时,电荷再分配SAR ,
模拟 - 数字转换器,采用单5V电源
供应量。该器件内置一个高速16位采样ADC ,
一个内部转换时钟,纠错电路,以及
串行和并行系统接口。
该AD7664是出厂硬件校准和全面是
测试,以确保这样的交流参数作为信号 - 噪声比(SNR)
和总谐波失真(THD) ,除了多
增益,偏置和线性度的传统直流参数。
它具有很高的采样速率模式(经编),对于异步
异步的转换率的应用中,快速模式(普通)
并且,对于低功率应用中,降低功率模式(脉冲模式)
在电源被缩放的吞吐量。
它采用ADI公司的高性能制造, 0.6
微米CMOS工艺,具有成本和相应较低
在从-40°C规定的48引脚LQFP封装,操作可用
至+ 85°C 。
*专利
正在申请中。
1.快速吞吐量
该AD7664是一个570 kSPS时,电荷再分配, 16位
SAR ADC具有内部误差校正电路。
2.卓越的INL
在AD7664具有2.5 LSB的最大积分非线性
无失16位代码。
3.单电源供电
在AD7664从5 V单电源供电,典型工作
功耗仅为97毫瓦。在脉冲模式下,其功率耗散
灰与吞吐量减小到,例如,仅21
W
在100 SPS吞吐量。它消耗7
W
最多的时候
掉电。
4.串行或并行接口
通用的并行或2线串行接口的COM安排
兼容与两个3 V或5 V逻辑。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 2000
AD7664–SPECIFICATIONS
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
参数
决议
模拟量输入
电压范围
工作输入电压
模拟输入CMRR
输入电流
输入阻抗
吞吐速度
完整的周期
吞吐率
转换之间的时间
完整的周期
吞吐率
完整的周期
吞吐率
DC精度
积分非线性误差
微分线性误差
无失码
过渡噪声
满量程误差
2
单极性零误差
2
电源灵敏度
AC精度
信号 - 噪声
无杂散动态范围
总谐波失真
信号与(噪声+失真)
-3 dB的输入带宽
采样动态
孔径延迟
孔径抖动
瞬态响应
参考
外部参考电压范围
外部参考电流消耗
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
工作电流
4
AVDD
DVDD
5
OVDD
5
I
SINK
= 1.6毫安
I
来源
= –500
A
V
IN
– V
INGND
V
IN
V
INGND
f
IN
= 10千赫
570 kSPS的吞吐
条件
16
0
–0.1
–0.1
62
7
见模拟输入部分
1.75
570
1
2
500
2.25
444
+2.5
+1.5
0.7
REF = 2.5 V
AVDD = 5 V
±
5%
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 10千赫
f
IN
= 100千赫
-60 dB的输入
±
5
±
3
90
88
100
90
–100
–90
90
85
30
18
2
5
满量程步骤
2.3
570 kSPS的吞吐
2.5
115
250
2.7
±
0.08
±
15
V
REF
+3
+0.5
典型值
最大
单位
V
V
V
dB
A
s
kSPS时
ms
s
kSPS时
s
kSPS时
最低位
1
最低位
最低位
% FSR的
最低位
最低位
dB
3
dB
dB
dB
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
V
A
在经模式
在经模式
在经模式
在正常模式下
在正常模式下
在脉冲模式
在脉冲模式
1
0
0
–2.5
–1
16
–0.3
+2.0
–1
–1
+0.8
OVDD + 0.3
+1
+1
V
V
A
A
并行或串行16位
转换结果立即可用
转换完成后,
0.4
OVDD - 0.6
V
V
4.75
4.75
2.7
570 kSPS的吞吐
5
5
15.5
3.8
100
5.25
5.25
5.25
V
V
V
mA
mA
A
–2–
第0版
AD7664
参数
电源供应器(续)
功耗
7
条件
570 kSPS的吞吐
4
100 SPS Througput
6
在掉电模式
7
T
给T
最大
–40
典型值
97
21
最大
115
7
+85
单位
mW
W
W
°C
温度范围
8
指定的性能
笔记
1
LSB表示最低有效位。与0 V至2.5 V输入电压范围,一个LSB为38.15
V.
2
见规格部分定义。这些规范不包括从外部引用错误的贡献。
3
以dB为单位,所有规格均参考满量程输入FS 。除非另有说明,测试用的输入信号,在0.5分贝以下的满量程。
4
在正常模式下。
5
经过测试,在并行读取模式。
6
在脉冲模式。
7
与被迫OVDD或OGND尊重所有数字输入
结构延续。
8
联系工厂扩展级温度范围。
特定网络阳离子如有更改,恕不另行通知。
时序特定网络阳离子
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
符号
参阅图11和12
脉宽转换
转换之间的时间
( WRAP模式/普通模式/脉冲模式)
CNVST
低到繁忙的延迟
繁忙的所有模式中除
经过转换模式主串行读
(经模式/普通模式/脉冲模式)
孔径延迟
转换结束繁忙的低延迟
转换时间
(经模式/普通模式/脉冲模式)
采集时间
复位脉冲宽度
参见图13 ,图14及图15(并行接口模式)
CNVST
低到数据有效延迟
(经模式/普通模式/脉冲模式)
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
参见图16和17(主串行接口模式)
2
CS
低到SYNC有效延迟
CS
低到内部SCLK有效延迟
2
CS
低到SDOUT延迟
CNVST
低到SYNC延迟
(经模式/普通模式/脉冲模式)
SYNC断言到SCLK第一边沿延迟
内部SCLK周期
内部SCLK高(低INVSCLK )
3
内部SCLK LOW (低INVSCLK )
3
SDOUT有效建立时间
SDOUT有效保持时间
SCLK最后一个边沿来同步延迟
CS
HIGH到SYNC HI -Z
CS
高到内部SCLK HI -Z
CS
高到SDOUT HI -Z
在主串繁忙的转换后阅读
(经模式/普通模式/脉冲模式)
CNVST
低到同步断言延迟
(经模式/普通模式/脉冲模式)
SYNC拉高繁忙低延迟
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
4
40
30
9.5
4.5
3
3
45
5
40
50
10
10
10
25/275/525
2
10
1.5/1.75/2
250
10
1.5/1.75/2
5
1.75/2/2.25
典型值
最大
单位
ns
s
ns
s
ns
ns
s
ns
ns
s
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
s
ns
注1
25
1.5/1.75/2
75
10
10
10
2.75/3/3.25
1/1.25/1.5
50
第0版
–3–
AD7664
时序规范(续)
符号
参见图18和20 (从串行接口模式)
2
外部SCLK建立时间
外部SCLK有效沿到SDOUT延迟
SDIN建立时间
SDIN保持时间
外部SCLK周期
外部SCLK高
外部SCLK LOW
t
31
t
32
t
33
t
34
t
35
t
36
t
37
5
3
5
5
25
10
10
典型值
最大
单位
ns
ns
ns
ns
ns
ns
ns
16
笔记
1
只有经模式,转换之间的最大间隔时间为1毫秒,否则,就没有所需的最大时间。
2
在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
3
如果SCLK的极性反转, SCLK的时序参考也反转。
特定网络阳离子如有更改,恕不另行通知。
绝对最大额定值
1
模拟输入
IN
2
,楼盘。 。 。 。 。 。 。 。 。 。 。 。 AVDD + 0.3 V至AGND - 0.3 V
INGND , REFGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 AGND
±
0.3 V
接地电压差
AGND , DGND , OGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
0.3 V
电源电压
AVDD , DVDD , OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7 V
为AVDD DVDD , AVDD为OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
7 V
DVDD至OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
7 V
数字输入
除数据总线D( 7 :4)。 。 。 0.3 V至DVDD + 0.3 V
数据总线输入D( 7 :4)。 。 。 。 。 。 -0.3 V至OVDD + 0.3 V
内部功耗
3
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 700毫瓦
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
铅温度范围
(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的任何其他条件,在操作说明
本规范的部分,是不是暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
2
见模拟输入部分。
3
特定网络阳离子的设备在自由空气中:
48引脚LQFP :
θ
JA
= 91 ° C / W ,
θ
JC
= 30 ° C / W 。
订购指南
模型
AD7664AST
AD7664ASTRL
EVAL-AD7664CB
1
EVAL -CONTROL BOARD
2
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
包装说明
四方扁平封装( LQFP )
四方扁平封装( LQFP )
评估板
控制器板
封装选项
ST-48
ST-48
笔记
1
此板可作为一个独立的评估板,或与EVAL -CONTROL BOARD配合用于评估/演示。
2
此板允许PC控制,并与CB标志后缀的ADI评估板进行通信。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD7664具有专用ESD保护电路,永久性的损害可能发生
器件经受高能量静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
第0版
AD7664
1.6mA
I
OL
引脚配置
48引脚LQFP
(ST-48)
REFGND
REF
36
AGND
35
CNVST
34
PD
33
RESET
32
CS
31
RD
30
DGND
29
28
D15
27
D14
26
D13
25
D12
13 14 15 16 17 18 19 20 21 22 23 24
C
L
60pF
1
500 A
I
OH
48 47 46 45 44 43 42 41 40 39 38 37
图1.负载电路的数字接口时序,
SDOUT , SYNC , SCLK输出,C
L
= 10 pF的
AGND
1
AVDD
2
NC
3
DGND
4
OB/2C
5
6
销1
识别码
AD7664
顶视图
(不按比例)
2V
0.8V
冲动
7
SER / PAR
8
D0
9
D1
10
D2
11
D3
12
NC =无连接
t
延迟
2V
0.8V
t
延迟
2V
0.8V
D7/RDC/SDIN
OGND
DVDD
DGND
OVDD
D4/EXT/INT
D5/INVSYNC
D6/INVSCLK
D8/SDOUT
D9/SCLK
D10/SYNC
引脚功能描述
1
2
3, 40–48
4, 30
5
助记符
AGND
AVDD
NC
DGND
OB/2C
TYPE
P
P
DI
DI
描述
模拟电源接地引脚。
输入模拟电源引脚。名义上5 V.
无连接。
必须连接到模拟地。
标准二进制/二进制补码。当OB / 2C为高电平时,数字输出是
直接二进制;低电平时, MSB被倒置导致了2的补码输出
其内部移位寄存器中。
模式选择。当HIGH和LOW IMPULSE ,该输入选择最快的模式下,
最大吞吐量是可以实现的,并且最小的转化率必须按顺序施加
为保证完全指定的精度。当低速,全速精度保持独立
最低的转化率。
模式选择。当HIGH和LOW WARP ,该输入选择低功耗模式。在
此模式中,功耗是大约正比于采样速率。
串行/并行选择输入。当低,并行端口被选中;高电平时,
串行接口模式被选择,并且数据总线的某些位被用作一个串行端口。
位0至位的并行端口数据输出总线3 。这些引脚始终输出,无论
的SER / PAR的状态。
当SER / PAR为低,此输出用作位的并行端口数据输出总线4 。
当SER / PAR为高电平时,此输入,串行端口的一部分,作为一个数字选择输入
可供选择的内部或外部的数据时钟。与EXT / INT连接到低电平,内部
时钟选择在SCLK输出。与EXT / INT设定为逻辑高电平时,输出数据是同步
chronized到连接到SCLK输入的外部时钟信号。
当SER / PAR为低,此输出用作位的并行端口数据输出总线5 。
当SER / PAR为高电平时,此输入,串行端口的一部分,用于选择激活状态
该同步信号。这是活跃在主机和从机模式。低电平时, SYNC活跃
HIGH 。高电平时, SYNC为低电平有效。
当SER / PAR为低,此输出用作位的并行端口数据输出总线6 。
当SER / PAR为高,此输入,串行口的一部分,是用来反转SCLK显
宇空。这是活跃在主机和从机模式。
–5–
6
DI
7
8
9–12
13
冲动
SER / PAR
DATA [ 0:3]
DATA[4]
或EXT / INT
DI
DI
DO
DI / O
14
DATA[5]
INVSYNC或
DI / O
15
DATA[6]
或INVSCLK
DI / O
第0版
D11/RDERROR
图2.电压参考电平的时序
INGND
输出
1.4V
NC
NC
NC
NC
NC
NC
NC
NC
NC
14位, 1 MSPS ,差分,
可编程输入的PulSAR
ADC
AD7952
特点
多引脚/软件可编程输入范围
+5 V( 10 V峰峰值) ,+ 10 V( 20 V峰峰值) , ± 5 V ( 20 V峰峰值) ,
± 10 V ( 40 V P-P )
引脚或串行SPI?兼容的输入范围/模式选择
吞吐量
1 MSPS (经模式)
800 kSPS时(正常模式)
670 kSPS时(脉冲模式)
14位分辨率,无失码
INL : ± 0.3 LSB典型, ± 1 LSB(最大值) ( ± 61 ppm的FSR的)
信噪比85 dB的2千赫
iCMOS
工艺技术
5 V内部基准电压:典型漂移量为3 ppm / ℃; TEMP输出
无流水线延迟( SAR架构)
平行( 14-位或8位总线)和串行5 V / 3.3 V接口
SPI / QSPI - / MICROWIRE - / DSP兼容
功耗
235毫瓦@ 1 MSPS
10毫瓦@ 1 kSPS时
48引脚LQFP封装和48引脚LFCSP封装( 7毫米× 7毫米)
AGND
AVDD
PDREF
PDBUF
IN +
IN-
交换的
CAP DAC
REF
功能框图
TEMP REFBUFIN REF REFGND VCC VEE DVDD
DGND
OVDD
OGND
REF
AMP
AD7952
串行数据
PORT
串行
CON组fi guration
14
PORT
D[13:0]
SER / PAR
BYTESWAP
CNVST
PD
RESET
时钟
控制逻辑和
校准电路
并行
接口
OB/2C
RD
CS
06589-001
WARP IMPULSE双极TEN
图1 。
表1. 48引脚PulSAR系列选择
输入类型
双极
迪FF erential
双极
单极
水库
(比特)
14
14
16
AD7651
AD7660
AD7661
AD7650
AD7652
AD7664
AD7666
双极
迪FF erential
单极
同时/
多通道
单极
迪FF erential
单极
迪FF erential
双极
16
16
AD7610
AD7663
AD7675
AD7665
AD7676
AD7612
AD7671
AD7677
AD7621
AD7622
AD7623
16
AD7654
AD7655
AD7678
AD7631
AD7679
AD7674
AD7634
AD7641
AD7643
100
250
( ksps的)
500
570
( ksps的)
570
1000
( ksps的)
AD7951
AD7952
AD7653
AD7667
>1000
kSPS时
应用
过程控制
医疗器械
高速数据采集
数字信号处理
仪器仪表
频谱分析
概述
该AD7952是一款14位,电荷再分配,逐次
逼近寄存器( SAR )架构模拟到数字
转换器( ADC ),采用ADI公司的
iCMOS工艺
高电压工艺制造。该设备是通过硬件配置或
通过输入一个专用只写串行配置端口
范围和操作模式。的AD7952包含一个高速
14位采样ADC ,一个内部转换时钟,一个内部
引用(和缓冲) ,纠错电路,以及串行
和并行系统接口端口。在CNVST的下降沿
样品在IN +和IN的全差分模拟输入。
在AD7952具有四种不同的模拟输入范围和三种
不同的采样模式:经线模式最快的吞吐量,
正常模式下最快异步吞吐量,并
脉冲模式下的功率缩放吞吐量。
操作温度范围为-40 ° C至+ 85° C温度范围。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
18
18
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2007 ADI公司保留所有权利。
AD7952
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
时序规格................................................ .................. 5
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征........................................... 12
术语................................................. ................................... 16
工作原理............................................... ....................... 17
概述................................................. ..................................... 17
转换器操作................................................ .................. 17
操作模式............................................... .................... 18
传递函数................................................ ...................... 18
典型的连接图............................................... .... 18
模拟输入................................................ .............................. 20
驱动放大器选择............................................... ............ 21
参考电压输入/输出............................................. 22
电源................................................ ............................ 22
转换控制................................................ ................... 23
接口................................................. ......................................... 24
数字接口................................................ .......................... 24
并行接口................................................ ......................... 24
串行接口................................................ ............................ 25
掌握串行接口............................................... ................ 25
从串行接口............................................... ................... 27
硬件配置................................................ ........... 29
软件配置................................................ ............. 29
微处理器接口................................................ ....... 30
应用信息................................................ ................ 31
布局指南................................................ ....................... 31
绩效评估................................................ ............ 31
外形尺寸................................................ ....................... 32
订购指南................................................ .......................... 32
修订历史
2月7日 - 修订版0 :初始版
第0版|第32 2
AD7952
特定网络阳离子
AVDD = DVDD = 5 V ; OVDD = 2.7 V至5.5 V ; VCC = 15 V ; VEE = -15 V ; V
REF
= 5 V ;所有规格牛逼
给T
最大
中,除非另有说明。
表2中。
参数
决议
模拟输入
差分电压范围内,V
IN
0 V至5 V
0 V至10 V
±5 V
±10 V
工作电压范围
0 V至5 V
0 V至10 V
±5 V
±10 V
共模电压范围
5V
10 V
双极性范围
模拟输入CMRR
输入电流
输入阻抗
吞吐速度
完整的周期
吞吐率
转换之间的时间
完整的周期
吞吐率
完整的周期
吞吐率
DC精度
积分非线性误差
2
无失码
2
微分线性误差
2
过渡噪声
零误差(单极性或双极性)
零误差温度漂移
满量程误差(单极性或双极性)
满量程误差温度漂移
电源灵敏度
AC精度
动态范围
信号 - 噪声比,信噪比
信号与(噪声+失真) , SINAD
总谐波失真
无杂散动态范围
-3 dB的输入带宽
孔径延迟
孔径抖动
瞬态响应
条件/评论
14
典型值
最大
单位
(V
IN +
) (V
IN-
)
V
IN
= 10 V P-P
V
IN
= 20 V P-P
V
IN
= 20 V P-P
V
IN
= 40 V P-P
V
IN +
, V
IN-
到AGND
V
REF
2 V
REF
2 V
REF
4 V
REF
0.1
0.1
5.1
10.1
+V
REF
+2 V
REF
+2 V
REF
+4 V
REF
+5.1
+10.1
+5.1
+10.1
V
REF
/2
V
REF
0
75
220
1
V
REF
/2 + 0.1
V
REF
+ 0.2
+0.1
V
V
V
V
V
V
V
V
V
V
V
dB
μA
V
IN +
, V
IN-
V
REF
/2 0.1
V
REF
0.2
0.1
f
IN
= 100千赫
V
IN
= ± 5 V ,± 10 V @ 670 kSPS时
见模拟输入部分
在经模式
在经模式
在经模式
在正常模式下
在正常模式下
在脉冲模式
在脉冲模式
1
0
0
1
14
1
15
±1
20
±0.3
1
1
1
1.25
800
1.49
670
+1
+1
0.55
+15
+20
±1
±0.8
μs
MSPS
ms
μs
kSPS时
μs
kSPS时
最低位
3
最低位
最低位
最低位
PPM /°C的
最低位
PPM /°C的
最低位
dB
4
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
AVDD = 5 V± 5 %
f
IN
= 2千赫, -60分贝
f
IN
= 2千赫
f
IN
= 20千赫
f
IN
= 2千赫
f
IN
= 2千赫
f
IN
= 2千赫
V
IN
= 0 V至5 V
84.5
84.5
83
85.5
85.5
85.5
85.4
105
102
45
2
5
500
满量程步骤
第0版|第32 3
AD7952
参数
内部参考
输出电压
温度漂移
线路调整
长期漂移
开启建立时间
基准缓冲器
REFBUFIN输入电压范围
外部参考
电压范围
漏电流
温度PIN
电压输出
温度灵敏度
输出电阻
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
5
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
VCC
VEE
工作电流
7 , 8
AVDD
具内部基准
具有内部参考禁用
DVDD
OVDD
VCC
VEE
功耗
具内部基准
具有内部参考禁用
在掉电模式
9
温度范围
10
指定的性能
1
2
条件/评论
PDREF = PDBUF =低
REF @ 25°C
-40 ° C至+ 85°C
AVDD = 5 V± 5 %
千小时
C
REF
= 22 μF
PDREF =高
PDREF = PDBUF =高
REF
1 MSPS吞吐量
@ 25°C
4.965
典型值
5.000
±3
±15
50
10
2.5
5
200
311
1
4.33
最大
5.035
单位
V
PPM /°C的
PPM / V
PPM
ms
V
V
μA
mV
毫伏/°C的
2.4
4.75
2.6
AVDD + 0.1
0.3
2.1
1
1
并行或串行的14位
I
SINK
= 500 μA
I
来源
= 500 μA
+0.6
OVDD + 0.3
+1
+1
V
V
μA
μA
0.4
OVDD - 0.6
V
V
4.75
6
4.75
2.7
7
15.75
@ 1 MSPS吞吐量
5
5
15
15
5.25
5.25
5.25
15.75
0
V
V
V
V
V
VCC = 15 V ,与内部基准电压缓冲器
VCC = 15 V
VEE = -15 V
@ 1 MSPS吞吐量
PDREF = PDBUF =低
PDREF = PDBUF =高
PD =高
T
给T
最大
40
20
18.5
7
0.5
4
3
2
235
215
10
260
240
mA
mA
mA
mA
mA
mA
mA
mW
mW
μW
°C
+85
随着V
IN
=单极5V或单极性10伏范围内,输入电流通常为70微安。在所有的输入范围,输入电流与吞吐量成正比。见模拟输入部分。
线性使用端点,而不是最合适的测试。所有的线性度与外部5 V基准测试。
3
LSB是指至少有显著位。在所有LSB规范不包括贡献的基准的误差。
4
以dB为单位,所有规格均参考满量程输入FSR 。测试用的输入信号,在0.5分贝以下满刻度,除非另有说明。
5
转换结果可立即完成后转换。
6
4.75 V或V
REF
- 0.1 V,以较大者为准。
7
经过测试,在并行读取模式。
8
具有内部参考, PDREF = PDBUF =低;与内部基准电压禁用,PDREF = PDBUF =高。与内部基准电压缓冲, PDBUF =低。
9
与被迫OVDD所有数字输入。
10
请咨询销售扩展级温度范围。
第0版|第32 4
AD7952
时序特定网络阳离子
AVDD = DVDD = 5 V ; OVDD = 2.7 V至5.5 V ; VCC = 15 V ; VEE = -15 V ; V
REF
= 5 V ;所有规格牛逼
给T
最大
中,除非另有说明。
表3中。
参数
转换和RESET (参见图34和图35 )
转换脉冲宽度
转换之间的时间
经模式/普通模式/脉冲模式
1
CNVST低到高BUSY延迟
BUSY高所有模式(除主串行读取转换后)
经模式/普通模式/脉冲模式
孔径延迟
转换结束繁忙的低延迟
转换时间
经模式/普通模式/脉冲模式
采集时间
经模式/普通模式/脉冲模式
复位脉冲宽度
并行接口模式(见图36和图38 )
CNVST低到数据有效延迟
经模式/普通模式/脉冲模式
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
主串行接口模式
2
(参见图40和图41)
CS低电平到SYNC有效延迟
CS低到内部SDCLK有效延迟
2
CS低电平到SDOUT延迟
CNVST低到SYNC延迟,转换期间读取
经模式/普通模式/脉冲模式
SYNC断言SDCLK一边沿延迟
内部SDCLK期
3
内部SDCLK高
3
内部SDCLK低
3
SDOUT有效建立时间
3
SDOUT有效保持时间
3
SDCLK最后边到同步延迟
3
CS高到SYNC HIGH -Z
CS高到内部SDCLK HIGH -Z
CS高到SDOUT HIGH -Z
在主串繁忙的转换后阅读
3
CNVST低到SYNC延迟时间,读取转换后
经模式/普通模式/脉冲模式
SYNC拉高繁忙低延迟
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
850/1100/1350
t
11
t
12
t
13
t
14
t
15
t
16
t
17
50/290/530
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
3
30
15
10
4
5
5
45
20
2
40
15
10
10
10
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
200
10
ns
ns
2
10
850/1100/1350
10
1/1.25/1.49
35
850/1100/1350
典型值
最大
单位
ns
μs
ns
ns
ns
ns
ns
10
10
10
见表4
710/950/1190
25
ns
ns
第0版|第32 5
18位, 2.5 LSB INL , 800 kSPS的SAR ADC
AD7674
特点
18位分辨率,无失码
无流水线延迟( SAR架构)
差分输入范围: -V
REF
(V
REF
高达5 V)的
吞吐量: 800 kSPS时(经模式)
666 kSPS时(正常模式)
570 kSPS时(脉冲模式)
INL : ± 2.5 LSB(最大值) ( ± 9.5 ppm的满量程)
动态范围103 dB典型值(V
REF
= 5 V)
S / (N + D) :100 dB典型值@ 2千赫兹(V
REF
= 5 V)
平行( 18- , 16-,或8位总线)和串行5 V / 3 V接口
SPI
/ QSPI
/ MICROWIRE
/ DSP兼容
板载基准缓冲器
采用5 V单电源供电
功耗: 98 mW的典型值@ 800 kSPS时
78 mW的典型值@ 500 kSPS时(脉冲模式)
160 μW @ 1 kSPS时(脉冲模式)
48引脚LQFP或48引脚LFCSP封装
AD7676 / AD7678 / AD7679的引脚对引脚兼容的升级
功能框图
PDBUF
AGND
AVDD
REFBUFIN
IN +
IN-
交换的
CAP DAC
并行
接口
时钟
PD
RESET
控制逻辑和
校准电路
REF REFGND
DVDD DGND
OVDD
串行
PORT
18
OGND
AD7674
D[17:0]
RD
CS
MODE0
MODE1
WARP IMPULSE CNVST
03083–0–001
图1.功能框图
表1的PulSAR
TM
选择
类型/ kSPS时
迪FF erential
真双极性
迪FF erential
18-Bit
多通道/
同时
100–250
AD7651
AD7660/AD7661
AD7663
AD7675
AD7678
500–570
AD7650/AD7652
AD7664/AD7666
AD7665
AD7676
AD7679
AD7654
AD7655
800–
1000
AD7653
AD7667
AD7671
AD7677
AD7674
应用
CT扫描仪
高动态数据采集
地震检波器和水听器传感器
Σ
-
替代(低功耗,多通道)
仪器仪表
频谱分析
医疗器械
概述
该AD7674是一款18位, 800 kSPS时,电荷再分配SAR ,
全差分模拟 - 数字转换器,其操作上的
采用5 V单电源供电。该器件内置一个高速18位
采样ADC,一个内部转换时钟,一个内部
参考缓冲器,纠错电路,以及串行和
并行系统接口。
该器件提供48引脚LQFP或48引脚LFCSP封装
与手术包从-40 ° C至+ 85° C温度范围。
产品亮点
1.
高分辨率,高吞吐量。
该AD7674是一个800 kSPS时,电荷再分配, 18位
SAR ADC (无延迟) 。
出色的精度。
在AD7674具有的最大积分非线性
2.5 LSB ,无失18位代码。
串行或并行接口。
多功能并行( 18- , 16-或8位总线)或3线串行
与两个3 V兼容接口的安排,
5 V逻辑。
2.
3.
第0版
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标是其各自公司的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.326.8703
2003 ADI公司保留所有权利。
AD7674
目录
规格................................................. .................................... 3
时序规格................................................ ....................... 5
绝对最大额定值............................................... ............. 7
引脚配置和功能说明............................. 8
规格说明............................................... .......... 11
典型性能特征........................................... 12
电路信息................................................ ........................ 16
转换器操作................................................ .................. 16
典型的连接图............................................... .... 18
功耗与吞吐量.................................... 20
转换控制................................................ .................... 20
数字接口................................................ .......................... 21
并行接口................................................ ......................... 21
串行接口................................................ ............................ 21
掌握串行接口............................................... ................ 22
从串行接口............................................... ................... 23
微处理器接口................................................ ....... 25
应用提示................................................ ........................... 26
布局................................................. ......................................... 26
评估AD7674的性能.................................... 26
外形尺寸................................................ ....................... 27
订购指南................................................ .......................... 27
修订历史
修订版0 :初始版
第0版|第28 2
AD7674
特定网络阳离子
表2. -40 ° C至+ 85°C ,V
REF
= 4.096 V , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。
参数
决议
模拟量输入
电压范围
工作输入电压
模拟输入CMRR
输入电流
输入阻抗
1
吞吐速度
完整的周期
吞吐率
转换之间的时间
完整的周期
吞吐率
完整的周期
吞吐率
DC精度
积分非线性误差
微分线性误差
无失码
过渡噪声
零误差,T
给T
MAX3
零误差温度漂移
增益误差,T
给T
MAX3
增益误差温度漂移
零误差,T
给T
MAX3
增益误差,T
给T
MAX3
电源灵敏度
AC精度
信号 - 噪声
条件
18
–V
REF
–0.1
65
100
典型值
最大
单位
V
V
dB
A
V
IN +
– V
IN-
V
IN +
, V
IN-
到AGND
f
IN
= 100千赫
800 kSPS的吞吐
+V
REF
AVDD
在经模式
在经模式
在经模式
在正常模式下
在正常模式下
在脉冲模式
在脉冲模式
1
0
0
–2.5
–1
18
1.25
800
1
1.5
666
1.75
570
+2.5
+1.75
0.7
s
kSPS时
ms
s
kSPS时
s
kSPS时
最低位
2
最低位
最低位
最低位
PPM /°C的
% FSR的
PPM /°C的
最低位
% FSR的
最低位
dB
4
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
ns
V
REF
= 5 V
在经模式
所有模式
在经模式
所有模式
正常或脉冲模式
3
正常或脉冲模式
3
AVDD = 5 V± 5 %
f
IN
= 2 kHz时, V
REF
= 5 V
V
REF
= 4.096 V
f
IN
= 10 kHz时, V
REF
= 4.096 V
f
IN
= 100千赫,V
REF
= 4.096 V
V
IN +
= V
IN-
= V
REF
/2 = 2.5 V
f
IN
= 2千赫
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 2千赫
f
IN
= 10千赫
f
IN
= 100千赫
f
IN
= 2 kHz时, V
REF
= 4.096 V
f
IN
= 2千赫, -60 dB的输入
–25
±0.5
–0.034
–85
–0.048
±1.6
见注3
见注3
±4
101
99
98
97
103
120
118
105
–115
–113
–98
98
40
26
2
5
+25
+0.034
+85
+0.048
97.5
动态范围
无杂散动态范围
总谐波失真
信号与(噪声+失真)
-3 dB的输入带宽
采样动态
孔径延迟
孔径抖动
瞬态响应
过压恢复
满量程步骤
250
250
第0版|第28 3
AD7674
参数
参考
外部参考电压范围
REF电压与参考缓冲器
参考缓冲器输入电压范围
REFBUFIN输入电流
REF电流消耗
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
5
流水线延迟
6
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
工作电流
8
AVDD
DVDD
9
OVDD
9
功耗
9
条件
REF
REFBUFIN = 2.5 V
REFBUFIN
800 kSPS的吞吐
3
4.05
1.8
–1
典型值
4.096
4.096
2.5
330
最大
AVDD + 0.1
4.15
2.6
+1
单位
V
V
V
A
A
–0.3
+2.0
–1
–1
+0.8
DVDD + 0.3
+1
+1
V
V
A
A
I
SINK
= 1.6毫安
I
来源
= –500 A
0.4
OVDD - 0.6
V
V
4.75
4.75
2.7
800 kSPS的吞吐
5
5
5.25
5.25
DVDD + 0.3
7
V
V
V
mA
mA
A
mW
W
mW
mW
°C
PDBUF高@ 500 kSPS时
10
PDBUF高@ 1 kSPS时
10
PDBUF高@ 800 kSPS时
8
PDBUF低@ 800 kSPS时
8
T
给T
最大
–40
16
6.5
50
78
160
114
126
90
126
138
+85
温度范围
11
指定的性能
1
2
见模拟输入部分。
LSB表示最低有效位。随着± 4.096 V输入范围, 1 LSB为31.25 μV 。
3
见规格部分定义。这些参数都集中在标称值,这取决于模式。在经编模式下,标称零误差,
标称增益误差在0为中心的LSB 。在正常模式和脉冲模式下,标称零误差是375 LSB ,并且标称增益误差为FSR的+ 0.273 % 。这些
规格从这些标称值的偏差。这些规范不包括从外部引用错误的贡献,但不包括
从参考缓冲器误差贡献,如果使用的话。
4
以dB为单位,所有规格均参考满量程输入, FS 。除非另有说明,测试用的输入信号,在0.5分贝以下满刻度。
5
数据格式的并行或串行18位。
6
转换结果可立即完成后转换。
7
最大应该是最低的5.25 V至DVDD + 0.3 V.
8
在经模式。
9
经过测试,在并行读取模式。
10
在脉冲模式。
11
联系工厂扩展级温度范围。
第0版|第28 4
AD7674
时序特定网络阳离子
表3 -40 ° C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。
参数
参阅图34和图35
脉宽转换
转换之间的时间(经模式/普通模式/脉冲模式)
1
CNVST低到高BUSY延迟
繁忙的所有模式除了主串转换后阅读
(经模式/普通模式/脉冲模式)
孔径延迟
转换结束繁忙的低延迟
转换时间(扭曲模式/普通模式/脉冲模式)
采集时间
复位脉冲宽度
参阅图36,图37 ,图38 (并行接口模式)
CNVST低到数据有效延迟(经模式/普通模式/脉冲模式)
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
请参考图40和图41 (主串行接口模式)
2
CS低电平到SYNC有效延迟
CS低到内部SCLK有效延迟
CS低电平到SDOUT延迟
CNVST低电平到SYNC延迟(经模式/普通模式/脉冲模式)
SYNC断言到SCLK第一边沿延迟
3
内部SCLK周期
3
内部SCLK高
3
内部SCLK LOW
3
SDOUT有效建立时间
3
SDOUT有效保持时间
3
SCLK最后一个边沿来同步延迟
3
CS高到SYNC HI -Z
CS高到内部SCLK HI -Z
CS高到SDOUT HI -Z
在主串繁忙的转换后阅读
3
CNVST低到SYNC断言延迟
(经模式/普通模式/脉冲模式)
SYNC拉高繁忙低延迟
请参考图42和图43 (从串行接口模式)
外部SCLK建立时间
外部SCLK有效沿到SDOUT延迟
SDIN建立时间
SDIN保持时间
外部SCLK周期
外部SCLK高
外部SCLK LOW
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
t
31
t
32
t
33
t
34
t
35
t
36
t
37
5
3
5
5
25
10
10
10
1.25/1.5/1.75
35
1/1.25/1.5
2
10
1/1.25/1.5
250
10
1/1.25/1.5
20
5
45
15
10
10
10
25/275/525
3
25
12
7
4
2
3
40
典型值
最大
单位
ns
s
ns
s
ns
ns
s
ns
ns
s
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
10
10
10
表4
1/1.25/1.5
25
s
ns
ns
ns
ns
ns
ns
ns
ns
18
1
2
仅在经编模式下,转换之间的最大间隔时间为1毫秒;否则,没有所需的最大时间。
在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
3
在串行主在转换模式下读取。参见表4转换后串行主机读取模式。
第0版|第28 5
16位250 kSPS时,单极/双极
可编程输入的PulSAR
ADC
AD7610
特点
多引脚/软件可编程输入范围:
5 V, 10 V, ±5 V, ±10 V
引脚或串行SPI?兼容的输入范围/模式选择
吞吐量: 250 kSPS时
16位分辨率,无失码
INL : ± 0.75 LSB (典型值) , ± 1.5 LSB(最大值) ( ± 23 ppm的FSR的)
信噪比94 dB的2千赫
iCMOS
工艺技术
5 V内部基准电压:典型漂移量为3 ppm / ℃;
片上温度传感器
无流水线延迟( SAR架构)
并行( 16位或8位总线)和串行5 V / 3.3 V接口
SPI / QSPI - / MICROWIRE - / DSP兼容
功耗
90毫瓦@ 250 kSPS时
10毫瓦@ 1 kSPS时
48引脚LQFP和LFCSP ( 7毫米× 7毫米)包
AGND
AVDD
PDREF
PDBUF
IN +
IN-
交换的
CAP DAC
REF
功能框图
TEMP REFBUFIN REF REFGND VCC VEE DVDD
DGND
OVDD
OGND
REF
AMP
AD7610
串行
DATAPORT
串行
CON组fi guration
PORT
16
D[15:0]
SER / PAR
BYTESWAP
CNVST
PD
RESET
时钟
控制逻辑和
校准电路
并行
接口
OB/2C
RD
CS
06395-001
双极
TEN
图1 。
应用
过程控制
医疗器械
高速数据采集
数字信号处理
仪器仪表
频谱分析
概述
AD7610是一款16位电荷再分配逐次逼近
息寄存器(SAR) ,建筑模拟 - 数字转换器
( ADC ),采用ADI公司的
iCMOS工艺
高压
流程。该装置通过硬件或通过已配置
输入范围专用只写串行配置端口
和操作模式。 AD7610内置一个高速16位
采样ADC,一个内部转换时钟,一个内部基准电压源
(和缓冲) ,纠错电路,以及串行和并行
系统接口端口。在CNVST样品A下降沿
在IN +相对于地面感, IN-模拟输入。该
AD7610具有四种不同的模拟输入范围: 0 V至5 V , 0 V
至10 V ,± 5 V和± 10 V电源消耗是线性缩放
与吞吐量。该器件采用无铅48引脚,低
外形四方扁平封装( LQFP )和引线框架的芯片级
( LFCSP_VQ )封装。操作温度范围为-40 °C至
+85°C.
表1. 48引脚14位/ 16位/ 18位PulSAR系列选择
TYPE
迪FF erential
100 kSPS时至
250 kSPS时
AD7651
AD7660
AD7661
AD7610
AD7663
AD7675
500 kSPS时至
570 kSPS时
AD7650
AD7652
AD7664
AD7666
AD7665
800 kSPS时至
1000 kSPS时
AD7653
AD7667
>1000
kSPS时
真双极性
迪FF erential
18位,真
迪FF erential
多通道/
同时
AD7676
AD7612
AD7671
AD7951
AD7677
AD7678
AD7679
AD7654
AD7655
AD7674
AD7621
AD7622
AD7623
AD7641
AD7643
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
AD7610
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
功能框图............................................... ............... 1
概述................................................ ......................... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
时序规格................................................ .................. 5
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征........................................... 11
术语................................................. ................................... 15
工作原理............................................... ....................... 16
概述................................................. ..................................... 16
转换器操作................................................ .................. 16
传递函数................................................ ...................... 17
典型的连接图............................................... .... 18
模拟输入................................................ .............................. 19
驱动放大器选择............................................... ............ 20
参考电压输入/输出............................................. 20
电源................................................ ............................ 21
转换控制................................................ ................... 22
接口................................................. ......................................... 23
数字接口................................................ .......................... 23
并行接口................................................ ......................... 23
串行接口................................................ ............................ 24
掌握串行接口............................................... ................ 24
从串行接口............................................... ................... 26
硬件配置................................................ ........... 28
软件配置................................................ ............. 28
微处理器接口................................................ ....... 29
应用信息................................................ ................ 30
布局指南................................................ ....................... 30
绩效评估................................................ ............ 30
外形尺寸................................................ ....................... 31
订购指南................................................ .......................... 31
修订历史
10月6日 - 修订版0 :初始版
第0版|第32 2
AD7610
特定网络阳离子
AVDD = DVDD = 5 V ; OVDD = 2.7 V至5.5 V ; VCC = 15 V ; VEE = -15 V ; V
REF
= 5 V ;所有规格牛逼
给T
最大
中,除非另有说明。
表2中。
参数
决议
模拟量输入
电压范围,V
IN
条件/评论
16
0.1
0.1
5.1
10.1
0.1
75
100
1
典型值
最大
单位
V
V
V
V
V
dB
μA
模拟输入CMRR
输入电流
输入阻抗
吞吐速度
完整的周期
吞吐率
DC精度
积分非线性误差
2
无失码
2
微分线性误差
2
过渡噪声
零误差(单极性或双极性)
零误差温度漂移
双极满量程误差
单极性满量程误差
满量程误差温度漂移
电源灵敏度
AC精度
动态范围
V
IN +
V
IN-
= 0 V至5 V
V
IN +
V
IN-
= 0 V至10 V
V
IN +
V
IN-
= ±5 V
V
IN +
V
IN-
= ±10 V
V
IN-
到AGND
f
IN
= 100千赫
V
IN
= ± 5 V ,± 10 V @ 250 kSPS时
SEE
模拟输入
部分
+5.1
+10.1
+5.1
+10.1
+0.1
4
250
1.5
16
1
35
±1
50
70
AVDD = 5 V± 5 %
V
IN
= 0 V至5 V,F
IN
= 2千赫, -60分贝
V
IN
= 0 V至10 V ,± 5 V,F
IN
= 2千赫, -60分贝
V
IN
= ± 10 V,F
IN
= 2千赫, -60分贝
V
IN
= 0 V至5 V , 0 V至10 V,F
IN
= 2千赫
V
IN
= ± 5 V , ±10 V,F
IN
= 2千赫
V
IN
= 0 V至5 V,F
IN
= 20千赫
V
IN
= -5 V,F
IN
= 2千赫
V
IN
= 0 V至10 V ,± 5 V,F
IN
= 2千赫
V
IN
= ± 10 V,F
IN
= 2千赫
f
IN
= 2千赫
f
IN
= 2千赫
V
IN
= 0 V至5 V
92.5
±1
3
93.5
94
94.5
93
94
93.5
92.5
93
93.5
107
107
650
2
5
500
4.965
5.000
±3
±15
50
10
2.5
5.035
+50
+70
±0.75
+1.5
+1.5
0.55
+35
μs
kSPS时
最低位
3
最低位
最低位
最低位
PPM /°C的
最低位
最低位
PPM /°C的
最低位
dB
4
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
千赫
ns
ps的均方根
ns
V
PPM /°C的
PPM / V
PPM
ms
V
信噪比
92
信号与(噪声+失真)比(SINAD )
总谐波失真
无杂散动态范围
-3 dB的输入带宽
孔径延迟
孔径抖动
瞬态响应
内部参考
输出电压
温度漂移
线路调整
长期漂移
开启建立时间
基准缓冲器
REFBUFIN输入电压范围
满量程步骤
PDREF = PDBUF =低
REF @ 25°C
-40 ° C至+ 85°C
AVDD = 5 V± 5 %
千小时
C
REF
= 22 μF
PDREF =高
2.4
2.6
第0版|第32 3
AD7610
参数
外部参考
电压范围
漏电流
温度PIN
电压输出
温度灵敏度
输出电阻
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
5
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
VCC
VEE
工作电流
7 , 8
AVDD
具内部基准
具有内部参考禁用
DVDD
OVDD
VCC
VEE
功耗
具内部基准
具有内部参考禁用
在掉电模式
9
温度范围
10
指定的性能
1
2
条件/评论
PDREF = PDBUF =高
REF
250 kSPS的吞吐
@ 25°C
4.75
典型值
5
30
311
1
4.33
最大
AVDD + 0.1
单位
V
μA
mV
毫伏/°C的
0.3
2.1
1
1
并行或串行16位
I
SINK
= 500 μA
I
来源
= –500 μA
+0.6
OVDD + 0.3
+1
+1
V
V
μA
μA
0.4
OVDD - 0.6
V
V
4.75
6
4.75
2.7
7
15.75
@ 250 kSPS的吞吐
5
5
15
15
5.25
5.25
5.25
15.75
0
V
V
V
V
V
VCC = 15 V ,与内部基准电压缓冲器
VCC = 15 V
VEE = -15 V
@ 250 kSPS的吞吐
PDREF = PDBUF =低
PDREF = PDBUF =高
PD =高
T
给T
最大
40
8
6.3
3.3
0.3
1.4
0.8
0.7
90
70
10
110
90
mA
mA
mA
mA
mA
mA
mA
mW
mW
μW
°C
+85
随着V
IN
= 0至5伏或0 V至10伏范围内,输入电流通常为40微安。在所有的输入范围,输入电流与吞吐量成正比。见模拟输入部分。
线性使用端点,而不是最合适的测试。所有的线性度与外部5 V基准测试。
3
LSB是指至少有显著位。在所有LSB规范不包括贡献的基准的误差。
4
以dB为单位,所有规格均参考满量程输入FSR 。测试用的输入信号,在0.5分贝以下满刻度,除非另有说明。
5
转换结果可立即完成后转换。
6
4.75 V或V
REF
- 0.1 V,以较大者为准。
7
经过测试,在并行读取模式。
8
具有内部参考, PDREF = PDBUF =低;与内部基准电压禁用,PDREF = PDBUF =高。与内部基准电压缓冲, PDBUF =低。
9
与被迫OVDD所有数字输入。
10
请咨询销售扩展级温度范围。
第0版|第32 4
AD7610
时序特定网络阳离子
AVDD = DVDD = 5 V ; OVDD = 2.7 V至5.5 V ; VCC = 15 V ; VEE = -15 V ; V
REF
= 5 V ;所有规格牛逼
给T
最大
中,除非另有说明。
表3中。
参数
转换和RESET (参见图33和图34 )
转换脉冲宽度
转换之间的时间
CNVST低到高BUSY延迟
BUSY高(除主串行读取转换后)
孔径延迟
转换结束繁忙的低延迟
转换时间
采集时间
复位脉冲宽度
并行接口模式(见图35和图37 )
CNVST低到数据有效延迟
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
主串行接口模式
1
(参见图39和图40)
CS低电平到SYNC有效延迟
CS低到内部SDCLK有效延迟
1
CS低电平到SDOUT延迟
CNVST低到SYNC延迟,转换期间读取
SYNC断言SDCLK一边沿延迟
内部SDCLK期
2
内部SDCLK高
2
内部SDCLK低
2
SDOUT有效建立时间
2
SDOUT有效保持时间
2
SDCLK最后边到同步延迟
2
CS高到SYNC HI -Z
CS高到内部SDCLK HI -Z
CS高到SDOUT HI -Z
在主串繁忙的转换后阅读
2
CNVST低到SYNC延迟时间,读取转换后
SYNC拉高繁忙低延迟
从串行/串行配置接口模式
1
(参见图42 ,
图43和图45)
外部SDCLK , SCCLK设置时间
外部SDCLK有效边到SDOUT延迟
SDIN / SCIN建立时间
SDIN / SCIN保持时间
外部SDCLK / SCCLK期
外部SDCLK / SCCLK高
外部SDCLK / SCCLK低
1
2
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
10
4
典型值
最大
单位
ns
μs
ns
μs
ns
ns
μs
ns
ns
μs
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
μs
ns
35
1.45
2
10
1.45
380
10
1.41
20
2
40
15
10
10
10
560
3
30
15
10
4
5
5
45
10
10
10
见表4
1.31
25
t
31
t
32
t
33
t
34
t
35
t
36
t
37
5
2
5
5
25
10
10
18
ns
ns
ns
ns
ns
ns
ns
在串行接口模式下, SDSYNC , SDSCLK和SDOUT定时,最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
在串行主在转换模式下读取。参见表4转换后读取模式串行模式。
第0版|第32 5
16位750 kSPS时,单极/双极
可编程输入的PulSAR
ADC
AD7612
特点
多引脚/软件可编程输入范围:
5 V, 10 V, ±5 V, ±10 V
引脚或串行SPI?兼容的输入范围/模式选择
吞吐量
750 kSPS时(经模式)
600 kSPS时(正常模式)
500 kSPS时(脉冲模式)
INL : ± 0.75 LSB典型, ± 1.5 LSB(最大值) ( ± 23 ppm的FSR的)
16位分辨率,无失码
信噪比: 92最低( 5 V ) @ 2千赫,94 dB(典型) ( ± 10 V) @ 2千赫
总谐波失真: -107 dB的典型
iCMOS
工艺技术
5 V内部基准电压:典型漂移量为3 ppm / ℃; TEMP输出
无流水线延迟( SAR架构)
并行( 16位或8位总线)和串行5 V / 3.3 V接口
SPI / QSPI - / MICROWIRE - / DSP兼容
功耗: 190毫瓦@ 750 kSPS时
无铅, 48引脚LQFP和LFCSP ( 7毫米× 7毫米)包
AGND
AVDD
PDREF
PDBUF
IN +
IN-
交换的
CAP DAC
REF
功能框图
TEMP REFBUFIN REF REFGND VCC VEE DVDD
DGND
OVDD
OGND
REF
AMP
AD7612
串行数据
PORT
串行
CON组fi guration
16
PORT
D[15:0]
SER / PAR
BYTESWAP
CNVST
PD
RESET
时钟
控制逻辑和
校准电路
并行
接口
OB/2C
RD
CS
06265-001
WARP IMPULSE双极TEN
图1 。
表1. 48引脚14位/ 16位/ 18位PulSAR系列选择
TYPE
迪FF erential
100 kSPS时至
250 kSPS时
AD7651
AD7660
AD7661
AD7663
AD7675
500 kSPS时至
570 kSPS时
AD7650
AD7652
AD7664
AD7666
AD7665
AD7676
800 kSPS时至
1000 kSPS时
AD7653
AD7667
>1000
kSPS时
应用
过程控制
医疗器械
高速数据采集
数字信号处理
仪器仪表
频谱分析
真双极性
迪FF erential
18位,真
迪FF erential
多通道/
同时
AD7612
AD7671
AD7677
AD7678
AD7679
AD7654
AD7655
AD7674
AD7621
AD7622
AD7623
AD7641
AD7643
概述
该AD7612是一款16位电荷再分配逐次
逼近寄存器( SAR ) ,建筑模拟到数字
转换器( ADC ),采用ADI公司的
iCMOS工艺
高电压工艺制造。该设备是通过硬件配置或
通过专用只写输入串行配置端口
范围和操作模式。的AD7612包含一个高速
16位采样ADC ,一个内部转换时钟,一个内部
引用(和缓冲) ,纠错电路,以及串行
和并行系统接口端口。在CNVST的下降沿
样的模拟输入上的IN +相对于地面
某种意义上说, IN- 。在AD7612具有四种不同的模拟输入
范围和三种不同的采样模式:经线模式为
最快的吞吐量,最快异步正常模式
吞吐量和脉冲模式,其中的功耗是
与吞吐量呈线性比例。操作从指定
-40 ° C至+ 85°C 。
产品亮点
1.
2.
3.
4.
可编程输入范围和模式选择。
引脚或选择输入范围/模式选择串行端口。
快速的吞吐量。
在经纱模式下, AD7612是750 kSPS时。
卓越的线性度。
没有缺失16位的代码。 ± 1.5 LSB(最大值) INL 。
内部参考。
±3 ppm的典型漂移/ ° C 5 V内部基准电压
和一个片上温度传感器。
串行或并行接口。
多功能并行( 16位或8位总线)或2线串行接口
安排3.3 V或5 V逻辑兼容。
5.
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
AD7612
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
产品亮点................................................ ........................... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
时序规格................................................ .................. 5
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征........................................... 12
术语................................................. ................................... 16
工作原理............................................... ....................... 17
概述................................................. ..................................... 17
转换器操作................................................ .................. 17
操作模式............................................... .................... 18
传递函数................................................ ...................... 18
典型的连接图............................................... .... 19
模拟输入................................................ ............................. 20
驱动放大器选择............................................... ............ 21
参考电压输入/输出............................................. 21
电源................................................ ............................ 22
转换控制................................................ ................... 23
接口................................................. ......................................... 24
数字接口................................................ .......................... 24
并行接口................................................ ......................... 24
串行接口................................................ ............................ 25
掌握串行接口............................................... ................ 25
从串行接口............................................... ................... 27
硬件配置................................................ ........... 29
软件配置................................................ ............. 29
微处理器接口................................................ ....... 30
应用信息................................................ ................ 31
布局指南................................................ ....................... 31
绩效评估................................................ ............ 31
外形尺寸................................................ ....................... 32
订购指南................................................ .......................... 32
修订历史
10/06—Revision
0 :初始版
第0版|第32 2
AD7612
特定网络阳离子
AVDD = DVDD = 5 V ; OVDD = 2.7 V至5.5 V ; VCC = 15 V ; VEE = -15 V ; V
REF
= 5 V ;所有规格牛逼
给T
最大
中,除非另有说明。
表2中。
参数
决议
模拟量输入
电压范围,V
IN
条件/评论
16
0.1
0.1
5.1
10.1
0.1
75
220
1
典型值
最大
单位
V
V
V
V
V
dB
μA
模拟输入CMRR
输入电流
输入阻抗
吞吐速度
完整的周期
吞吐率
转换之间的时间
完整的周期
吞吐率
完整的周期
吞吐率
DC精度
积分非线性误差
3
无失码
3
微分线性误差
3
过渡噪声
零误差(单极性或双极性)
零误差温度漂移
双极满量程误差
单极性满量程误差
满量程误差温度漂移
电源灵敏度
AC精度
动态范围
V
IN +
V
IN-
= 0 V至5 V
V
IN +
V
IN-
= 0V至10V
V
IN +
V
IN-
= ±5 V
V
IN +
V
IN-
= ±10 V
V
IN-
到AGND
f
IN
= 100千赫
V
IN
= ± 5 V ,± 10 V @ 750 kSPS时
SEE
模拟输入
部分
在经模式
在经模式
在经模式
在正常模式下
在正常模式下
在脉冲模式
在脉冲模式
+5.1
+10.1
+5.1
+10.1
+0.1
1
0
0
1.5
16
1
35
±1
50
70
±0.75
1.33
750
2
1
1.67
600
2
500
+1.5
+1.5
0.55
+35
+50
+70
±1
3
μs
kSPS时
ms
μs
kSPS时
μs
kSPS时
最低位
4
最低位
最低位
最低位
PPM /°C的
最低位
最低位
PPM /°C的
最低位
dB
5
dB
dB
dB
dB
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
V
PPM /°C的
PPM / V
PPM
ms
AVDD = 5 V± 5 %
V
IN
= 0 V至5 V,F
IN
= 2千赫, -60分贝
V
IN
= 0 V至10 V ,± 5 V,F
IN
= 2千赫, -60分贝
V
IN
= ± 10 V,F
IN
= 2千赫, -60分贝
V
IN
= 0 V至5 V , 0 V至10 V,F
IN
= 2千赫
V
IN
= ± 5 V , ±10 V,F
IN
= 2千赫
V
IN
= -5 V,F
IN
= 2千赫
V
IN
= 0 V至10 V ,± 5 V,F
IN
= 2千赫
V
IN
= ± 10 V,F
IN
= 2千赫
f
IN
= 2千赫
f
IN
= 2千赫
V
IN
= 0 V至5 V
92.5
信噪比
信号与(噪声+失真)比(SINAD )
92
总谐波失真
无杂散动态范围
-3 dB的输入带宽
孔径延迟
孔径抖动
瞬态响应
内部参考
输出电压
温度漂移
线路调整
长期漂移
开启建立时间
93.5
94
94.5
93
94
92.5
93
93.5
107
107
45
2
5
500
满量程步骤
PDREF = PDBUF =低
REF @ 25°C
-40 ° C至+ 85°C
AVDD = 5 V± 5 %
千小时
C
REF
= 22 μF
4.965
5.000
±3
±15
50
10
5.035
第0版|第32 3
AD7612
参数
基准缓冲器
REFBUFIN输入电压范围
外部参考
电压范围
漏电流
温度PIN
电压输出
温度灵敏度
输出电阻
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
6
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
VCC
VEE
工作电流
8 , 9
AVDD
具内部基准
具有内部参考禁用
DVDD
OVDD
VCC
VEE
功耗
具内部基准
具有内部参考禁用
在掉电模式
10
温度范围
11
指定的性能
1
2
条件/评论
PDREF =高
PDREF = PDBUF =高
REF
750 kSPS的吞吐
@ 25°C
2.4
4.75
典型值
2.5
5
250
311
1
4.33
最大
2.6
AVDD + 0.1
单位
V
V
μA
mV
毫伏/°C的
0.3
2.1
1
1
并行或串行16位
I
SINK
= 500 μA
I
来源
= –500 μA
+0.6
OVDD + 0.3
+1
+1
V
V
μA
μA
0.4
OVDD - 0.6
V
V
4.75
7
4.75
2.7
7
15.75
@ 750 kSPS的吞吐
5
5
15
15
5.25
5.25
5.25
15.75
0
V
V
V
V
V
VCC = 15 V ,与内部基准电压缓冲器
VCC = 15 V
VEE = -15 V
@ 750 kSPS的吞吐
PDREF = PDBUF =低
PDREF = PDBUF =高
PD =高
T
给T
最大
40
19.5
18
6.5
0.5
3
2.3
2
205
190
10
230
210
mA
mA
mA
mA
mA
mA
mA
mW
mW
μW
°C
+85
随着V
IN
= 0至5伏或0 V至10伏范围内,输入电流通常为70微安。在所有的输入范围,输入电流与吞吐量成正比。见模拟输入部分。
所有规定的性能保证高达750 kSPS的全境,但吞吐量可达900 kSPS时可以用一些线性度性能下降中。
3
线性使用端点,而不是最合适的测试。所有的线性度与外部5 V基准测试。
4
LSB是指至少有显著位。在所有LSB规范不包括贡献的基准的误差。
5
以分贝为单位的所有规格均参考满量程输入FSR 。测试用的输入信号,在0.5分贝以下满刻度,除非另有说明。
6
转换结果可立即完成后转换。
7
4.75 V或V
REF
- 0.1 V,以较大者为准。
8
经过测试,在并行读取模式。
9
具有内部参考, PDREF = PDBUF =低;与内部基准电压禁用,PDREF = PDBUF =高。与内部基准电压缓冲, PDBUF =低。
10
与被迫OVDD所有数字输入。
11
请咨询销售扩展级温度范围。
第0版|第32 4
AD7612
时序特定网络阳离子
AVDD = DVDD = 5 V ; OVDD = 2.7 V至5.5 V ; VCC = 15 V ; VEE = -15 V ; V
REF
= 5 V ;所有规格牛逼
给T
最大
中,除非另有说明。
表3中。
参数
转换和RESET (参见图33和图34 )
转换脉冲宽度
转换之间的时间
经模式/普通模式/脉冲模式
1
CNVST低到高BUSY延迟
BUSY高所有模式(除主串行读取转换后)
经模式/普通模式/脉冲模式
孔径延迟
转换结束繁忙的低延迟
转换时间
经模式/普通模式/脉冲模式
采集时间
经模式/普通模式/脉冲模式
复位脉冲宽度
并行接口模式(见图35和图37 )
CNVST低到数据有效延迟
经模式/普通模式/脉冲模式
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
主串行接口模式
2
(参见图39和图40)
CS低电平到SYNC有效延迟
CS低到内部SDCLK有效延迟
2
CS低电平到SDOUT延迟
CNVST低到SYNC延迟,转换期间读取
经模式/普通模式/脉冲模式
SYNC断言SDCLK一边沿延迟
内部SDCLK期
3
内部SDCLK高
3
内部SDCLK低
3
SDOUT有效建立时间
3
SDOUT有效保持时间
3
SDCLK最后边到同步延迟
3
CS高到SYNC HI -Z
CS高到内部SDCLK HI -Z
CS高到SDOUT HI -Z
在主串繁忙的转换后阅读
3
CNVST低到SYNC延迟时间,读取转换后
经模式/普通模式/脉冲模式
SYNC拉高繁忙低延迟
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
910/1160/1410
t
11
t
12
t
13
t
14
t
15
t
16
t
17
65/315/560
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
3
30
15
10
4
5
5
45
20
2
40
15
10
10
10
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
380
10
ns
ns
2
10
950/1250/1450
10
1.33/1.67/2
35
950/1250/1450
典型值
最大
单位
ns
μs
ns
ns
ns
ns
ns
10
10
10
见表4
830/1070/1310
25
ns
ns
第0版|第32 5
a
特点
吞吐量:
570 kSPS时(经模式)
500 kSPS时(正常模式)
444 kSPS时(脉冲模式)
INL : 2.5 LSB(最大值) (满量程的0.0038 % )
16位分辨率,无失码
S / (N + D ) 90 dB典型值@ 45 kHz的
总谐波失真: -100 dB典型值@ 45 kHz的
模拟输入电压范围: 0 V至2.5 V
AC和DC规格
无流水线延迟
并行和串行5 V / 3 V接口
SPI
/ QSPI
TM
/ MICROWIRE
TM
/ DSP兼容
采用5 V单电源供电
功耗
115 mW最大,
21瓦@ 100 SPS
掉电模式:7瓦最大
包装: 48引脚四方扁平封装( LQFP )
48引脚芯片级封装( LFCSP )
引脚到引脚的AD7660的兼容升级
应用
数据采集
仪器仪表
数字信号处理
频谱分析
医疗器械
电池供电系统
过程控制
概述
16位, 570 kSPS时
PulSAR系列
单极性CMOS ADC
AD7664
*
功能框图
AVDD AGND REF REFGND
DVDD
DGND
OVDD
串行
PORT
交换的
CAP DAC
16
D[15:0]
并行
接口
时钟
PD
RESET
控制逻辑和
校准电路
RD
CS
SER / PAR
OB/2C
OGND
AD7664
IN
INGND
冲动
CNVST
表一,选择的PulSAR
类型/ kSPS时
迪FF erential
真双极性
迪FF erential
18-Bit
同时/
多通道
100–250
500–570
800–1000
AD7651
AD7650 / AD7652 AD7653
AD7660 / AD7661 AD7664 / AD7666 AD7667
AD7663
AD7675
AD7678
AD7665
AD7676
AD7679
AD7654
AD7655
AD7671
AD7677
AD7674
该AD7664是一款16位, 570 kSPS时,电荷再分配SAR ,
模拟 - 数字转换器,采用单5V电源
供应量。该器件内置一个高速16位采样ADC ,
一个内部转换时钟,纠错电路,以及
串行和并行系统接口。
该AD7664是硬件工厂校准,并全面
测试,以确保这样的交流参数作为信号 - 噪声比(SNR)
和总谐波失真(THD) ,除了多
增益,偏置和线性度的传统直流参数。
它具有很高的采样速率模式(经编) ,快速模式
(普通),用于异步转换速率的应用,以及用于
低功耗应用中,低功耗模式(脉冲),其中
功率缩放与吞吐量。
它采用ADI公司的高性能制造, 0.6微米
CMOS工艺制造,具有成本相对较低,并且在可用的
48引脚LQFP封装,并指定一个微小的48引脚LFCSP封装,工作
从-40 ° C至+ 85°C 。
产品亮点
英文内容
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
1.快速吞吐量
该AD7664是一个570 kSPS时,电荷再分配, 16位
SAR ADC具有内部误差校正电路。
2.卓越的INL
在AD7664具有2.5 LSB的最大积分非线性
无失16位代码。
3.单电源供电
在AD7664从5 V单电源,功耗工作
最多只有115毫瓦。在脉冲模式下,其功耗
用吞吐量来耗散减小,例如,只
21
W
在100 SPS吞吐量。它消耗7
W
最大
在掉电时。
4.串行或并行接口
通用的并行或2线串行接口安排
与两个3 V或5 V逻辑兼容。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
2004 ADI公司保留所有权利。
AD7664 -SPECIFICATIONS
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
参数
决议
模拟量输入
电压范围
工作输入电压
模拟输入CMRR
输入电流
输入阻抗
吞吐速度
完整的周期
吞吐率
转换之间的时间
完整的周期
吞吐率
完整的周期
吞吐率
DC精度
积分非线性误差
微分线性误差
无失码
过渡噪声
满量程误差
2
单极性零误差
2
电源灵敏度
AC精度
信号 - 噪声
无杂散动态范围
总谐波失真
信号与(噪声+失真)
-3 dB的输入带宽
采样动态
孔径延迟
孔径抖动
瞬态响应
参考
外部参考电压范围
外部参考电流消耗
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
工作电流
4
AVDD
DVDD
5
OVDD
5
功耗
5
条件
16
V
IN
– V
INGND
V
IN
V
INGND
f
IN
= 10千赫
570 kSPS的吞吐
0
–0.1
–0.1
62
7
见模拟输入部分
1.75
570
1
2
500
2.25
444
+2.5
+1.5
0.7
REF = 2.5 V
AVDD = 5 V
±
5%
f
IN
= 100千赫
f
IN
= 45千赫
f
IN
= 100千赫
f
IN
= 45千赫
f
IN
= 100千赫
f
IN
= 45千赫
f
IN
= 100千赫
-60 dB输入,女
IN
= 100千赫
±
5
±
3
90
100
100
–100
–100
90
89
30
18
2
5
满量程步骤
2.3
570 kSPS的吞吐
2.5
115
250
AVDD - 1.85
±
0.08
±
15
V
REF
+3
+0.5
典型值
最大
单位
V
V
V
dB
A
s
kSPS时
ms
s
kSPS时
s
kSPS时
最低位
1
最低位
最低位
% FSR的
最低位
最低位
dB
3
dB
dB
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
V
A
V
V
A
A
在经模式
在经模式
在经模式
在正常模式下
在正常模式下
在脉冲模式
在脉冲模式
1
0
0
–2.5
–1
16
–0.3
2.0
–1
–1
+0.8
OVDD + 0.3
+1
+1
并行或串行16位
可用的转换结果
完成转换后,
0.4
I
SINK
= 1.6毫安
I
来源
= –500
A
OVDD - 0.6
V
V
4.75
4.75
2.7
500 kSPS的吞吐
5
5
15.5
3.8
100
5.25
5.25
5.25
V
V
V
mA
mA
A
mW
W
W
500 kSPS的吞吐
4
100 SPS吞吐量
6
在掉电模式
7
115
21
7
–2–
英文内容
AD7664
参数
温度范围
8
指定的性能
条件
T
给T
最大
–40
典型值
最大
+85
单位
°C
笔记
1
LSB表示最低有效位。与0 V至2.5 V输入电压范围,一个LSB为38.15
V.
2
见规格部分定义。这些规范不包括从外部引用错误的贡献。
3
以dB为单位,所有规格均参考满量程输入FS 。除非另有说明,测试用的输入信号,在0.5分贝以下的满量程。
4
在正常模式下。
5
经过测试,在并行读取模式。
6
在脉冲模式。
7
与被迫OVDD或OGND ,尊重所有数字输入
结构延续。
8
联系工厂扩展级温度范围。
特定网络阳离子如有更改,恕不另行通知。
时序特定网络阳离子
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
参数
参阅图11和12
转换脉冲宽度
转换之间的时间
(经模式/普通模式/脉冲模式)
CNVST
低到繁忙的延迟
繁忙的所有模式中除
经过转换模式主串行读
(经模式/普通模式/脉冲模式)
孔径延迟
转换结束繁忙的低延迟
转换时间
(经模式/普通模式/脉冲模式)
采集时间
复位脉冲宽度
参见图13 ,图14及图15(并行接口模式)
CNVST
低到数据有效延迟
(经模式/普通模式/脉冲模式)
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
参见图16和17(主串行接口模式)
2
CS
低到SYNC有效延迟
CS
低到内部SCLK有效延迟
2
CS
低到SDOUT延迟
CNVST
低到SYNC延迟
(经模式/普通模式/脉冲模式)
SYNC断言到SCLK第一边沿延迟
内部SCLK周期
内部SCLK高(低INVSCLK )
3
内部SCLK LOW (低INVSCLK )
3
SDOUT有效建立时间
SDOUT有效保持时间
SCLK最后一个边沿来同步延迟
CS
HIGH到SYNC HI -Z
CS
高到内部SCLK HI -Z
CS
高到SDOUT HI -Z
在主串繁忙的转换后阅读
(经模式/普通模式/脉冲模式)
CNVST
低到同步断言延迟
(经模式/普通模式/脉冲模式)
SYNC拉高繁忙低延迟
参见图18和20 (从串行接口模式)
外部SCLK建立时间
外部SCLK有效沿到SDOUT延迟
SDIN建立时间
SDIN保持时间
外部SCLK周期
外部SCLK高
外部SCLK LOW
2
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
t
31
t
32
t
33
t
34
t
35
t
36
t
37
5
1.75/2/2.25
典型值
最大
单位
ns
s
ns
s
ns
ns
s
ns
ns
注1
25
1.5/1.75/2
2
10
1.5/1.75/2
250
10
1.5/1.75/2
45
5
40
15
10
10
10
25/275/525
4
40
30
9.5
4.5
3
3
s
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
s
ns
ns
ns
ns
ns
ns
ns
ns
75
10
10
10
2.75/3/3.25
1/1.25/1.5
50
5
3
5
5
25
10
10
16
笔记
1
仅在经编模式下,转换之间的最大间隔时间为1毫秒;否则,没有所需的最大时间。
2
在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
3
如果SCLK的极性反转, SCLK的时序参考也反转。
特定网络阳离子如有更改,恕不另行通知。
英文内容
–3–
AD7664
绝对最大额定值
1
IN
2
,楼盘, INGND , REFGND至AGND
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 AVDD + 0.3 V至AGND - 0.3 V
接地电压差
AGND , DGND , OGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
0.3 V
电源电压
AVDD , DVDD , OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
为AVDD DVDD , AVDD为OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
7 V
DVDD至OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
7 V
数字输入
除数据总线D( 7 :4)。 。 。 。 。 0.3 V至DVDD + 3.0 V
数据总线D( 7 :4)。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至OVDD + 3.0 V
内部功耗
3
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 700毫瓦
内部功耗
4
. . . . . . . . . . . . . . . . . . . . . . 2.5 W
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
铅温度范围
(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的业务部门所列出的任何其他条件
本规范是不是暗示。暴露在绝对最大额定值条件
系统蒸发散长时间可能会影响器件的可靠性。
2
见模拟输入部分。
3
特定网络阳离子是设备在自由空气中:
48引脚LQFP封装;
θ
JA
= 91 ° C / W ,
θ
JC
= 30 ° C / W 。
4
特定网络阳离子的设备在自由空气中:
48引脚LFCSP封装;
θ
JA
= 26 ° C / W 。
1.6mA
I
OL
输出
1.4V
C
L
60pF*
500 A
I
OH
*在
串行接口模式下, SYNC ,SCLK和
SDOUT正时,最大负载情况确定
C
L
; 10pF的作者否则,负载为60pF最大。
图1.负载电路的数字接口时序,
SDOUT , SYNC , SCLK输出,C
L
= 10 pF的
2V
0.8V
t
延迟
2V
0.8V
t
延迟
2V
0.8V
图2.电压参考电平的时序
订购指南
模型
AD7664AST
AD7664ASTRL
AD7664ACP
AD7664ACPRL
EVAL-AD7664CB
1
EVAL-CONTROL-BRD2
2
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
包装说明
四方扁平封装( LQFP )
四方扁平封装( LQFP )
芯片级( LFCSP )
芯片级( LFCSP )
评估板
控制器板
封装选项
ST-48
ST-48
CP-48
CP-48
笔记
1
此板可作为一个独立的评估板,或与EVAL- CONTROL- BRD2配合用于评估/
演示目的。
2
此板允许PC控制,并与CB标志后缀的ADI评估板进行通信。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD7664具有专用ESD保护电路,永久性的损害可能发生
设备受到高能静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
英文内容
AD7664
引脚配置
REFGND
REF
36
AGND
35
CNVST
34
PD
33
RESET
32
CS
31
RD
30
DGND
29
28
D15
27
D14
26
D13
25
D12
13 14 15 16 17 18 19 20 21 22 23 24
48 47 46 45 44 43 42 41 40 39 38 37
AGND
1
AVDD
2
NC
3
DGND
4
OB/2C
5
6
冲动
7
SER / PAR
8
D0
9
D1
10
D2
11
D3
12
NC =无连接
销1
识别码
AD7664
顶视图
(不按比例)
D7/RDC/SDIN
OGND
DVDD
DGND
D8/SDOUT
OVDD
D4/EXT/INT
D5/INVSYNC
D6/INVSCLK
D9/SCLK
D10/SYNC
INGND
NC
NC
NC
NC
NC
IN
NC
NC
NC
引脚功能描述
PIN号
1
2
3, 40–42,
44–48
4
5
助记符
AGND
AVDD
NC
DGND
OB/2C
TYPE
P
P
描述
模拟电源接地引脚。
输入模拟电源引脚。名义上5 V.
无连接。
必须连接到DVDD被称为地面。
标准二进制/二进制补码。当OB / 2C为高电平时,数字输出是
直接二进制; LOW时,该MSB反转从输出二进制补码
其内部移位寄存器中。
模式选择。当HIGH和LOW IMPULSE ,该输入选择最快的模式下,
最大吞吐量是可以实现的,并且最小的转化率必须按顺序施加
为保证完全指定的精度。当低速,全速精度保持独立
最低的转化率。
模式选择。当HIGH和LOW WARP ,该输入选择低功耗模式。在
此模式中,功耗是大约正比于采样速率。
串行/并行选择输入。当低,并行端口被选中;高电平时,
串行接口模式被选择,并且数据总线的某些位被用作一个串行端口。
位0至位的并行端口数据输出总线3 。这些引脚始终输出,无论
的SER / PAR的状态。
当SER / PAR为低,此输出用作位的并行端口数据输出总线4 。
当SER / PAR为高电平时,此输入,串行端口的一部分,作为一个数字选择输入
可供选择的内部或外部的数据时钟。与EXT / INT连接到低电平,内部
时钟选择在SCLK输出。与EXT / INT设定为逻辑高电平时,输出数据是
同步连接到SCLK输入的外部时钟信号。
当SER / PAR为低,此输出用作位的并行端口数据输出总线5 。
当SER / PAR为高电平时,此输入,串行端口的一部分,用于选择激活状态
该同步信号。这是活跃在主机和从机模式。低电平时, SYNC活跃
HIGH 。高电平时, SYNC为低电平有效。
当SER / PAR为低,此输出用作位的并行端口数据输出总线6 。
当SER / PAR为高,此输入,串行口的一部分,用于反转SCLK信号。
这是活跃在主机和从机模式。
DI
DI
6
DI
7
8
9–12
13
冲动
SER / PAR
D[0:3]
D4
或EXT / INT
DI
DI
DO
DI / O
14
D5
INVSYNC或
DI / O
15
D6
或INVSCLK
DI / O
英文内容
–5–
D11/RDERROR
a
特点
吞吐量: 500 kSPS时
INL : 1 LSB(最大值) (满量程的0.0015 % )
16位分辨率,无失码
S / (N + D ) 94 dB典型值@ 45 kHz的
总谐波失真: -110 dB典型值@ 45 kHz的
差分输入范围: 2.5 V
AC和DC规格
无流水线延迟
并行( 8位/ 16位)和串行5 V / 3 V接口
SPI / QSPI / MICROWIRE / DSP兼容
采用5 V单电源供电
67 mW的典型功耗为15 W @ 100 SPS
掉电模式:7瓦最大
封装: 48引脚四方扁平封装( LQFP )
48引脚架构芯片级( LFCSP )
引脚对引脚兼容的AD7675
应用
CT扫描仪
数据采集
仪器仪表
频谱分析
医疗器械
电池供电系统
过程控制
16位, 1 LSB INL ,
500 kSPS时,差分ADC
AD7676
功能框图
AVDD AGND REF REFGND
DVDD
DGND
OVDD
AD7676
IN +
IN-
串行
PORT
交换的
CAP DAC
16
OGND
SER / PAR
D[15:0]
时钟
PD
RESET
并行
接口
CS
RD
OB/2C
BYTESWAP
控制逻辑和
校准电路
CNVST
表一,选择的PulSAR
类型/ kSPS时
伪差分
真双极性
真差分
18-Bit
100–250
AD7660
AD7663
AD7675
AD7678
500–570
AD7650
AD7664
AD7665
AD7676
AD7679
AD7654
800–1000
AD7671
AD7677
AD7674
概述
同时/
多通道
该AD7676是一款16位, 500 kSPS时,电荷再分配SAR ,
全差分模拟 - 数字转换器(ADC),其能操作
阿泰从5 V单电源供电。该器件内置一个高
高速16位采样ADC ,一个内部转换时钟,
纠错电路,以及串行和并行系统
接口端口。
该AD7676是硬件工厂校准,并comprehen-
sively测试,以确保这样的交流参数作为信号 - 噪声比
信噪比(SNR)和总谐波失真(THD) ,除
增益,偏置和线性度较传统的直流参数。
它采用ADI公司的高性能制造, 0.6微米
CMOS工艺,并采用48引脚LQFP或微小
48引脚LFCSP封装,工作在-40 ° C至+ 85° C温度范围。
产品亮点
1.优异的INL
在AD7676具有1.0的最大积分非线性LSB
无失16位代码。
2.卓越的AC性能
在AD7676具有92 dB时, 94分贝典型的一个最小的动态。
3.快速吞吐量
该AD7676是一个500 kSPS时,电荷再分配, 16位
SAR ADC具有内部误差校正电路。
4.单电源供电
在AD7676从5 V单电源供电,典型工作
功耗仅为67毫瓦。它消耗7
W
最多的时候
掉电。
5.串行或并行接口
多功能并行( 8位或16位)或2线串行接口
布置有3 V或5 V逻辑兼容。
SPI和QSPI是Motorola,Inc.的商标。
MIRCOWIRE是美国国家半导体公司的商标。
版本B
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2002年
AD7676–SPECIFICATIONS
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
参数
决议
模拟量输入
电压范围
工作输入电压
模拟输入CMRR
输入电流
输入阻抗
吞吐速度
完整的周期
吞吐率
DC精度
积分非线性误差
无失码
过渡噪声
+满量程误差
2
- 满刻度误差
2
零误差
2
电源灵敏度
AC精度
信号 - 噪声
无杂散动态范围
总谐波失真
信号与(噪声+失真)
-3 dB的输入带宽
采样动态
孔径延迟
孔径抖动
瞬态响应
参考
外部参考电压范围
外部参考电流消耗
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
V
OL
V
OH
电源
指定的性能
AVDD
DVDD
OVDD
工作电流
AVDD
DVDD
5
OVDD
5
功耗
5
在掉电模式
6
温度范围
7
指定的性能
笔记
1
2
条件
16
典型值
最大
单位
V
IN +
– V
IN-
V
IN + ,
V
IN-
到AGND
f
IN
= 10千赫
500 kSPS的吞吐
–V
REF
–0.1
79
5
见模拟输入部分
+V
REF
+3
V
V
dB
A
s
kSPS时
最低位
1
最低位
最低位
最低位
最低位
最低位
dB
3
dB
3
dB
3
dB
3
dB
3
dB
3
dB
3
dB
3
dB
3
兆赫
ns
ps的均方根
ns
V
A
0
–1
16
0.35
–22
–22
–8
2
500
+1
+22
+22
+8
AVDD = 5 V
±
5%
f
IN
= 20千赫
f
IN
= 45千赫
f
IN
= 20千赫
f
IN
= 45千赫
f
IN
= 20千赫
f
IN
= 45千赫
f
IN
= 20千赫
f
IN
= 45千赫
f
IN
= 45 kHz时, -60 dB输入
±
0.7
94
94
110
110
–110
–110
94
94
34
3.9
2
5
92
104.5
–103.5
92
满量程步骤
2.3
500 kSPS的吞吐
2.5
170
750
AVDD - 1.85
–0.3
+2.0
–1
–1
+0.8
OVDD + 0.3
+1
+1
V
V
A
A
I
SINK
= 1.6毫安
I
来源
= –100
A
可用的并行或串行16位转换结果
立即完成后转换
0.4
OVDD - 0.6
V
V
4.75
4.75
2.7
500 kSPS的吞吐
5
5
9.5
3.9
37
67
15
5.25
5.25
5.25
4
V
V
V
mA
mA
A
mW
W
W
°C
500 kSPS的吞吐
100 SPS吞吐量
74
7
T
给T
最大
–40
+85
LSB表示最低有效位。内
±
2.5 V输入范围,一个LSB为76.3
V.
见规格部分定义。这些规范不包括从外部引用错误的贡献。
3
以dB为单位,所有规格均参考满量程输入FS 。除非另有说明,测试用的输入信号,在0.5分贝以下的满量程。
4
最大的应该是5.25 V的最小和DVDD + 0.3 V.
5
经过测试,在并行读取模式。
6
随着OVDD DVDD + 0.3 V以下,并分别被迫DVDD或DGND ,所有数字输入。
7
联系工厂扩展级温度范围。
特定网络阳离子如有更改,恕不另行通知。
–2–
版本B
AD7676
时序特定网络阳离子
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
参数
参阅图11和12
脉宽转换
转换之间的时间
CNVST
低到繁忙的延迟
除了主机串行读取繁忙的所有模式
转换模式
孔径延迟
转换结束繁忙的低延迟
转换时间
采集时间
复位脉冲宽度
参见图13 ,图14及图15(并行接口模式)
CNVST
低到数据有效延迟
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
参见图16和17(主串行接口模式)
1
CS
低到SYNC有效延迟
CS
低到内部SCLK有效延迟
CS
低到SDOUT延迟
CNVST
低到SYNC延迟
SYNC断言到SCLK第一边沿延迟
2
内部SCLK周期
2
内部SCLK高
2
内部SCLK LOW
2
SDOUT有效建立时间
2
SDOUT有效保持时间
2
SCLK最后一个边沿来同步延迟
2
CS
HIGH到SYNC HI -Z
CS
高到内部SCLK HI -Z
CS
高到SDOUT HI -Z
在主串繁忙的转换后阅读
2
CNVST
低到同步断言延迟
SYNC拉高繁忙低延迟
参见图18和19 (从串行接口模式)
外部SCLK建立时间
外部SCLK有效沿到SDOUT延迟
SDIN建立时间
SDIN保持时间
外部SCLK周期
外部SCLK高
外部SCLK LOW
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
t
31
t
32
t
33
t
34
t
35
t
36
t
37
5
2
30
1.25
2
10
1.25
750
10
1.25
45
5
40
15
10
10
10
525
3
25
12
7
4
2
3
40
典型值
最大
单位
ns
s
ns
s
ns
ns
s
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
ns
ns
ns
ns
ns
ns
ns
ns
10
10
10
见表一
1.25
25
5
3
5
5
25
10
10
18
笔记
1
在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
2
在串行主在转换模式下阅读,见表二。
特定网络阳离子如有更改,恕不另行通知。
版本B
–3–
AD7676
表II中。的串行时钟时序主机读取转换后
DIVSCLK[1]
DIVSCLK[0]
SYNC到SCLK第一边沿延迟最少
内部SCLK周期最短
内部SCLK周期最大
内部SCLK较高的最低
内部SCLK较低的最低
SDOUT有效建立时间最短
SDOUT有效保持时间最短
SCLK最后一个边沿到SYNC延迟最小化
BUSY高电平宽度最大
t
18
t
19
t
19
t
20
t
21
t
22
t
23
t
24
t
28
0
0
3
25
40
12
7
4
2
3
2
0
1
17
50
70
22
21
18
4
60
2.5
1
0
17
100
140
50
49
18
30
140
3.5
1
1
17
200
280
100
99
18
89
300
5.75
单位
ns
ns
ns
ns
ns
ns
ns
ns
s
绝对最大额定值
1
模拟输入
IN +
2
,在 -
2
(REF) REFGND
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 AVDD + 0.3 V至AGND - 0.3 V
接地电压差
AGND , DGND , OGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
0.3 V
电源电压
AVDD , DVDD , OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
为AVDD DVDD , AVDD为OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
7 V
DVDD至OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
数字输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V至DVDD + 0.3 V
内部功耗
3
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 700毫瓦
内部功耗
4
. . . . . . . . . . . . . . . . . . . . . . 2.5 W
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
铅温度范围
(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的任何其他条件,在操作说明
本规范的部分,是不是暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
2
见模拟输入部分。
3
规范是设备在自由空气中: 48引脚LQFP :
JA
= 91 ° C / W ,
JC
= 30 ° C / W 。
4
规范是设备在自由空气中: 48引脚LFCSP封装:
JA
= 26 ° C / W 。
1.6mA
I
OL
输出
C
L
60pF
*
500 A
I
OH
1.4V
*
在串行接口模式下, SYNC ,SCLK和
SDOUT正时,最大负载情况确定
C
L
; 10pF的作者否则,负载为60pF最大。
图1.负载电路的数字接口时序
2V
0.8V
t
延迟
2V
0.8V
t
延迟
2V
0.8V
图2.电压参考电平的时序
订购指南
模型
AD7676AST
AD7676ASTRL
AD7676ACP
AD7676ACPRL
EVAL-AD7676CB
1
EVAL -CONTROL BRD2
2
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
包装说明
四方扁平封装( LQFP )
四方扁平封装( LQFP )
芯片级( LFCSP )
芯片级( LFCSP )
评估板
控制器板
选项
ST-48
ST-48
CP-48
CP-48
笔记
1
此板可作为一个独立的评估板,或与EVAL -CONTROL BRD2的结合
评估/演示。
2
此板允许PC控制,并与CB标志后缀的ADI评估板进行通信。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD7676具有专用ESD保护电路,永久性的损害可能发生
设备受到高能静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
版本B
AD7676
引脚功能描述
引脚编号引脚
1
2
3, 6, 7,
40–42,
44–48
4
5
AGND
AVDD
NC
TYPE
P
P
描述
模拟电源接地引脚
输入模拟电源引脚。名义上5 V.
无连接
BYTESWAP
OB/2C
DI
DI
8
9, 10
11, 12
SER / PAR
D[0:1]
D [2 :3]或
DIVSCLK [0:1 ]
DI
DO
DI / O
13
D[4]
或EXT / INT
DI / O
14
D[5]
INVSYNC或
D[6]
或INVSCLK
D[7]
或RDC / SDIN
DI / O
15
DI / O
16
DI / O
17
18
19
20
OGND
OVDD
DVDD
DGND
P
P
P
P
并行模式选择( 8位/ 16位) 。当低电平时, LSB通过D输出[ 7 : 0 ]与MSB的
在D输出的[15 : 8 ] 。高电平时, LSB通过D输出[15 : 8 ]和MSB通过D输出[ 7 : 0 ] 。
标准二进制/二进制补码。当OB / 2C为高电平时,数字输出是直
二。当低电平时, MSB反转导致其内部输出二进制补码
移位寄存器。
串行/并行选择输入。当低,并行端口被选中。高电平时,
串行接口模式被选择,并且数据总线的某些位被用作一个串行端口。
位0和位的并行端口数据输出总线1 。当SER / PAR为高电平时,这些输出是在
高阻抗。
当SER / PAR为低,这些输出作为位2和位并行端口数据3
输出总线。
当SER / PAR为高电平, EXT / INT为低电平, RDC / SDIN低,这是大师系列
阅读后转换模式。这些输入,串行端口的一部分,被用于减慢,如果需要的话,
内部串行时钟提供时钟数据输出。在其它串行模式下,这些引脚为高
阻抗输出。
当SER / PAR为低,此输出用作并行端口数据输出总线的位4 。
当SER / PAR为高电平时,此输入,串行端口的一部分,作为一个数字选择输入为
选择内部或外部的数据时钟。与EXT / INT连接到低电平,内部时钟
在SCLK的输出选择。与EXT / INT设定为逻辑高电平时,输出数据被同步到
连接到SCLK输入的外部时钟信号。
当SER / PAR为低,此输出用作位的并行端口数据输出总线5 。
当SER / PAR为高电平时,该输入,串行端口的一部分,用于选择的活动状态
同步信号。低电平时, SYNC为高电平有效。高电平时, SYNC为低电平有效。
当SER / PAR为低,此输出用作位的并行端口数据输出总线6 。
当SER / PAR为高,此输入,串行口的一部分,用于反转SCLK信号。
这是活跃在主从模式。
当SER / PAR为低,此输出用作位的并行端口数据输出总线7 。
当SER / PAR为高电平时,此输入,串行端口的一部分,作为任一外部数据
输入或取决于EXT / INT的状态的读出模式的选择输入。
当EXT / INT为高, RDC / SDIN可以作为一个数据输入到菊花链中的转换
从两个或多个ADC的结果到一个单一SDOUT线。上SDIN的数字数据电平是
输出上的数据用的16个SCLK周期的读取序列开始后的延迟。当
EXT / INT为低电平, RDC / SDIN来选择读取模式。当RDC / SDIN为高,
该数据是在转换过程中就SDOUT输出。当RDC / SDIN为低时,数据被输出
在SDOUT只有当转换完成。
输入/输出接口,数字电源地
输入/输出接口,数字电源。名义上,在相同的电源作为主机的供应
接口(5V或3V) 。
数字电源。名义上在5 V.
数字电源地
版本B
–5–
查看更多AD7664PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AD7664
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1002316308 复制 点击这里给我发消息 QQ:515102657 复制
电话:0755-83777708/83777607/82799993
联系人:朱咸华
地址:美驻深办公室:深圳市福田区华强北上步工业区201栋4楼A18室/ 分公司:深圳华强北深纺大厦C座西7楼/ 市场部:华强北新亚洲电子市场3B047展销柜
AD7664
AD
25+23+
21500
PLCC
绝对全新原装现货!原装原标原包渠道优势!
QQ: 点击这里给我发消息 QQ:1244719342 复制 点击这里给我发消息 QQ:735585398 复制

电话:18026926850/0755-83247709/0755-83247721
联系人:朱小姐 刘小姐
地址:深圳福田区红荔西路上步工业区201栋西座4A88室
AD7664
AD
18+
1000
QFP
百分百真实库存,原装,部分现货,收购工厂库存
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
AD7664
AD
2012+
7820
QFP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
AD7664
√ 欧美㊣品
▲10/11+
8172
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:2885134554 复制 点击这里给我发消息 QQ:2885134398 复制

电话:0755-22669259 83214703
联系人:李先生,夏小姐
地址:深圳市福田区华强北街道华强北路上步工业区102栋618室
AD7664
ADI
2116+
44500
QFP
原装特价
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
AD7664
√ 欧美㊣品
▲10/11+
8014
贴◆插
【dz37.com】实时报价有图&PDF
查询更多AD7664供应信息

深圳市碧威特网络技术有限公司
 复制成功!