a
特点
微处理器兼容( 6800 , 8085 , Z80 ,等等)
TTL / CMOS兼容输入
片内数据锁存器
端点线性度
低功耗
保证单调性(全温度范围)
锁存器免费(无保护肖特基必填)
应用
微处理器控制增益电路
微处理器控制衰减器电路
微处理器控制的函数发生器
精密AGC电路
总线结构化仪器
CMOS
8位缓冲乘法DAC
AD7524
功能框图
概述
该AD7524是一款低成本, 8位单芯片CMOS DAC
设计用于直接接口到大多数微处理器。
基本上是一个8位DAC输入锁存器中, AD7524的负载
周期是相似的随机接入的“写”周期
内存。上使用CMOS制造的先进的薄膜
过程中, AD7524提供精确到1/8 LSB的一个典型
小于10毫瓦的校准功率耗散。
最新改进的设计消除了肖特基保护
以前需要并保证TTL兼容时
采用+5 V电源供电。加载速度已经提高了
与大多数微处理器兼容。
拥有从+5 V工作电压为+ 15V时, AD7524间
直接面对大多数微处理器总线或输出端口。
优异的乘法特性(2-或4-象限)使
许多微处理器控制的了AD7524的理想选择
受控增益设置和信号控制应用。
模型
1
订购指南
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-55 ° C至+ 125°C
-55 ° C至+ 125°C
-55 ° C至+ 125°C
-55 ° C至+ 125°C
-55 ° C至+ 125°C
-55 ° C至+ 125°C
非线性
(V
DD
= +15 V)
±
1/2最低位
±
1/4 LSB
±
1/8 LSB
±
1/2最低位
±
1/4 LSB
±
1/8 LSB
±
1/2最低位
±
1/2最低位
±
1/4 LSB
±
1/8 LSB
±
1/2最低位
±
1/4 LSB
±
1/8 LSB
±
1/2最低位
±
1/4 LSB
±
1/8 LSB
包
选项
2
N-16
N-16
N-16
P-20A
P-20A
P-20A
R-16A
Q-16
Q-16
Q-16
Q-16
Q-16
Q-16
E-20A
E-20A
E-20A
AD7524JN
AD7524KN
AD7524LN
AD7524JP
AD7524KP
AD7524LP
AD7524JR
AD7524AQ
AD7524BQ
AD7524CQ
AD7524SQ
AD7524TQ
AD7524UQ
AD7524SE
AD7524TE
AD7524UE
笔记
1
如需订购MIL -STD - 883 , B类加工零件,添加/ 883B部件号。
请联系您当地的销售办事处为军事数据表。对于美国标准
军事图纸( SMD)见DESC图纸# 5962-87700 。
2
E =无引线陶瓷芯片载体: N =塑料DIP ; P =塑料有引线芯片
载体; Q = CERDIP ; R = SOIC 。
版本B
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
AD7524–SPECIFICATIONS
(V
参数
静态性能
决议
相对精度
, A,S版本
K,B ,T版本
L,C ,U版本
单调性
增益误差
2
平均涨幅TC
3
直流电源抑制,
3
ΔGain / ΔV
DD
输出漏电流
I
OUT1
(引脚1)
I
OUT2
( 2脚)
动态性能
输出电流稳定时间
3
(至1/2 LSB )
AC穿心
3
在OUT1
在OUT2
参考输入
R
IN
(引脚15至GND)
4
模拟输出
输出电容
3
C
OUT1
(引脚1)
C
OUT2
( 2脚)
C
OUT1
(引脚1)
C
OUT2
( 2脚)
数字输入
输入高电压要求
V
IH
输入低电压要求
V
IL
输入电流
I
IN
输入电容
3
DB0–DB7
WR , CS
开关特性
片选写建立时间
5
t
CS
AD7524J , K,L , A,B ,C
AD7524S , T,U
片选写保持时间
t
CH
所有等级
把脉冲宽度
t
WR
AD7524J , K,L , A,B ,C
AD7524S , T,U
数据建立时间
t
DS
AD7524J , K,L , A,B ,C
AD7524S , T,U
数据保持时间
t
DH
所有等级
电源
I
DD
8
±
1/2
±
1/2
±
1/2
保证
±
2 1/2
±
40
0.08
0.002
±50
±50
8
±
1/2
±
1/4
±
1/8
保证
±
1 1/4
±
10
0.02
0.001
±50
±50
REF
= +10 V, V
OUT1
= V
OUT2
= 0V时,除非另有说明)
测试条件/评论
限制,T
A
= +25 C
限制,T
民
, T
MAX1
V
DD
= +5 V V
DD
= +15 V V
DD
= 5 V
V
DD
= + 15V单位
8
±
1/2
±
1/2
±
1/2
保证
±
3 1/2
±
40
0.16
0.01
±400
±400
8
±
1/2
±
1/4
±
1/8
保证
±
1 1/2
±
10
0.04
0.005
±200
±200
位
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
PPM /°C的
增益TC测量从+ 25 ° C到
T
民
或者从+ 25°C至T
最大
% FSR / %≤
V
DD
=
±10%
% FSR / % (典型值)
nA的最大
nA的最大
DB0 - DB7 = 0 V ;
WR , CS
= 0 V; V
REF
=
±10
V
DB0 - DB7 = V
DD
;
WR , CS
= 0 V; V
REF
=
±
10 V
400
250
500
350
ns(最大值)
OUT1负载= 100
,
C
EXT
= 13 pF的;
WR , CS
=
0 V ; DB0 - DB7 = 0 V到V
DD
为0V。
V
REF
=
±10
V, 100 kHz正弦波; DB0 - DB7 =
0 V;
WR , CS
= 0 V
0.25
0.25
5
20
0.25
0.25
5
20
0.5
0.5
5
20
0.5
0.5
5
20
% FSR最大
% FSR最大
kΩ的分
kΩ最大值
120
30
30
120
120
30
30
120
120
30
30
120
120
30
30
120
pF的最大
pF的最大
pF的最大
pF的最大
DB0 - DB7 = V
DD
;
WR , CS
= 0 V
DB0 - DB7 = 0 V ;
WR , CS
= 0 V
+2.4
+0.8
±1
5
20
+13.5
+1.5
±1
5
20
+2.4
+0.5
±10
5
20
+13.5
+1.5
±10
5
20
V分钟
V最大
A
最大
pF的最大
pF的最大
V
IN
= 0 V或V
DD
V
IN
= 0 V
V
IN
= 0 V
见时序图
t
WR
= t
CS
170
170
100
100
220
240
130
150
ns(最小值)
ns(最小值)
0
0
0
0
ns(最小值)
t
CS
≥
t
WR
, t
CH
≥
0
170
170
100
100
220
240
130
150
ns(最小值)
ns(最小值)
135
135
60
60
170
170
80
100
ns(最小值)
ns(最小值)
10
1
100
10
2
100
10
2
500
10
2
500
ns(最小值)
最大mA
A
最大
所有数字输入V
IL
或V
IH
所有数字输入0 V或V
DD
笔记
1
温度范围如下: J,K ,L版本: -40 ° C至+ 85°C
A, B,C版本: -40°C至+ 85°C
S, T,U版本: -55 ° C至+ 125°C
2
增益误差是使用内部反馈电阻测量。满量程范围( FSR ) = V
REF
.
3
保证没有测试。
4
DAC的薄膜电阻温度系数为约-300 ppm的/ ℃。
5
AC参数,样品测试@ + 25°C ,以确保符合规范。
规格subje
更改,恕不另行通知克拉
.
–2–
版本B
AD7524
绝对最大额定值*
(T
A
= + 25℃ ,除非另有说明)
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V , 17 V
V
RFB
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
25 V
V
REF
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
25 V
数字输入电压至GND 。 。 。 。 。 。 。 。 0.3 V到V
DD
+0.3 V
OUT1 , OUT2接地。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+0.3 V
*条件超过上述“绝对最大额定值”,可能会导致
永久损坏设备。这是一个额定值只和功能
该设备在这些或以上的任何其它条件的操作指示的
本规范的业务部门是不是暗示。暴露在绝对
最大额定值条件下工作会影响器件的可靠性。
功率耗散(任何套餐)
至+ 75°C 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 450毫瓦
额定值下降75℃以上通过。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6毫瓦/°C的
工作温度
商业的( J,K, L)的。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
工业(A , B,C ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
扩展( S,T , U) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55 ° C至+ 125°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
引线温度(焊接, 10秒) 。 。 。 。 。 。 。 。 。 。 。 + 300℃
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD7524具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
术语
相对精度:
从偏差的测量
直线通过DAC传输函数的端点。
通常表示为满量程的百分比。对于
AD7524 DAC ,这也适用在整个V
REF
范围内。
在DAC的失调误差后,全1已经调整了
并用LSB表示。增益误差是可调节到零
外接电位器。
馈通误差:
错误所造成的电容cou-
从V耦
REF
与输出都将关闭。
分辨率:
价值LSB 。例如,一个单极CON-
输出电容:
从OUT1能力和
变频器与n位有(一决议2
–n
) (V
REF
) 。双极CON-
OUT2端子接地。
n位的变流器的分辨率为[ 2
–(n–1)
] [V
REF
] 。决议中没有
输出漏电流:
目前出现
这样意味着线性度。
与所有数字输入低电平或OUT2 OUT1端
增益误差:
增益误差是输出误差的测量BE-
终端当所有输入为高电平。这是一个错误的电流
吐温一个理想的DAC和实际设备的输出。据测定
这有助于在放大器输出端的偏移电压。
销刀豆网络gurations
DIP , SOIC
PLCC
LCCC
版本B
–3–
AD7524
电路描述
电路信息
写模式
在AD7524中, 8位乘法D / A转换器,由一个
高度稳定的薄膜R-2R梯形和8 N沟道电流
开关单片芯片上。大多数应用程序要求
此外只有一个输出运算放大器和电压的
或参考电流。
简化的D / A电路示于图1中的倒
R-2R梯形结构用于-即, binarily加权
电流的OUT1和OUT2总线线路之间进行切换,
因此保持在每个梯形腿indepen-的恒定电流
凹陷的开关状态。
当
CS
和
WR
均为低电平时, AD7524是在
WRITE模式,并且AD7524模拟输出响应数据
活动在DB0 - DB7数据总线输入。在这种模式下,
AD7524就像一个非锁定输入D / A转换器。
HOLD MODE
当任
CS
or
WR
为高电平时, AD7524处于HOLD
模式。 AD7524的模拟输出保持相应的价值
荷兰国际集团的最后数字输入存在于DB0 - DB7之前
WR
or
CS
假设HIGH状态。
模式选择表
CS
L
H
X
WR
L
X
H
模式
写
HOLD
HOLD
DAC响应
DAC响应数据总线
( DB0 - DB7 )输入。
数据总线( DB0 - DB7 )是
锁定:
DAC拥有最后的数据存在
当
WR
or
CS
假定
HIGH状态。
L =低的状态,H =高状态, X =无关。
写周期时序图
图1.功能框图
等效电路分析
等效电路的所有开关量输入低电平表示在
图2.在图2中所有的数字输入低电平时,为参考
ENCE电流切换到OUT2 。电流源I
泄漏
由表面和结泄漏到基板
而
1
电流源表示常数1位电流
256
通过对R- 2R梯形终端电阻租流失。
输出N沟道开关的“ON”位置的电容是
120 pF的,如图OUT2端子上。 “关”的开关
电容为30 pF的,如图所示的OUT1端子上。分析
该电路对所有的数字输入的高是与图2类似
然而,在“ON”的开关现在对端OUT1 ,因此
120 pF的出现在该终端。
图2. AD7524 DAC的等效电路,全数字
输入低
接口逻辑信息
模式选择
AD7524模式的选择由控制
CS
和
WR
输入。
图3.电流和逻辑电平
电源电流的典型情节,我
DD
,与逻辑输入电压,
V
IN
为V
DD
= +5 V和V
DD
= + 15V如上所示。
–4–
版本B