初步的技术数据
a
初步的技术数据
特点
高吞吐量: 3MSPS
指定V
DD
2.35 V至3.6V
低功耗:
在3MSPS 13.5毫瓦的最大使用电压为3V
TBD mW的典型值在1.5MSPS与3V用品
宽输入带宽:
70分贝SNR在1MHz输入频率
灵活的功耗/串行时钟速度管理
无流水线延迟
高速串行接口
SPI
TM
/ QSPI
TM
/ MICROWIRE
TM
/ DSP兼容
掉电模式: 1μA最大
6引脚TSOT封装
8引脚MSOP封装
AD7476和AD7476A引脚兼容
应用
电池供电系统
个人数字助理
医疗器械
移动通信
仪表和控制系统
数据采集系统
高速调制解调器
光学传感器
V
IN
3MSPS,12-/10-/8-Bit
6引脚TSOT模数转换器
AD7276/AD7277/AD7278
功能框图
V
DD
T / H
8-/10-/12-BIT
连续
近似
ADC
SCLK
控制
逻辑
SDATA
&6
AD7276/AD7277/AD7278
GND
概述
在AD7276 / AD7277 / AD7278是12位, 10位和8位
位,高速,低功耗,逐次逼近型
分别的ADC 。该零件由一个单一2.35V操作
至3.6 V电源供电,最高吞吐量可达3
MSPS 。该器件内置一个低噪声,宽带宽
采样/保持放大器,可处理的输入频率
多余的TBD兆赫。
转换过程和数据采集控制
运用
CS
和串行时钟,从而允许设备
接口与微处理器或DSP 。输入信号
被采样的下降沿
CS
和转化率
同时在此处启动。有没有流水线延迟
与所述部分相关联。
在AD7276 / AD7277 / AD7278采用先进的设计
技术,以实现在高极低的功耗
吞吐率。
该器件的基准内服从V
DD.
这提供了最宽的动态输入范围到ADC。
从而将模拟输入范围为部分为0至V
DD
。该
转换速率取决于SCLK 。
产品亮点
1. 3MSPS的ADC ,采用6引脚TSOT封装。
2. AD7476 / 77 /78和AD7476A / 77A / 78A引脚兼容。
3.高吞吐量,低功耗。
4.灵活的功耗/串行时钟速度管理。
的转化率是由串行时钟确定
使转换时间通过减小
串行时钟速度增加。这使得平均
功耗被减小时,降低电耗
模式,而不是转换使用。该器件还
设有断电模式,以最大限度地提高电源艾菲
效率在较低吞吐速率。消耗电流
1
A
最多时,在掉电模式。
5.参考从电源获得。
6.无流水线延迟。
部分配备了标准的逐次逼近
与ADC的采样时间通过精确控制
CS
输入和一次性转换控制。
REV 。 PRF ( 6/04 )
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在模拟Devices.Trademarks的任何专利或专利权
和注册tradermarks是其各自公司的财产。
一个技术的方式,P盒9106 ,诺伍德,MA 02062-9106 , USA
.O.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司,2004
初步的技术数据
AD7276-SPECIFICATIONS
参数
动态性能
信号 - 噪声+失真(SINAD )
2
信号 - 噪声比( SNR)的
总谐波失真( THD )
2
峰值谐波或杂散噪声( SFDR )
2
互调失真( IMD )
2
二阶条款
三阶期限
孔径延迟
孔径抖动
全功率带宽
全功率带宽
DC精度
决议
积分非线性
2
微分非线性
2
偏移误差
2
增益误差
2
总非调整误差( TUE )
2
模拟量输入
输入电压范围
直流漏电流
输入电容
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
, SCLK引脚
输入电流I
IN
,
CS
针
输入电容,C
IN3
逻辑输出
输出高电压,V
OH
输出低电压,V
OL
浮态泄漏电流
浮态输出电容
3
输出编码
转化率
转换时间
采样/保持捕获时间
2
吞吐率
电源要求
V
DD
I
DD
正常模式(静态)
正常模式(工作)
完全掉电模式(静态)
完全掉电模式(动态)
功耗
4
正常模式(工作)
完全掉电
笔记
1
温度范围从-40 ° C至+ 85°C 。
2
参见术语。
3
经鉴定存在保证。
4
见功率与吞吐率部分。
特定网络阳离子如有更改,恕不另行通知。
(V
DD
= + 2.35 V至3.6 V,F
SCLK
= 52兆赫,女
样品
= 3MSPS除非另有说明;
T
A
=T
民
给T
最大
除非另有说明)。
B级
1
70
71
-80
-82
-84
-84
待定
待定
待定
待定
12
±1
±1
±待定
±待定
±待定
0到V
DD
±0.5
待定
0.7(V
DD
)
2
0.2(V
DD
)
0.8
±0.5
±待定
10
dB
dB
dB
dB
单位
民
民
典型值
典型值
FA =待定千赫, FB =待定千赫
FA =待定千赫, FB =待定千赫
测试条件/评论
f
IN
= 1 MHz的正弦波
dB典型值
dB典型值
纳秒(典型值)
ps的典型值
兆赫(典型值)
兆赫(典型值)
位
最低位
最低位
最低位
最低位
最低位
@ 3分贝
@ 0.1分贝
最大
最大保证无漏码至12位
最大
最大
最大
伏
μA(最大值)
pF的典型值
V分钟
V分钟
V最大
V最大
μA(最大值)
μA(最大值)
pF的最大
2.35V 2.7V的Vdd
2.7V < 3.6V的Vdd
2.35V Vdd< 2.7V
2.7V 3.6V的Vdd
通常情况下TBDnA ,V
IN
= 0 V或V
DD
V
DD
- 0.2
V分钟
I
来源
= 200 μA ; V
DD
= 2.35 V至3.6V
0.2
V最大
I
SINK
=200 A
±1
μA(最大值)
10
pF的最大
直(自然科学)二进制
270
50
3
2.35/3.6
2.5
4.5
1
待定
ns(最大值)
14个SCLK周期, SCLK为52 MHz的
ns(最大值)
MSPS最高见串行接口部分
V最小/最大
数字I / PS 0V或V
DD
毫安(典型值)
V
DD
= 2.35V至3.6V , SCLK开启或关闭
mA(最大值) V
DD
= 2.35V至3.6V ,女
样品
= 3MSPS
A(最大值) SCLK开启或关闭,通常TBD nA的
毫安(典型值)
V
DD
= 3V ,女
样品
= 1MSPS
毫瓦MAX V
DD
= 3V ,女
样品
= 3MSPS
μW MAX V
DD
=3V
13.5
3
–4–
REV 。 PRF
初步的技术数据
初步的技术数据
时序特定网络阳离子
1
参数
f
SCLK
2
AD7276/AD7277/AD7278
单位
千赫分钟
3
兆赫最大
AD7276
AD7277
AD7278
ns(最小值)
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
民
民
最大
最大
民
民
民
最大
民
最大
巴士放弃之间所需的最短安静时间
并开始下一次转换的
最低
CS
脉冲宽度
CS
到SCLK建立时间
从延迟
CS
直到SDATA三态禁用
数据访问时间SCLK下降沿后
SCLK低电平脉冲宽度
SCLK高脉冲宽度
SCLK到数据有效保持时间
SCLK下降沿到SDATA三态
SCLK下降沿到SDATA三态
从完全关断电源启动时间
描述
(V
DD
= 2.35 V至3.6 V ;牛逼
A
= T
民
给T
最大
除非另有说明)。
在T限制
民
, T
最大
AD7276/AD7277/AD7278
20
52
14×吨
SCLK
12 x深
SCLK
10 x深
SCLK
待定
10
待定
待定
待定
0.4t
SCLK
0.4t
SCLK
待定
待定
待定
待定
t
兑换
t
安静
t
1
t
2
t
34
t
44
t
5
t
6
t
74
t
85
t
POWER- UP 6
笔记
1
通过特性保证。所有输入信号均指定tR = tF = 5ns的(10% 90 %的V指定
DD
)和定时从1.6伏的电压电平。
2
马克/空间比SCLK输入是40/60至60/40 。
3
最低
f
SCLK
在该规范是保证。
4
测得的与图1的负载电路并且被定义为所需的过VIH或德维尔电压的输出的时间。
5
t
8
当装载有图1中所测得的数的电路推导出形式所采取的数据输出改变0.5 V的测量时间
然后外推回除去的充电或放电的50 pF电容的影响。这意味着该时间t
8
在引
定时特征是该部分的真正的总线释放时间,并且独立于总线负载的。
6
见电时间段。
特定网络阳离子如有更改,恕不另行通知。
200A
IOL
t7
SCLK
TO
产量
针
CL
25pF
200A
+1.6V
SDATA
IOH
V
IH
V
IL
图1.负载电路的数字输出
时序特定网络阳离子
图3.保持时间SCLK下降沿后
t4
SCLK
t8
SCLK
SDATA
SDATA
V
IH
V
IL
1.4 V
图2.访问时间SCLK下降沿后
图4. SCLK下降沿到SDATA三态
REV 。 PRF
–5–
初步的技术数据
a
初步的技术数据
特点
高吞吐量: 3MSPS
指定V
DD
2.35 V至3.6V
低功耗:
在3MSPS 13.5毫瓦的最大使用电压为3V
TBD mW的典型值在1.5MSPS与3V用品
宽输入带宽:
70分贝SNR在1MHz输入频率
灵活的功耗/串行时钟速度管理
无流水线延迟
高速串行接口
SPI
TM
/ QSPI
TM
/ MICROWIRE
TM
/ DSP兼容
掉电模式: 1μA最大
6引脚TSOT封装
8引脚MSOP封装
AD7476和AD7476A引脚兼容
应用
电池供电系统
个人数字助理
医疗器械
移动通信
仪表和控制系统
数据采集系统
高速调制解调器
光学传感器
V
IN
3MSPS,12-/10-/8-Bit
6引脚TSOT模数转换器
AD7276/AD7277/AD7278
功能框图
V
DD
T / H
8-/10-/12-BIT
连续
近似
ADC
SCLK
控制
逻辑
SDATA
&6
AD7276/AD7277/AD7278
GND
概述
在AD7276 / AD7277 / AD7278是12位, 10位和8位
位,高速,低功耗,逐次逼近型
分别的ADC 。该零件由一个单一2.35V操作
至3.6 V电源供电,最高吞吐量可达3
MSPS 。该器件内置一个低噪声,宽带宽
采样/保持放大器,可处理的输入频率
多余的TBD兆赫。
转换过程和数据采集控制
运用
CS
和串行时钟,从而允许设备
接口与微处理器或DSP 。输入信号
被采样的下降沿
CS
和转化率
同时在此处启动。有没有流水线延迟
与所述部分相关联。
在AD7276 / AD7277 / AD7278采用先进的设计
技术,以实现在高极低的功耗
吞吐率。
该器件的基准内服从V
DD.
这提供了最宽的动态输入范围到ADC。
从而将模拟输入范围为部分为0至V
DD
。该
转换速率取决于SCLK 。
产品亮点
1. 3MSPS的ADC ,采用6引脚TSOT封装。
2. AD7476 / 77 /78和AD7476A / 77A / 78A引脚兼容。
3.高吞吐量,低功耗。
4.灵活的功耗/串行时钟速度管理。
的转化率是由串行时钟确定
使转换时间通过减小
串行时钟速度增加。这使得平均
功耗被减小时,降低电耗
模式,而不是转换使用。该器件还
设有断电模式,以最大限度地提高电源艾菲
效率在较低吞吐速率。消耗电流
1
A
最多时,在掉电模式。
5.参考从电源获得。
6.无流水线延迟。
部分配备了标准的逐次逼近
与ADC的采样时间通过精确控制
CS
输入和一次性转换控制。
REV 。 PRF ( 6/04 )
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在模拟Devices.Trademarks的任何专利或专利权
和注册tradermarks是其各自公司的财产。
一个技术的方式,P盒9106 ,诺伍德,MA 02062-9106 , USA
.O.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司,2004
初步的技术数据
AD7276-SPECIFICATIONS
参数
动态性能
信号 - 噪声+失真(SINAD )
2
信号 - 噪声比( SNR)的
总谐波失真( THD )
2
峰值谐波或杂散噪声( SFDR )
2
互调失真( IMD )
2
二阶条款
三阶期限
孔径延迟
孔径抖动
全功率带宽
全功率带宽
DC精度
决议
积分非线性
2
微分非线性
2
偏移误差
2
增益误差
2
总非调整误差( TUE )
2
模拟量输入
输入电压范围
直流漏电流
输入电容
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
, SCLK引脚
输入电流I
IN
,
CS
针
输入电容,C
IN3
逻辑输出
输出高电压,V
OH
输出低电压,V
OL
浮态泄漏电流
浮态输出电容
3
输出编码
转化率
转换时间
采样/保持捕获时间
2
吞吐率
电源要求
V
DD
I
DD
正常模式(静态)
正常模式(工作)
完全掉电模式(静态)
完全掉电模式(动态)
功耗
4
正常模式(工作)
完全掉电
笔记
1
温度范围从-40 ° C至+ 85°C 。
2
参见术语。
3
经鉴定存在保证。
4
见功率与吞吐率部分。
特定网络阳离子如有更改,恕不另行通知。
(V
DD
= + 2.35 V至3.6 V,F
SCLK
= 52兆赫,女
样品
= 3MSPS除非另有说明;
T
A
=T
民
给T
最大
除非另有说明)。
B级
1
70
71
-80
-82
-84
-84
待定
待定
待定
待定
12
±1
±1
±待定
±待定
±待定
0到V
DD
±0.5
待定
0.7(V
DD
)
2
0.2(V
DD
)
0.8
±0.5
±待定
10
dB
dB
dB
dB
单位
民
民
典型值
典型值
FA =待定千赫, FB =待定千赫
FA =待定千赫, FB =待定千赫
测试条件/评论
f
IN
= 1 MHz的正弦波
dB典型值
dB典型值
纳秒(典型值)
ps的典型值
兆赫(典型值)
兆赫(典型值)
位
最低位
最低位
最低位
最低位
最低位
@ 3分贝
@ 0.1分贝
最大
最大保证无漏码至12位
最大
最大
最大
伏
μA(最大值)
pF的典型值
V分钟
V分钟
V最大
V最大
μA(最大值)
μA(最大值)
pF的最大
2.35V 2.7V的Vdd
2.7V < 3.6V的Vdd
2.35V Vdd< 2.7V
2.7V 3.6V的Vdd
通常情况下TBDnA ,V
IN
= 0 V或V
DD
V
DD
- 0.2
V分钟
I
来源
= 200 μA ; V
DD
= 2.35 V至3.6V
0.2
V最大
I
SINK
=200 A
±1
μA(最大值)
10
pF的最大
直(自然科学)二进制
270
50
3
2.35/3.6
2.5
4.5
1
待定
ns(最大值)
14个SCLK周期, SCLK为52 MHz的
ns(最大值)
MSPS最高见串行接口部分
V最小/最大
数字I / PS 0V或V
DD
毫安(典型值)
V
DD
= 2.35V至3.6V , SCLK开启或关闭
mA(最大值) V
DD
= 2.35V至3.6V ,女
样品
= 3MSPS
A(最大值) SCLK开启或关闭,通常TBD nA的
毫安(典型值)
V
DD
= 3V ,女
样品
= 1MSPS
毫瓦MAX V
DD
= 3V ,女
样品
= 3MSPS
μW MAX V
DD
=3V
13.5
3
–4–
REV 。 PRF
初步的技术数据
初步的技术数据
时序特定网络阳离子
1
参数
f
SCLK
2
AD7276/AD7277/AD7278
单位
千赫分钟
3
兆赫最大
AD7276
AD7277
AD7278
ns(最小值)
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
民
民
最大
最大
民
民
民
最大
民
最大
巴士放弃之间所需的最短安静时间
并开始下一次转换的
最低
CS
脉冲宽度
CS
到SCLK建立时间
从延迟
CS
直到SDATA三态禁用
数据访问时间SCLK下降沿后
SCLK低电平脉冲宽度
SCLK高脉冲宽度
SCLK到数据有效保持时间
SCLK下降沿到SDATA三态
SCLK下降沿到SDATA三态
从完全关断电源启动时间
描述
(V
DD
= 2.35 V至3.6 V ;牛逼
A
= T
民
给T
最大
除非另有说明)。
在T限制
民
, T
最大
AD7276/AD7277/AD7278
20
52
14×吨
SCLK
12 x深
SCLK
10 x深
SCLK
待定
10
待定
待定
待定
0.4t
SCLK
0.4t
SCLK
待定
待定
待定
待定
t
兑换
t
安静
t
1
t
2
t
34
t
44
t
5
t
6
t
74
t
85
t
POWER- UP 6
笔记
1
通过特性保证。所有输入信号均指定tR = tF = 5ns的(10% 90 %的V指定
DD
)和定时从1.6伏的电压电平。
2
马克/空间比SCLK输入是40/60至60/40 。
3
最低
f
SCLK
在该规范是保证。
4
测得的与图1的负载电路并且被定义为所需的过VIH或德维尔电压的输出的时间。
5
t
8
当装载有图1中所测得的数的电路推导出形式所采取的数据输出改变0.5 V的测量时间
然后外推回除去的充电或放电的50 pF电容的影响。这意味着该时间t
8
在引
定时特征是该部分的真正的总线释放时间,并且独立于总线负载的。
6
见电时间段。
特定网络阳离子如有更改,恕不另行通知。
200A
IOL
t7
SCLK
TO
产量
针
CL
25pF
200A
+1.6V
SDATA
IOH
V
IH
V
IL
图1.负载电路的数字输出
时序特定网络阳离子
图3.保持时间SCLK下降沿后
t4
SCLK
t8
SCLK
SDATA
SDATA
V
IH
V
IL
1.4 V
图2.访问时间SCLK下降沿后
图4. SCLK下降沿到SDATA三态
REV 。 PRF
–5–