添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1231页 > AD7265ACP
初步的技术数据
特点
双12位, 3通道ADC
高吞吐量: 1 MSPS
指定V
DD
2.7 V至5.25 V
低功耗:在1 MSPS 7毫瓦最多采用3 V电源
16.5毫瓦最大的1 MSPS ,5 V电源
宽输入带宽
70分贝信噪比在100 kHz的输入频率
片内基准电压: 2.5 V
-40 ° C至+ 125°C操作
灵活的功耗/呑吐量管理
同时转换/读
无流水线延迟
高速串行接口SPI / QSPI / MICROWIRE / DSP
兼容
关断模式:最大1μA
32引脚LFCSP和TQFP封装
差分输入,双通道1 MSPS ,
12位, 3通道SAR ADC
AD7265
功能框图
REF SELECT
DCAPA
AVDD
DVDD
REF
BUF
AD7265
12-BIT
连续
近似
ADC
产量
DRIVERS
DOUTA
VA1
VA2
VA3
VA4
VA5
VA6
MUX
T / H
SCLK
+5
范围
控制
逻辑
DIFF / SE
A0
A1
A2
VDRIVE
12-BIT
连续
近似
ADC
V
B1
V
B2
V
B3
V
B4
V
B5
V
B6
产量
DRIVERS
T / H
MUX
DOUTB
概述
该AD7265是一款双通道, 12位,高速,低功耗,逐次
逼近型ADC,采用2.7 V至5.25 V
电源供电,最高吞吐量可达1 MSPS 。该
器件包含两个ADC ,两者之前一个3通道的多
路转换器,以及一个低噪声,宽带宽采样和保持放大器
能超过10 MHz的处理的输入频率。
转换过程和数据采集通过控制
标准控制输入,可轻松连接到microproces-
理器或DSP 。所述输入信号进行采样,在CS的下降沿;
转换也开始在这一点上。转换时间
SCLK频率来确定。有没有流水线延迟
与所述部分相关联。
在AD7265采用先进的设计技术,以实现极低的
功耗在高吞吐量。采用5 V电源和一个
1 MSPS吞吐速率,功耗为? mA(最大值) 。该
器件还具有灵活的功耗/吞吐量管理时,
在睡眠模式下工作。
模拟输入范围为部分可以被选择为0 V至
V
REF
范围或2V
REF
范围与标准二进制或二进制补码
补输出编码。在AD7265具有一个片上2.5 V
参考可以,如果使用外部基准是预过驱动
ferred 。这种外部参考范围为100 mV到2.5 V的
AD7265提供32引脚引脚架构芯片级( LFCSP )和
超薄四核平板( TQFP )引脚封装。
BUF
AGND AGND AGND
DCAPB
DGND
DGND
图1
产品亮点
1.
该AD7265有两个完整的ADC功能,允许
同时采样和转换两个通道。每
ADC有2个模拟输入,3个全差分对,或6单
作为编程端通道。两者的转换结果
可同时通道上独立的数据线,或
在继承上一条数据线,如果只有一个串行端口
可用。
高吞吐量,低功耗
该AD7265提供了1 MSPS吞吐速率呢?毫瓦
最大功耗为3 V时运行
灵活的功耗/呑吐量管理
的转化率是由串行时钟确定,因此
功率消耗可以减小转换时间是重新
通过SCLK频率的增加缩小一次。电源效率
能够以较低的吞吐率最大化,如果该部分电路进入
转换之间睡觉。
无流水线延迟
该器件采用两个标准逐次逼近型
型ADC,采样时刻通过CS精确控制
输入和一次性转换控制。
2.
3.
4.
REV 。 A蛋白
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.326.8703
2004 ADI公司保留所有权利。
AD7265
目录
AD7265 -规格............................................... ................... 3
时序规格................................................ .................. 4
绝对最大额定值............................................... ............. 5
ESD注意事项................................................ .................................. 5
引脚配置和功能说明.......................... 6
术语................................................. ..................................... 8
工作原理............................................... ....................... 10
电路信息................................................ .................... 10
转换器操作................................................ .................. 10
模拟输入................................................ ............................... 11
初步的技术数据
输出编码................................................ ............................ 11
传递函数................................................ ..................... 12
数字输入................................................ .............................. 12
V
DRIVE
............................................................................................ 12
操作模式............................................... ........................ 13
普通模式................................................ .............................. 13
部分掉电模式............................................. .......... 13
完全掉电模式............................................. ............... 14
外形尺寸................................................ ....................... 15
订购指南................................................ ............................... 16
修订历史
修订版A蛋白:初步版本
牧师PRA |第16页2
初步的技术数据
AD7265—SPECIFICATIONS
1
AD7265
表1中。T
A
= T
给T
最大
, V
DD
= 2.7 V至5.25 V,F
SCLK
= 16 MHz时,女
S
= 1 MSPS ,V
DRIVE
= 2.7 V至5.25 V ;参考= 2.5 V± 1 % ,
除非另有说明
参数
动态性能
信号与噪声+失真比( SINAD)
2
总谐波失真( THD )
2
无杂散动态范围( SFDR )
2
互调失真( IMD )
2
二阶条款
三阶条款
通道间隔离
采样和保持
孔径延迟
3
孔径抖动
3
孔径延迟匹配
3
全功率带宽
DC精度
决议
积分非线性
2
微分非线性
2
0 V至V
REF
输入范围
偏移误差
偏移误差匹配
增益误差
增益误差匹配
0 V至2 ×V
REF
输入范围
正增益误差
零代码错误
零代码误差匹配
负增益误差
模拟量输入
输入电压范围
直流漏电流
输入Capactiance
参考输入/输出
参考输出电压
4
参考输入电压范围
直流漏电流
输入Capactiance
V
REF
输出阻抗
5
参考温度系数
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电容,C
IN3
规范
70
–75
–76
–88
–88
–88
10
50
200
20
2.5
12
±1
±1.5
±0.95
±3
±0.5
±2
±0.6
±2
±3
±1
±1
0 V至V
REF
0 V至2× V
REF
±500
±1
30
10
2.49/2.51
0.1/2.5
±30
±160
20
25
25
10
2.8
0.4
±1
10
单位
分贝分钟
最大分贝
最大分贝
dB典型值
dB典型值
dB典型值
ns(最大值)
ps的典型值
PS最大
兆赫(典型值)
兆赫(典型值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB (典型值)
LSB(最大值)
LSB (典型值)
二进制补码输出编码
LSB(最大值)
LSB(最大值)
LSB (典型值)
LSB(最大值)
V
V
nA的最大
μA(最大值)
pF的典型值
pF的典型值
V MIN / V最大
V MIN / V最大
μA(最大值)
μA(最大值)
pF的典型值
= (典型值)
PPM / ° C最大值
PPM /°C的典型值
V分钟
V最大
μA(最大值)
pF的最大
RANGE引脚为低电平时CS下降沿
在CS下降沿RANGE引脚为高电平
T
A
= -40 ° C至+ 85°C
85°C <牛逼
A
≤ 125°C
当轨道
当保持
测试条件/评论
f
IN
= 100kHz的正弦波
f
IN
= 100kHz的正弦波
f
IN
= 100kHz的正弦波
@ 3分贝
@ 0.1分贝
±0.5 LSB (典型值) ;差分配置
±0.5 LSB (典型值) ;单端配置
保证无漏码至12位
直接二进制输出编码
见典型性能曲线
V
REF
D
A,D
B引脚
通常情况下15 nA的,V
IN
= 0 V或V
DRIVE
牧师PRA |第16页3
AD7265
参数
逻辑输出
输出高电压,V
OH
输出低电压,V
OL
浮态泄漏电流
浮态输出电容
3
输出编码
转化率
转换时间
采样/保持捕获时间
3
吞吐率
电源要求
V
DD
V
DRIVE
I
DD6
正常模式(静态)
操作中,f
s
= 1 MSPS
部分掉电模式
部分掉电模式
完全关断模式
功耗
6
正常模式(工作)
部分断电(静态)
完全掉电(静态)
笔记
1
温度范围为: -40 ° C至+ 125°C
2
参见术语部分。
3
在初次发布期间样品测试,以确保合规性。
4
涉及到销
A或D
B.
5
请参阅参考一节
A,D
B输出阻抗。
6
见功率与吞吐率部分。
初步的技术数据
规范
单位
测试条件/评论
V
DRIVE
– 0.2
V分钟
0.4
V最大
±1
μA(最大值)
10
pF的最大
直(自然科学)二进制
二进制补码
14
100
待定
2.7/5.25
2.7/5.25
待定
3.3
2.3
待定
待定
待定
16.5
待定
待定
SCLK周期
ns(最大值)
MSPS最高
V MIN / V最大
V MIN / V最大
SGL / DIFF = 1与0 V至V
REF
范围内选择
SGL / DIFF = 0 ; SGL / DIFF = 1与0 V至2 ×V
REF
范围
TBD NS与SCLK = 16 MHz的
数字I / PS = 0 V或V
DRIVE
最大mA
最大mA
最大mA
最大mA
μA(最大值)
μA(最大值)
毫瓦MAX
毫瓦MAX
毫瓦MAX
V
DD
= 5 V
V
DD
= 3 V
f
s
= 200 ksps的
STATIC
V
DD
= 5 V
时序特定网络阳离子
表2. AV
DD
DV
DD
= 2.7 V至5.25 V ,V
DRIVE
= 2.7 V至5.25 V ,T
A
= T
最大
给T
除非另有说明
参数
f
SCLK
t
兑换
t
安静
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
在T限制
, T
最大
10
20
14 × t
SCLK
700
35
10
待定
待定
0.4t
SCLK
0.4t
SCLK
待定
25
待定
待定
单位
千赫分钟
兆赫最大
ns(最大值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最大值)
描述
t
SCLK
= 1/f
SCLK
f
SCLK
= 20兆赫,
串行读端之间,毗邻CS下降沿时间最短
CS到SCLK建立时间
延迟从CS到
OUT
A和D
OUT
B的三态禁用
SCLK下降沿后的数据访问时间。
SCLK低电平脉冲宽度
SCLK高脉冲宽度
SCLK到数据有效保持时间
CS上升沿到D
OUT
A,D
OUT
B,高阻抗
SCLK下降沿到D
OUT
A,D
OUT
B,高阻抗
SCLK下降沿到D
OUT
A,D
OUT
B,高阻抗
牧师PRA |第16页4
初步的技术数据
绝对最大额定值
表3. AD7265极限参数
参数
V
DD
到AGND
DV
DD
至DGND
V
DRIVE
至DGND
V
DRIVE
到AGND
AV
DD
以DV
DD
AGND至DGND
模拟输入电压至AGND
数字输入电压至DGND
数字输出电压至GND
V
REF
到AGND
输入电流到任何引脚除外
耗材
1
工作温度范围
存储温度范围
结温
LFCSP封装
θ
JA
热阻抗
θ
JC
热阻抗
焊接温度,焊接
回流温度( 10 30秒)
ESD
1
AD7265
等级
-0.3 V至+7 V
-0.3 V至+7 V
-0.3 V到DV
DD
-0.3 V至AV
DD
-0.3 V至+0.3 V
-0.3 V至+0.3 V
-0.3 V至AV
DD
+0.3 V
-0.3 V至+7 V
0.3 V到V
DRIVE
+0.3 V
-0.3 V至AV
DD
+0.3 V
= 10毫安
-40 ° C至+ 125°C
-65 ° C至+ 150°C
150°C
108.2°C/W
32.71°C/W
TBD ° C / W
TBD ℃,
待定
注意,超出上述绝对最大额定值
可能对器件造成永久性损坏。这是一个应力
只有等级;该器件在这些或任何功能操作
上述其他条件下的作战指示
本规范的部分,是不是暗示。暴露在绝对
最大额定值条件下工作会影响
器件的可靠性。
高达100 mA以下的瞬态电流不会造成SCR闩锁。
ESD警告
ESD (静电放电)敏感器件。静电荷高达4000 V容易堆积在
人体和测试设备,可排出而不被发现。虽然这款产品的特点
专用ESD保护电路,永久性的损害可能在遇到高能量发生装置
静电放电。因此,适当的ESD防范措施建议,以避免性能
下降或功能丧失。
牧师PRA |第16页5
初步的技术数据
特点
双12位, 3通道ADC
高吞吐量: 1 MSPS
指定V
DD
2.7 V至5.25 V
低功耗:在1 MSPS 7毫瓦最多采用3 V电源
16.5毫瓦最大的1 MSPS ,5 V电源
宽输入带宽
70分贝信噪比在100 kHz的输入频率
片内基准电压: 2.5 V
-40 ° C至+ 125°C操作
灵活的功耗/呑吐量管理
同时转换/读
无流水线延迟
高速串行接口SPI / QSPI / MICROWIRE / DSP
兼容
关断模式:最大1μA
32引脚LFCSP和TQFP封装
差分输入,双通道1 MSPS ,
12位, 3通道SAR ADC
AD7265
功能框图
REF SELECT
DCAPA
AVDD
DVDD
REF
BUF
AD7265
12-BIT
连续
近似
ADC
产量
DRIVERS
DOUTA
VA1
VA2
VA3
VA4
VA5
VA6
MUX
T / H
SCLK
+5
范围
控制
逻辑
DIFF / SE
A0
A1
A2
VDRIVE
12-BIT
连续
近似
ADC
V
B1
V
B2
V
B3
V
B4
V
B5
V
B6
产量
DRIVERS
T / H
MUX
DOUTB
概述
该AD7265是一款双通道, 12位,高速,低功耗,逐次
逼近型ADC,采用2.7 V至5.25 V
电源供电,最高吞吐量可达1 MSPS 。该
器件包含两个ADC ,两者之前一个3通道的多
路转换器,以及一个低噪声,宽带宽采样和保持放大器
能超过10 MHz的处理的输入频率。
转换过程和数据采集通过控制
标准控制输入,可轻松连接到microproces-
理器或DSP 。所述输入信号进行采样,在CS的下降沿;
转换也开始在这一点上。转换时间
SCLK频率来确定。有没有流水线延迟
与所述部分相关联。
在AD7265采用先进的设计技术,以实现极低的
功耗在高吞吐量。采用5 V电源和一个
1 MSPS吞吐速率,功耗为? mA(最大值) 。该
器件还具有灵活的功耗/吞吐量管理时,
在睡眠模式下工作。
模拟输入范围为部分可以被选择为0 V至
V
REF
范围或2V
REF
范围与标准二进制或二进制补码
补输出编码。在AD7265具有一个片上2.5 V
参考可以,如果使用外部基准是预过驱动
ferred 。这种外部参考范围为100 mV到2.5 V的
AD7265提供32引脚引脚架构芯片级( LFCSP )和
超薄四核平板( TQFP )引脚封装。
BUF
AGND AGND AGND
DCAPB
DGND
DGND
图1
产品亮点
1.
该AD7265有两个完整的ADC功能,允许
同时采样和转换两个通道。每
ADC有2个模拟输入,3个全差分对,或6单
作为编程端通道。两者的转换结果
可同时通道上独立的数据线,或
在继承上一条数据线,如果只有一个串行端口
可用。
高吞吐量,低功耗
该AD7265提供了1 MSPS吞吐速率呢?毫瓦
最大功耗为3 V时运行
灵活的功耗/呑吐量管理
的转化率是由串行时钟确定,因此
功率消耗可以减小转换时间是重新
通过SCLK频率的增加缩小一次。电源效率
能够以较低的吞吐率最大化,如果该部分电路进入
转换之间睡觉。
无流水线延迟
该器件采用两个标准逐次逼近型
型ADC,采样时刻通过CS精确控制
输入和一次性转换控制。
2.
3.
4.
REV 。 A蛋白
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.326.8703
2004 ADI公司保留所有权利。
AD7265
目录
AD7265 -规格............................................... ................... 3
时序规格................................................ .................. 4
绝对最大额定值............................................... ............. 5
ESD注意事项................................................ .................................. 5
引脚配置和功能说明.......................... 6
术语................................................. ..................................... 8
工作原理............................................... ....................... 10
电路信息................................................ .................... 10
转换器操作................................................ .................. 10
模拟输入................................................ ............................... 11
初步的技术数据
输出编码................................................ ............................ 11
传递函数................................................ ..................... 12
数字输入................................................ .............................. 12
V
DRIVE
............................................................................................ 12
操作模式............................................... ........................ 13
普通模式................................................ .............................. 13
部分掉电模式............................................. .......... 13
完全掉电模式............................................. ............... 14
外形尺寸................................................ ....................... 15
订购指南................................................ ............................... 16
修订历史
修订版A蛋白:初步版本
牧师PRA |第16页2
初步的技术数据
AD7265—SPECIFICATIONS
1
AD7265
表1中。T
A
= T
给T
最大
, V
DD
= 2.7 V至5.25 V,F
SCLK
= 16 MHz时,女
S
= 1 MSPS ,V
DRIVE
= 2.7 V至5.25 V ;参考= 2.5 V± 1 % ,
除非另有说明
参数
动态性能
信号与噪声+失真比( SINAD)
2
总谐波失真( THD )
2
无杂散动态范围( SFDR )
2
互调失真( IMD )
2
二阶条款
三阶条款
通道间隔离
采样和保持
孔径延迟
3
孔径抖动
3
孔径延迟匹配
3
全功率带宽
DC精度
决议
积分非线性
2
微分非线性
2
0 V至V
REF
输入范围
偏移误差
偏移误差匹配
增益误差
增益误差匹配
0 V至2 ×V
REF
输入范围
正增益误差
零代码错误
零代码误差匹配
负增益误差
模拟量输入
输入电压范围
直流漏电流
输入Capactiance
参考输入/输出
参考输出电压
4
参考输入电压范围
直流漏电流
输入Capactiance
V
REF
输出阻抗
5
参考温度系数
逻辑输入
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电容,C
IN3
规范
70
–75
–76
–88
–88
–88
10
50
200
20
2.5
12
±1
±1.5
±0.95
±3
±0.5
±2
±0.6
±2
±3
±1
±1
0 V至V
REF
0 V至2× V
REF
±500
±1
30
10
2.49/2.51
0.1/2.5
±30
±160
20
25
25
10
2.8
0.4
±1
10
单位
分贝分钟
最大分贝
最大分贝
dB典型值
dB典型值
dB典型值
ns(最大值)
ps的典型值
PS最大
兆赫(典型值)
兆赫(典型值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB (典型值)
LSB(最大值)
LSB (典型值)
二进制补码输出编码
LSB(最大值)
LSB(最大值)
LSB (典型值)
LSB(最大值)
V
V
nA的最大
μA(最大值)
pF的典型值
pF的典型值
V MIN / V最大
V MIN / V最大
μA(最大值)
μA(最大值)
pF的典型值
= (典型值)
PPM / ° C最大值
PPM /°C的典型值
V分钟
V最大
μA(最大值)
pF的最大
RANGE引脚为低电平时CS下降沿
在CS下降沿RANGE引脚为高电平
T
A
= -40 ° C至+ 85°C
85°C <牛逼
A
≤ 125°C
当轨道
当保持
测试条件/评论
f
IN
= 100kHz的正弦波
f
IN
= 100kHz的正弦波
f
IN
= 100kHz的正弦波
@ 3分贝
@ 0.1分贝
±0.5 LSB (典型值) ;差分配置
±0.5 LSB (典型值) ;单端配置
保证无漏码至12位
直接二进制输出编码
见典型性能曲线
V
REF
D
A,D
B引脚
通常情况下15 nA的,V
IN
= 0 V或V
DRIVE
牧师PRA |第16页3
AD7265
参数
逻辑输出
输出高电压,V
OH
输出低电压,V
OL
浮态泄漏电流
浮态输出电容
3
输出编码
转化率
转换时间
采样/保持捕获时间
3
吞吐率
电源要求
V
DD
V
DRIVE
I
DD6
正常模式(静态)
操作中,f
s
= 1 MSPS
部分掉电模式
部分掉电模式
完全关断模式
功耗
6
正常模式(工作)
部分断电(静态)
完全掉电(静态)
笔记
1
温度范围为: -40 ° C至+ 125°C
2
参见术语部分。
3
在初次发布期间样品测试,以确保合规性。
4
涉及到销
A或D
B.
5
请参阅参考一节
A,D
B输出阻抗。
6
见功率与吞吐率部分。
初步的技术数据
规范
单位
测试条件/评论
V
DRIVE
– 0.2
V分钟
0.4
V最大
±1
μA(最大值)
10
pF的最大
直(自然科学)二进制
二进制补码
14
100
待定
2.7/5.25
2.7/5.25
待定
3.3
2.3
待定
待定
待定
16.5
待定
待定
SCLK周期
ns(最大值)
MSPS最高
V MIN / V最大
V MIN / V最大
SGL / DIFF = 1与0 V至V
REF
范围内选择
SGL / DIFF = 0 ; SGL / DIFF = 1与0 V至2 ×V
REF
范围
TBD NS与SCLK = 16 MHz的
数字I / PS = 0 V或V
DRIVE
最大mA
最大mA
最大mA
最大mA
μA(最大值)
μA(最大值)
毫瓦MAX
毫瓦MAX
毫瓦MAX
V
DD
= 5 V
V
DD
= 3 V
f
s
= 200 ksps的
STATIC
V
DD
= 5 V
时序特定网络阳离子
表2. AV
DD
DV
DD
= 2.7 V至5.25 V ,V
DRIVE
= 2.7 V至5.25 V ,T
A
= T
最大
给T
除非另有说明
参数
f
SCLK
t
兑换
t
安静
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
在T限制
, T
最大
10
20
14 × t
SCLK
700
35
10
待定
待定
0.4t
SCLK
0.4t
SCLK
待定
25
待定
待定
单位
千赫分钟
兆赫最大
ns(最大值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最大值)
描述
t
SCLK
= 1/f
SCLK
f
SCLK
= 20兆赫,
串行读端之间,毗邻CS下降沿时间最短
CS到SCLK建立时间
延迟从CS到
OUT
A和D
OUT
B的三态禁用
SCLK下降沿后的数据访问时间。
SCLK低电平脉冲宽度
SCLK高脉冲宽度
SCLK到数据有效保持时间
CS上升沿到D
OUT
A,D
OUT
B,高阻抗
SCLK下降沿到D
OUT
A,D
OUT
B,高阻抗
SCLK下降沿到D
OUT
A,D
OUT
B,高阻抗
牧师PRA |第16页4
初步的技术数据
绝对最大额定值
表3. AD7265极限参数
参数
V
DD
到AGND
DV
DD
至DGND
V
DRIVE
至DGND
V
DRIVE
到AGND
AV
DD
以DV
DD
AGND至DGND
模拟输入电压至AGND
数字输入电压至DGND
数字输出电压至GND
V
REF
到AGND
输入电流到任何引脚除外
耗材
1
工作温度范围
存储温度范围
结温
LFCSP封装
θ
JA
热阻抗
θ
JC
热阻抗
焊接温度,焊接
回流温度( 10 30秒)
ESD
1
AD7265
等级
-0.3 V至+7 V
-0.3 V至+7 V
-0.3 V到DV
DD
-0.3 V至AV
DD
-0.3 V至+0.3 V
-0.3 V至+0.3 V
-0.3 V至AV
DD
+0.3 V
-0.3 V至+7 V
0.3 V到V
DRIVE
+0.3 V
-0.3 V至AV
DD
+0.3 V
= 10毫安
-40 ° C至+ 125°C
-65 ° C至+ 150°C
150°C
108.2°C/W
32.71°C/W
TBD ° C / W
TBD ℃,
待定
注意,超出上述绝对最大额定值
可能对器件造成永久性损坏。这是一个应力
只有等级;该器件在这些或任何功能操作
上述其他条件下的作战指示
本规范的部分,是不是暗示。暴露在绝对
最大额定值条件下工作会影响
器件的可靠性。
高达100 mA以下的瞬态电流不会造成SCR闩锁。
ESD警告
ESD (静电放电)敏感器件。静电荷高达4000 V容易堆积在
人体和测试设备,可排出而不被发现。虽然这款产品的特点
专用ESD保护电路,永久性的损害可能在遇到高能量发生装置
静电放电。因此,适当的ESD防范措施建议,以避免性能
下降或功能丧失。
牧师PRA |第16页5
查看更多AD7265ACPPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AD7265ACP
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
AD7265ACP
√ 欧美㊣品
▲10/11+
8590
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
AD7265ACP
√ 欧美㊣品
▲10/11+
10287
贴◆插
【dz37.com】实时报价有图&PDF
查询更多AD7265ACP供应信息

深圳市碧威特网络技术有限公司
 复制成功!