本站由ICminer.com电子图书馆服务版权所有2003
本站由ICminer.com电子图书馆服务版权所有2003
本站由ICminer.com电子图书馆服务版权所有2003
本站由ICminer.com电子图书馆服务版权所有2003
本站由ICminer.com电子图书馆服务版权所有2003
a
特点
8个8位DAC,带有输出放大器
工作在单+ 5V, + 12V和+ 15V
电源或双电源
P兼容的( 95纳秒
WR
脉冲)
无需用户修剪
瘦小的24引脚DLPS ,SOIC和28 -端面
贴装封装
LC MOS
八路8位DAC
AD7228A
功能框图
2
概述
该AD7228A包含8个8位的电压模式数字 -
模拟转换器,具有输出缓冲放大器和接口
逻辑的单芯片。无需外部调整便可
实现全部额定性能的一部分。
提供给每个八D / A的独立的片上闩锁
转换器。数据通过传输到数据锁存器
常见的8位TTL / CMOS (5V)兼容输入端口。 AD-
裙输入A0 ,A1和A2决定哪些锁存被加载
当
WR
变低。控制逻辑是与速度兼容
大多数8位微处理器。
规定的性能保证输入参考电压
从+2到+10 V时,使用双电源供电。该部分也
使用的参考单电源+ 15V操作规定
使用的参考+10 V单电源+ 5V操作
1.23 V.每个输出缓冲放大器能够发展的
在一个2 kΩ的负载+ 10V 。
该AD7228A是制造上的所有离子注入,高
速度快,线性兼容CMOS ( LC
2
MOS)的方法,该方法具有
专门开发的集成高速数字逻辑
电路与精密模拟电路在同一芯片上。
产品亮点
1.八DAC和放大器在小型封装
单芯片设计的8个8位DAC和放大器AL-
低点大幅减少电路板空间需求和
提供了更好的可靠性的系统中使用多个变流
ERS 。其引脚排列旨在优化电路板布局与所有
模拟输入和输出在所述封装的一个侧面和所有
数字输入在另一端。
2.单或双电源供电
各DAC的电压模式配置允许单个
在AD7228A的电源工作。该部分也可运行
ated采用双电源供电提供增强的性能
一些参数。
3.微处理器兼容
该AD7228A具有个体共同的8位数据总线
DAC锁存器,提供了一个通用的控制架构
简单的界面,微处理器。所有锁存使能信号
是电平触发,并与大多数高性高速兼容
formance 8位微处理器。
REV 。一
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
AD7228A–SPECIFICATIONS
双电源
参数
静态性能
决议
总非调整误差
3
相对精度
微分非线性
满量程误差
4
零代码错误
@ 25°C
T
民
给T
最大
最小负载电阻
参考输入
电压范围
1
输入阻抗
输入电容
5
AC穿心
数字输入
输入高电压,V
INH
输入低电压,V
INL
输入漏电流
输入电容
5
输入的码
动态性能
5
输出电压摆率
输出电压建立时间
正满量程变化
负满量程变化
数字馈通
数字串扰
6
电源
V
DD
范围
V
SS
范围
I
DD
@ 25°C
T
民
给T
最大
I
SS
@ 25°C
T
民
给T
最大
(V
DD
= 10.8 V至16.5 V ; V
SS
= -5V 10 % ; GND = 0 V ; V
REF
= 2 V至+10 V
1
; R
L
= 2 kΩ的,C
L
除非另有= 100 pF的
注意。 )所有规格牛逼
民
给T
最大
除非另有说明。
B
VERSION
2
8
±
2
±
1
±
1
±
1
±
25
±
30
2
2至10个
2
500
–70
2.4
0.8
±
1
8
二进制
2
5
5
50
50
10.8/16.5
–4.5/–5.5
16
20
14
18
C
VERSION
8
±
1
±
1/2
±
1
±
1/2
±
15
±
20
2
2至10个
2
500
–70
2.4
0.8
±
1
8
二进制
2
5
5
50
50
10.8/16.5
–4.5/–5.5
16
20
14
18
T
VERSION
8
±
2
±
1
±
1
±
1
±
25
±
30
2
2至10个
2
500
–70
2.4
0.8
±
1
8
二进制
2
5
5
50
50
10.8/16.5
–4.5/–5.5
16
22
14
20
U
VERSION
8
±
1
±
1/2
±
1
±
1/2
±
15
±
20
2
2至10个
2
500
–7 0
2.4
0.8
±
1
8
二进制
2
5
5
50
50
10.8/16.5
–4.5/–5.5
16
22
14
20
单位
位
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
毫伏最大
毫伏最大
kΩ的分
V MIN / V最大
kΩ的分
pF的最大
dB典型值
V分钟
V最大
A
最大
pF的最大
条件/评论
V
DD
= +15 V
±
10%, V
REF
= +10 V
保证单调性
典型的温度系数为5ppm / °下与V
REF
= +10 V
典型的温度系数为30
μV/°C
V
OUT
= +10 V
当每个DAC装有全1时发生。
V
REF
= 8 V P-P正弦波@ 10 kHz的
V
IN
= 0 V或V
DD
V / μs的分
s
最大
s
最大
纳伏秒(典型值)
纳伏秒(典型值)
V MIN / V最大
V MIN / V最大
最大mA
最大mA
输出空载; V
IN
= V
INL
或V
INH
最大mA
最大mA
V
REF
= 10 V ;建立时间
±
1/2最低位
V
REF
= 10 V ;建立时间
±
1/2最低位
代码转换全0至全1 。 V
REF
= 0 V;
WR
= V
DD
代码转换全0至全1 。 V
REF
= +10 V;
WR
= 0 V
对于指定的性能
对于指定的性能
输出空载; V
IN
= V
INL
或V
INH
单电源
静态性能
决议
总非调整误差
3
微分非线性
最小负载电阻
参考输入
输入阻抗
输入电容
5
数字输入
(V
DD
= +15 V 10%, V
SS
; = GND = 0 V ; V
REF
= 10 V ,R
L
= 2 kΩ的,C
L
= 100pF的,除非另有说明)。
AII规格牛逼
民
给T
最大
除非另有说明。
8
±
2
±
1
2
2
500
5
8
±
1
±
1
2
2
500
8
±
2
±
1
2
2
500
8
±
1
±
1
2
2
500
位
LSB(最大值)
LSB(最大值)
kΩ的分
kΩ的分
pF的最大
保证单调性
V
OUT
= +10 V
当每个DAC装有全1时发生。
按照双电源规格
2
5
7
50
50
13.5/16.5
16
20
2
5
7
50
50
13.5/16.5
16
20
2
5
7
50
50
13.5/16.5
16
22
2
5
7
50
50
13.5/16.5
16
22
5
6
动态性能
输出电压摆率
输出电压建立时间
正满量程变化
负满量程变化
数字馈通
数字串扰
6
电源
V
DD
范围
I
DD
@ 25°C
T
民
给T
最大
V / μs的分
s
最大
s
最大
纳伏秒(典型值)
纳伏秒(典型值)
V MIN / V最大
最大mA
最大mA
建立时间
±
1/2最低位
建立时间
±
1/2最低位
代码转换全0至全1 。 V
REF
= 0 V;
WR
= V
DD
代码转换全0至全1 。 V
REF
= +10 V,
WR
= 0 V
对于指定的性能
输出空载; V
IN
= V
INL
或V
INH
笔记
1
V
OUT
必须小于V
DD
3.5 V ,以确保正确的操作。
2
温度范围如下:
B,C版本; -40 ° C至+ 85°C
T,U版本; -55 ° C至+ 125°C
3
总非调整误差包括零代码误差,相对精度和满量程误差。
4
后零码错误计算进行了调整出来。
在25℃下的样品进行测试,以确保遵守。
传送给一个转换器的输出的干扰脉冲(未寻址的方式) ,由于一
变化的数字输入码到另一个地址转换器。
特定网络阳离子如有更改,恕不另行通知。
–2–
REV 。一
AD7228A
+5 V电源供电
参数
静态性能
决议
相对精度
微分非线性
满量程误差
零代码错误
@ 25°C
T
民
给T
最大
参考输入
基准电压输入范围
参考输入电阻
参考输入电容
电源要求
正电源电压范围
正电源电流
@ 25°C
T
民
给T
最大
负电源电流
@ 25°C
T
民
给T
最大
8
±
2
±
1
±
4
±
30
±
40
1.2
1.3
2
500
4.75/5.25
16
20
14
18
(V
DD
= +5 V 5%, V
SS
; = 0 -5 V 10 % , GND = 0 V ,V
REF
= + 1.25V ,R
L
= 2 K,C
L
= 100 pF的
除非另有说明。 ) AII规格
民
给T
最大
除非另有说明。
C
VERSION
8
±
2
±
1
±
2
±
20
±
30
1.2
1.3
2
500
4.75/5.25
16
20
14
18
T
VERSION
8
±
2
±
1
±
4
±
30
±
40
1.2
1.3
2
500
4.75/5.25
16
22
14
20
U
VERSION
8
±
2
±
1
±
2
±
20
±
30
1.2
1.3
2
500
4.75/5.25
16
22
14
20
单位
位
LSB(最大值)
LSB(最大值)
LSB(最大值)
毫伏最大
毫伏最大
V分钟
V最大
kΩ的分
pF的最大
V MIN / V最大
A
最大
A
最大
A
最大
A
最大
对于指定的性能
条件/评论
B
VERSION
保证单调性
笔记
所有的规格为每双电源规格,除了负满标度稳定时间当V
SS
= 0 V.
特定网络阳离子如有更改,恕不另行通知。
开关特性
1, 2
参数
t
1
t
2
t
3
t
4
t
5
限为25℃
所有等级
0
0
70
10
95
(参见图1,图2; V
DD
= +5 V
5 %或10.8 V至16.5 V ; V
SS
= 0 V或-5 V
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
10%)
在T限制
民
, T
最大
( B,C版本)
0
0
90
10
120
在T限制
民
, T
最大
( T,U版本)
0
0
100
10
150
地址
WR
建立时间
地址
WR
保持时间
数据有效到
WR
建立时间
数据有效到
WR
保持时间
把脉冲宽度
笔记
1
在25℃下的样品进行测试,以确保遵守。从10%所有输入的上升和下降时间测量+5 V至90 % ,T
R
= t
F
= 5纳秒。
2
定时测量参考电平是
V
INH
+
V
INL
2
接口逻辑信息
地址线A0 , A1和A2选择哪个DAC接收数据
从输入口。表一显示了选择表
8个DAC与图1中示出所输入的控制逻辑。
当
WR
信号为低时,所选择的DAC的输入锁存器
是透明的,并且它的输出响应于活动上的数据
总线。这些数据在锁存到地址锁存器DAC
上升沿
WR 。
而
WR
为高电平时,模拟输出保持
在相应于在各自保持的数据的值
锁存器。
表一AD7228A真值表
AD7228A控制输入
WR
A2
A1
H
L
X
L
L
L
L
L
H
H
H
H
X
L
L
L
H
H
L
L
H
H
A0
X
L
L
H
L
H
L
H
L
H
AD7228A
手术
无操作
设备未选定
DAC 1透明
DAC锁存1
DAC 2透明
DAC 3透明
DAC 4透明
DAC 5透明
DAC 6透明
DAC 7透明
DAC 8透明
图1.输入控制逻辑
g
L
L
L
L
L
L
L
H =高状态L =低电平状态X =无关
图2.写周期时序图
REV 。一
–3–
AD7228A
绝对最大额定值
1
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V , 17 V
V
DD
到V
SS
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . –0.3 V, +24 V
数字输入电压至GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V ,V
DD
V
REF
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V ,V
DD
V
OUT
到GND
2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . V
SS
, V
DD
功率耗散(任何套餐)到+ 75°C 。 。 。 。 。 。 。 1000毫瓦
额定值下降75℃以上通过。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2.0毫瓦/°C的
工作温度
商用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
工业。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
扩展。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55 ° C至+ 125°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
引线温度(焊接, 10秒) 。 。 。 。 。 。 。 。 。 。 。 + 300℃
笔记
1
条件超过上述“绝对最大额定值”,可能会导致
永久损坏设备。这是一个额定值只和功能
该设备在这些或以上的任何其它条件的操作指示的
本规范的业务部门是不是暗示。暴露在绝对
最大额定值条件下工作会影响器件的可靠性。
2
输出可以被短路到任何电压范围V
SS
到V
DD
只要该
封装的功耗不超过。典型的短路电流为
短到GND或V
SS
为50毫安。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD7228A具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
销刀豆网络gurations
DIP和SOIC
PLCC
电路信息
D / A部分
警告!
ESD敏感器件
该AD7228A包含八个相同, 8位,电压模式
数字 - 模拟转换器。从CON组的输出电压
流器具有相同的极性作为基准电压,使
单电源工作。一种新型DAC开关对安排
在AD7228A允许的基准电压范围为+ 2V至
从V操作时+10 V
DD
+15 V.每个DAC组成
高度稳定,薄膜, R-2R梯形和8高速的
NMOS开关。的简化电路图对一个信道
示于图3。注意, V
REF
和GND是共同的
所有8个DAC 。
订购指南
模型
1
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-55 ° C至+ 125°C
-55 ° C至+ 125°C
总
未经调整
错误( LSB)的
±
2最大
±
1 MAX
±
2最大
±
1 MAX
±
2最大
±
1 MAX
±
2最大
±
1 MAX
±
2最大
±
1 MAX
包
选项
2
N-24
N-24
P-28A
P-28A
R-24
R-24
Q-24
Q-24
Q-24
Q-24
图3. D / A简化电路图
AD7228ABN
AD7228ACN
AD7228ABP
AD7228ACP
AD7228ABR
AD7228ACR
AD7228ABQ
AD7228ACQ
AD7228ATQ
3
AD7228AUQ
3
笔记
1
如需订购MIL -STD - 883 , B类加工零件,添加/ 883B部件号。
请联系您当地的销售办事处为军事数据表和可用性。
2
N =塑料DIP ; P =塑料有引线芯片载体( PLCC ) ; Q = CERDIP ;
R =小外形集成电路( SOIC ) 。
3
这些等级将可用于只/ 883B的处理。
在V输入阻抗
REF
该AD7228A的引脚是
八个单独的DAC参考的并联组合IN-
把阻抗。这是代码的依赖,并可能从2 kΩ到
无穷大。出现最低的输入阻抗,当所有8
DAC的装载有数字代码01010101.因此,它是
重要的是,外部参考源呈现低输出
把阻抗与V
REF
在AD7228A下终端
不断变化的负载条件。由于瞬态电流在为参考
在数字码输入ENCE变化0.1
F
(或更高版本)
去耦电容建议在V
REF
输入DC
应用程序。在参考终端节点的电容是
也依赖于代码,通常各不相同,从120 pF到
350 pF的。
每个V
OUT
销可以被认为是数字可编程
电压源的输出电压:
V
OUTN
= D
N
V
REF
哪里
D
N
为数字输入的分数表示
码,并且可以从0变到255/256 。
输出阻抗,输出缓冲放大器,作为
在以下部分中描述。
–4–
REV 。一
AD7228A
OP放大器部分
电源电流
各电压模式的D / A转换器的输出由一个统一缓冲
同相增益放大器CMOS 。此缓冲放大器是
有2 kΩ和100 pF负载测试,但通常驾驶
2 kΩ和500 pF负载。
该AD7228A可以操作单个或双电源供电。操作
该部分由单电源或双电源对正性无影响
去稳定时间。但是,负向建立时间
接近0伏在单一电源电压会比略长
建立时间为双电源供电。此外,为了确保
输出电压可以到0 V的单电源供电,一个晶体管
器的输出作为无源上拉下来作为输出电压
年龄接近0V。其结果是,放大器的吸收能力是
减小输出电压接近0 V单电源。双
电源供电, 400全吸收能力
A
在25℃下是
保持在整个输出电压范围。单支持
输出层吸收能力,如图4负
V
SS
还给出了改进的输出放大器的性能,允许
一个扩展的输入参考电压范围和布施改善
压摆率的输出。
该AD7228A具有最大我
DD
规格为22 mA和
最多我
SS
20毫安在-55° C至+ 125°C温度
TURE范围。这个最大电流规范实际上DE-
上由电流在-55 ℃。图6示出一个典型的曲线图
的电源电流与温度的关系。
图6.电源电流与温度的关系
运用这一AD7228A
单极性输出操作
图4.单电源吸收电流
从放大器输出宽带噪声为300
V
峰 - 峰值。图5示出噪声谱密度的曲线图
与频率的关系。
这种操作对的每个信道的基本模式
AD7228A ,与具有相同的正宝的输出电压
larity为V
REF
。对于单极性输出操作连接
在图7中示出AD7228A可以从单个操作
电源或双电源概述更早。在基准电压
输入绝不能消极相对于GND 。如果不
遵守本注意事项可能会导致寄生晶体管和行动
可能发生的设备损坏。码表的单极性输出
操作示于表II中。
图5.噪声频谱密度与频率的关系
数字输入
该AD7228A数字输入与TTL或兼容
5 V CMOS电平。所有的逻辑输入静态保护的MOS
门具有小于1 nA的典型输入电流。内部IN-
把保护片上分布式的二极管来实现。
REV 。一
–5–
图7.单极性输出电路