a
特点
完全符合标准和增强型GSM
规范
-11 dBm的输入1 dB压缩点
0 dBm的输入的第三阶截取
10分贝SSB噪声系数( 50 )
DC - 500 MHz的RF和LO带宽
线性中频放大器器
呈线性dB和稳定的温度
电压增益控制
正交解调器
板载锁相正交振荡器
解调IF的5 MHz到50 MHz的
低功耗
8毫安在Midgain
2休眠模式操作
2.7 V至5.5 V的操作
接口AD7013 , AD7015和AD6421基带
转换器
20引脚SSOP
GSM 3 V接收器IF子系统
AD6459
功能框图
LO
I
RF
BPF
PLL
Q
收益
控制
FREF
AD6459
概述
该AD6459为3V ,低功率接收机中频子系统
工作在输入频率高达500 MHz和国际单项
从5兆赫到50兆赫。它是运行在最优化
GSM , DCS1800和PCS1900接收器。它由一个混合器,
IF放大器, I和Q解调器,一个锁相quadra-
TURE振荡器,一个精确的AGC子系统,以及一个偏置系统
与外部电源关闭。
在AD6459的低噪声,高拦截混频器是一个doubly-
平衡Gilbert单元类型。它的标称-11 dBm的输入 -
提到1 dB压缩点和0 dBm的输入参考
三阶截。在AD6459的调音台部分也
包括一个本地振荡器(LO)的前置放大器,这降低了
所需的LO驱动,以-16 dBm的。
增益控制输入端接受一个外部增益控制电压
从外部AGC检测器或DAC的输入。它提供了一个
80分贝增益范围为27毫伏/ dB的增益调整。
I和Q解调器提供同相和正交
基带输出与ADI公司的AD7013的接口
( IS54 , TETRA , MSAT ) AD7015和AD6421 ( GSM ,
DCS1800 , PCS1900 )基带转换器。板载
正交压控振荡器是由外部提供锁相到的IF信号
驱动I和Q解调器。此锁定的参考信号是
通常通过一个外部的VCTCXO的控制下提供
电台的数字处理器。该AD6459还可以提供
N-二PSK和N -QAM的许多非TDMA解调
与外部的模拟载波恢复系统时系统
如科斯塔斯环。最后,该压控振荡器可以是锁相环
到的频率故意从IF偏移如在
案例一拍频振荡器( BFO )导致
产品检测CW或SSB的。
在AD6459使用的电源电压范围为2.7 V至5.5 V的过
温度范围为-40 ° C至+ 85°C 。操作是通过一个使能
CMOS逻辑电平;反应时间通常为< 80
s.
当
禁止时,备用电流减小到2
A.
在AD6459采用20引脚小外形( SSOP )
表面贴装封装。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
万维网网站: http://www.analog.com
传真: 617 / 326-8703
ADI公司, 1996年
AD6459–SPECIFICATIONS
( @ T = 25 ℃, V = 3.0V, GREF = 1.2 V时,除非另有说明)
A
P
模型
参数
动态性能
混频器
最大RF和LO频率
AGC转换增益变化
输入1 dB压缩点
输入三阶截取
SSB噪声系数
1
混频器的输出带宽,在MXOP
IF放大器
AGC增益变化
输入参考噪声
输入阻抗
带宽
I和Q解调器
解调增益
输出电压范围
输出电压共模电平
输出失调电压
在正交误差
幅度匹配
I / Q输出带宽
输出电阻
增益控制
总的增益控制范围
控制电压范围在GAIN
增益调整
收益法的一致性
偏置电流GREF
输入电阻为GAIN
PLL
频带
相位噪声
采集时间
输入驱动电平( FREF )
POWER- DOWN接口
逻辑阈值
输入电流为逻辑高电平
开启响应时间
关断响应时间
待机电流
电源
供应范围
电源电流
工作温度
T
民
给T
最大
条件
民
AD6459ARS
典型值
最大
单位
0.2 V < V
收益
< 2.25 V
@ V
收益
= 0.2 V
@ V
收益
= 0.2 V
@ Z
S
= 50
,
F
RF
= 240兆赫,女
LO
= 229.3兆赫在-16 dBm的
@ -3分贝
0.2 V < V
收益
<2.25 V
AC短路输入
@ V
收益
= 0.2 V
@ -3分贝
500
-3至+16
–11
0
10
80
-13至+46
3
5
50
17
兆赫
dB
DBM
DBM
dB
兆赫
dB
纳伏/赫兹÷
k
兆赫
dB
V
P
– 0.2 V
V
150
mV
3.5
度
dB
兆赫
k
dB
V
毫伏/分贝
dB
A
k
兆赫
度RMS
s
mV
V
A
s
s
A
5.5
V
mA
°C
°C
差, IRXP , IRXN , QRXP , QRXN
(不是电源相关)
差,V
收益
= GREF
从我对Q, IF = 13 MHz差分
我到q
C
负载
= 10 pF的
每个引脚
混频器+ IF +解调, 0.2 V < V
收益
<2.25 V
0.3
1.5
–150
1.5
0.25
2
4.7
76
0.2
23
27
±
0.5
0.5
20
2.4
32
5
IF = 19.5兆赫,建议使用过滤器
100
逻辑高,功率可达
完全满足产品规格( PLL锁定)
200
A
电源电流
1.5
75
80
1
2
2.7
@ V
收益
= 1.2 V
操作至3.3 V电源电压最低
操作以2.7 V电源电压最低
–40
–25
8
0.5
80
50
VPOS
+85
+85
笔记
1
包括中频噪音和使用建议的过滤器,在V
收益
= 0.2 V.
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
AD6459
绝对最大额定值
1
引脚连接
电源电压VPS1 , VPS2到COM1 , COM2 。 。 。 。 。 +5.5 V
内部功耗
2
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 600毫瓦
工作温度范围。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
焊接温度,焊接( 60秒) 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃
笔记
1
条件超过上述“绝对最大额定值”,可能会导致
永久损坏设备。这是一个额定值只和功能
该设备在这些或以上的任何其它条件的操作指示的
本规范的操作部分是不是暗示。暴露在绝对
最大额定条件下,其额定条件下长时间
可能会影响器件的可靠性。
2
热特性: 20引脚SSOP封装:
θ
JA
= 126 ° C / W 。
20引脚SSOP ( RS - 20 )
FREF 1
COM1 2
PRUP 3
LOIP 4
5 RFLO
20 VPS1
19 FLTR
18 VPS2
17 IRXP
AD6459
16 IRXN
顶视图
RFHI 6 (不按比例) 15 QRXP
COM2 7
GREF 8
MXOP 9
14 QRXN
13 GAIN
12 IFIM
11 IFIP
订购指南
MXOM 10
模型
AD6459ARS
温度
范围
-25 ° C至+ 85°C
2.7 V至5.5 V
-40 ° C至+ 85°C
3.3 V至5.5 V
包
描述
20引脚塑封
SSOP
包
选项
RS-20
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
针
LABEL
FREF
COM1
PRUP
LOIP
RFLO
RFHI
COM2
GREF
MXOP
MXOM
IFIP
IFIM
收益
QRXN
QRXP
IRXN
IRXP
VPS2
FLTR
VPS1
描述
频率基准输入
常见的1
上电输入
本地振荡器输入
RF “低”输入
RF “高”输入
常见的2
增益参考输入
混频器的输出“加”
混频器的输出“减”
如果输入“加”
如果输入“减”
增益控制输入
Q输出“负”
Q输出“正”
我输出“负”
我输出“正”
VPOS供应2
PLL环路滤波器
VPOS供应1
功能
解调LO输入。可以是3 V CMOS输入或>100 mV峰峰值。
交流耦合,实现最低待机电流。
地面上。
CMOS兼容电控制; <1.5 V = OFF , >1.5 V = ON 。
交流耦合LO输入。需要50 mV的P-P的车程, 500 mV的P-P最大值。
混频器的差分输入。 AC耦合。
混频器的差分输入。 AC耦合。
地面上。
高阻抗输入。设置增益调整,通常1.2 V.
混频器的差分输出。参见图22 。
混频器的差分输出。参见图22 。
可变增益放大器的差分输入。 AC耦合。
可变增益放大器的差分输入。 AC耦合。
0.2 V - 2.4 V采用3 V电源。最大增益为0.2 V.
差分Q输出。输出电阻4.7 kΩ的。
差分Q输出。输出电阻4.7 kΩ的。
差分I输出。输出电阻4.7 kΩ的。
差分I输出。输出电阻4.7 kΩ的。
电源电压。
系列RC环路滤波器。连接到VPS2 。
电源电压。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD6459具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
第0版
–3–