a
特点
IF子系统
通
调制器
可变增益前置放大器具有自动增益控制范围13分贝
混频器
AGC检波器
运算放大器的低噪声放大器的偏置
ECL到CMOS电平转换器
超低功耗设计
2.7 V工作电压
4.8毫安电流消耗
断电控制
小型20引线SSOP封装
应用
FLEX ,反射接收器
多模式接收机
通
概述
IF子系统
AD6140
的AD6140是一个带通
Σ
ADC IF IC,适用于需要接收器
高动态范围和多个滤波器带宽。有
外部抽取滤波器,它创建一个多位模拟到数字
转换器。该AD6140包含一个可变增益,低噪声
前置放大器,混频器, AGC检波器,带通
Σ
调制器,一个
ECL到CMOS电平转换器的系统时钟,以及
辅助放大器,用于偏置的离散LNA的用途。这是DE-
签署与摩托罗拉的反射芯片组解决方案进行操作。
联系摩托罗拉直接有关的更多信息
反射芯片组解决方案。随着数据和时钟输出的CMOS
逻辑电平,它连接到一个外部的抽取滤波器。它有
一个20引脚塑料SSOP ,工作在-40 ° C至+ 85°C
工业级温度范围在2.7 V.
功能框图
LO_IN +
LO_IN-
MIXER POST
扩音器
AD6140
_DATA_OUT
调制器
_CLOCK_OUT
前置放大器
IF_INPUT
LNA_SENSE
LNA_FORCE
LNA BIAS
扩音器
混频器
AGC
探测器
电路
ECL - TO- CMOS
电平转换器
BUFFER_VDD
CLK_IN +
CLK_IN-
AGC_CAPACITOR
0.1 F
AGC_TC_SELECT
偏置系统
BUFFER_GND
VOLTAGE_REFERENCE_IN
R
INT
AVDD AGND DGND DVDD POWER_DOWN
BIAS_RESISTOR
39k
FLEX和Reflex是Motorola,Inc.的商标。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 1998年
AD6140–SPECIFICATIONS
(T = 25 ℃, V
A
CC
= 2.7V, VOLTAGE_REFERENCE_IN = 1V ,除非另有说明)
民
TYP MAX
单位
规范
整体
条件
VOLTAGE_REFERENCE_IN = 1 V
±
5 % DC ,
IF = 49.6兆赫
LO = 49.792 MHz或49.408兆赫, 200 mV的P-P
差分输入
时钟= 6.144兆赫, 800 mV的P-P差分ECL
输入,时钟不对称= 50
±
2.5%
在最大增益
在最大增益,外部端子
在IF_INPUT (引脚19 )
在IF_INPUT (引脚19 )
6.25 kHz带宽集中在192千赫
输入三阶截点
噪声系数
输入阻抗
输入电容
动态范围
最大增益
最小增益
AGC检波器
AGC阈值
电容充电电流
ECL - TO- CMOS电平
翻译者
时钟输出驱动器
时钟不对称
LNA偏置电压放大器
LNA_FORCE
LNA_SENSE输入电压范围
POWER- DOWN接口
逻辑阈值
开启响应时间
关断响应时间
电源
电源电压
电源电流
掉电电流
工作温度范围
特定网络阳离子如有更改,恕不另行通知。
–27
76
–19
10.5
2.5
12
83
29.5
16
–24
2.8
50
DBM
dB
k
pF
dB
dB
dB
DBM
A
nA
AGC_TC_SELECT输入=逻辑低电平( FAST AGC )
AGC_TC_SELECT输入=逻辑高电平( SLOW AGC )
VDD (至VDD - 0.8 V ),水平差
5 pF负载
5 pF负载
2.9 V LNA_SENSE ,最小增益
2.6
±
2.5
1.7
VDD
0.7
100
100
2.5
2.9
5.75
+85
V P-P
%
V
V
V
s
s
V
mA
A
°C
VDD - 0.3
有效数据输出
典型的掉电电源电流
掉电输入:逻辑低电平= ON , IF_Input = 0 V
掉电输入:逻辑高电平= OFF
–40
4.8
3
–2–
第0版
AD6140
绝对最大额定值
1
引脚配置
20
AVDD
19
IF输入
18
AGND
17
电压基准,
电源电压为地。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +5.5 V
内部功耗
2
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 50毫瓦
工作温度范围。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
焊接温度,焊接( 60秒) 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的任何其他条件,在操作说明
本规范的部分,是不是暗示。暴露在绝对最大额定值
为延长额定条件下长时间工作会影响器件的条件
可靠性。
2
热特性:
20引脚SSOP :
θ
JA
= 126 ° C / W 。
LNA力
1
LNA SENSE
2
CLK IN +
3
CLK IN-
4
BUFFER GND
5
AD6140
16
偏置电阻
数据输出
6
顶视图
15
LO IN-
(不按比例)
14
在LO +
CLOCK OUT
7
BUFFER VDD
8
掉电
9
AGC TC SELECT
10
13
AGC电容
12
DGND
11
DVDD
订购指南
模型
AD6140ARS
AD6140ARSRL
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
包
描述
收缩型小外形封装
20引脚塑封SSOP在磁带和卷盘
包
选项
RS-20
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD6140具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
第0版
–3–
AD6140
引脚功能说明
针
No
1
2
3
针
名字
LNA_FORCE
LNA_SENSE
CLK_IN +
功能
输出偏置离散LNA
输入偏置离散LNA
积极的6.144 MHz的ADC时钟输入
适用的信号电平
从0 V ( LNA OFF)输出范围为2.7 V
VDD到VDD - 0.3 V输入
800 mV的P-P的差分输入
VDD到VDD - 0.8 V水平
直接耦合到1500
阻抗
800 mV的P-P的差分输入
VDD到VDD - 0.8 V水平
直接耦合到1500
阻抗
引脚连接到地
CMOS逻辑电平
CMOS逻辑电平
数字电源输入
CMOS逻辑电平; 0 V = ON , VPOS = OFF
CMOS逻辑电平; 0 V =快速模式,
VPOS =低速模式
4
CLK_IN-
负6.144 MHz的ADC时钟输入
5
6
7
8
9
10
BUFFER_GND
ΣΔ_DATA_OUT
ΣΔ_CLOCK_OUT
BUFFER_VDD
掉电
AGC_TC_SELECT
11
12
13
14
15
16
17
18
19
20
DVDD
DGND
AGC_CAPACITOR
LO_IN +
LO_IN-
BIAS_RESISTOR
VOLTAGE_REFERENCE_IN
AGND
IF_INPUT
AVDD
ECL到CMOS电平转换器接地
Σ
ADC的串行数据输出
6.144 MHz的ADC时钟输出
ECL到CMOS电平转换器VDD
打开IC关闭和打开
AGC时间常数选择;变化
AGC电容充电电流由56 : 1 ,
其中, FAST AGC电流为56 × SLOW
AGC电流
数字电源输入
数字地
充电/放电电流为AGC
积分电容器
积极的LO输入
负LO输入
接地电阻设置总体偏差
电流和功耗
ADC参考电压输入
模拟地
IF输入
模拟电源输入
引脚连接到数字电源
引脚连接到地
AGC集成电容器
接地
200 mV的P-P的差分输入;国内
交流耦合至1500
阻抗
200 mV的P-P差分输入,内部
交流耦合至1500
阻抗
39 kΩ的电阻连接到地
调节和过滤1.0 V
±
5 %输入
引脚连接到地
通常情况下16.4
V
P-P以65.2 mV的P-P
引脚连接到模拟电源
–4–
第0版