添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第117页 > AD5663
2.7 V至5.5 V , 250 μA ,轨到轨输出,
双16位
属于nanoDAC
AD5663
特点
低功耗,双16位
属于nanoDAC
相对精度: ± 12 LSB的最大值
通过设计保证单调
10引脚MSOP和3mm × 3毫米LFCSP_WD
2.7 V至5.5 V电源供电
每通道关断
上电复位至零标度或中间电平
硬件LDAC和CLR功能
串行接口;高达50 MHz
功能框图
V
DD
LDAC
输入
注册
接口
逻辑
输入
注册
DAC
注册
STRING
DAC B
卜FF器
V
OUT
B
DAC
注册
STRING
DAC A
V
REF
SCLK
SYNC
DIN
卜FF器
V
OUT
A
AD5663
POWER- ON
RESET
掉电
逻辑
05855-001
LDAC CLR
GND
应用
过程控制
数据采集系统
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
图1 。
表1.相关设备
产品型号
AD5623R/AD5643R/AD5663R
描述
2.7 V至5.5 V ,双12位/ 14位/ 16位
DAC,内置基准
概述
的AD5663 ,的一个部件
属于nanoDAC
家族,是一种低功率,
双通道, 16位缓冲电压输出DAC,采用单
2.7 V至5.5 V电源供电,通过设计保证单调。
在AD5663需要一个外部基准电压来设置
DAC的输出范围。该器件内置一个上电
复位电路,确保DAC输出上电至0 V或
中间电平( AD5663-1 )并保持,直到出现一个有效的写操作
的地方。此外还具有省电功能,可降低
该设备480 nA的电流消耗5 V电源供电,
软件可选的输出负载,而在掉电模式。
这部分在正常工作时功耗低
特性,非常适合便携式电池供电设备。
的功率消耗为1.25毫瓦5 V时,下降到
2.4 μW在掉电模式。
在AD5663的片内精密输出放大器允许
要实现轨到轨输出摆幅。
该AD5663采用多功能三线式串行接口,
时钟速率高达50 MHz ,并兼容
标准SPI , QSPI , MICROWIRE 和DSP接口
标准。
产品亮点
1.
2.
3.
4.
双16位DAC ;的LSB的最大± 12的相对精度。
提供10引脚MSOP和10引脚3 mm × 3毫米
LFCSP_WD封装。
低功耗;典型功耗为0.6 mW的3 V和
1.25毫瓦5 V.
7 μs的最大建立时间。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
AD5663
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
功能框图............................................... ............... 1
概述................................................ ......................... 1
产品亮点................................................ ........................... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
AC特征................................................ ........................ 4
时序特性................................................ ................ 5
时序图................................................ ........................... 5
绝对最大额定值............................................... ............. 6
ESD注意事项................................................ .................................. 6
引脚配置和功能说明.............................. 7
典型性能特征............................................. 8
术语................................................. ................................... 12
工作原理............................................... ....................... 14
D / A部分.............................................. ................................... 14
电阻串................................................ ............................. 14
输出放大器................................................ ........................ 14
串行接口................................................ ............................ 14
输入移位寄存器............................................... ..................... 14
SYNC中断................................................ .......................... 15
上电复位.............................................. ............................ 15
软件复位................................................ ............................. 15
掉电模式.............................................. .................... 16
LDAC功能................................................ .......................... 16
微处理器接口................................................ ....... 18
应用................................................. .................................... 19
选择一个参考的AD5663 .................................... 19
使用引用作为电源为AD5663 .......... 19
双极性操作使用AD5663 ..................................... 20
利用AD5663具有电隔离接口.... 20
电源旁路和接地................................ 20
外形尺寸................................................ ....................... 21
订购指南................................................ .......................... 21
修订历史
4月6日 - 修订版0 :初始版
第0版|第24 2
AD5663
特定网络阳离子
V
DD
= 2.7 V至5.5 V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ; V
REF
= V
DD
;所有规格牛逼
给T
最大
中,除非另有说明。
表2中。
参数
静态性能
2
AD5663
决议
相对精度
微分非线性
零刻度误差
偏移误差
满量程误差
增益误差
零刻度误差漂移
3
增益温度COEF网络cient
直流电源抑制比
直流串扰
A级
1
最小值典型值
最大
B级
1
最小值典型值
最大
单位
条件/评论
16
±8
+2
±1
0.15
±2
±2.5
100
10
10
5
±16
±1
+10
±10
±1
±1.5
16
±6
+2
±1
0.15
±2
±2.5
100
10
10
5
V
DD
2
10
0.5
30
4
0
2
10
0.5
30
4
V
DD
±12
±1
+10
±10
±1
±1.5
最低位
最低位
mV
mV
% FSR的
% FSR的
μV/°C
PPM
dB
μV
μV / MA
μV
V
nF
nF
Ω
mA
μs
通过设计保证单调
载入DAC寄存器全0
载入DAC寄存器全1
对FSR /°C的
DAC编码=中间值,V
DD
± 10%
由于满量程输出变化
R
L
= 2 kΩ到GND或V
DD
由于负载电流变化
由于断电(每通道)
输出特性
2
输出电压范围
容性负载稳定性
直流输出阻抗
短路电流
开机时间
参考输入
参考电流
基准电压输入范围
参考输入阻抗
逻辑输入
3
输入电流
V
INL
,输入低电压
V
INH
,输入高电压
引脚电容
电源要求
V
DD
I
DD
(正常模式)
4
V
DD
= 4.5 V至5.5 V
V
DD
= 2.7 V至3.6 V
I
DD
(所有掉电
模式)
5
V
DD
= 4.5 V至5.5 V
V
DD
= 2.7 V至3.6 V
1
2
0
R
L
= ∞
R
L
= 2 kΩ
V
DD
= 5 V
走出掉电模式;
V
DD
= 5 V
V
REF
= V
DD
= 5.5 V, 3.6 V
170
0.75
26
200
V
DD
170
0.75
26
200
V
DD
μA
V
μA
V
V
pF
pF
V
±2
0.8
2
3
19
2.7
250
200
5.5
450
425
2.7
250
200
2
3
19
±2
0.8
所有数字输入
V
DD
= 5 V, 3 V
V
DD
= 5 V, 3 V
DIN ,SCLK和SYNC
LDAC和CLR
5.5
450
425
V
IH
= V
DD
和V
IL
= GND
μA
μA
V
IH
= V
DD
, V
IL
= GND
0.48
0.2
1
1
0.48
0.2
1
1
μA
μA
温度范围: A级和B级都等于-40 ° C至+ 105°C 。
Linearty使用减少了代码范围计算: AD5663 (代码512代码65024 ) 。输出卸载。
3
通过设计和特性保证,未经生产测试。
4
接口无效。所有DAC活跃。 DAC输出卸载。
5
两个DAC掉电。
第0版|第24 3
AD5663
AC特性
V
DD
= 2.7 V至5.5 V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ; V
REF
= V
DD
;所有规格牛逼
给T
最大
中,除非另有说明。
1
表3中。
参数
2
输出电压建立时间
压摆率
数模转换毛刺脉冲
数字馈通
参考穿心
数字串扰
模拟串扰
DAC至DAC串扰
乘法带宽
总谐波失真
输出噪声谱密度
输出噪声
1
2
典型值
4
1.8
10
0.1
90
0.1
1
1
340
80
120
100
15
最大
7
单位
μs
V / μs的
nV-s表示
nV-s表示
DBS
nV-s表示
nV-s表示
nV-s表示
千赫
dB
纳伏/赫兹÷
纳伏/赫兹÷
μV
p-p
条件/评论
1/4到3/4的规模稳定在±2 LSB
1 LSB变化主进位
V
REF
= 2 V ±0.1 V P-P ,频率10 Hz至20 MHz的
V
REF
= 2 V ±0.1 V P-P
V
REF
= 2 V ±0.1 V P-P ;频率= 10千赫
DAC编码=中间值, 1千赫
DAC编码=中间值, 10千赫
0.1赫兹到10赫兹
通过设计和特性保证,未经生产测试。
参见术语部分。
第0版|第24 4
AD5663
时序特性
所有输入信号均采用t指定
R
= t
F
= 1纳秒/ V( 10 %90 %的V
DD
)和定时从一个电压电平(V
IL
+ V
IH
)/2.
V
DD
= 2.7 V至5.5 V ;所有规格牛逼
给T
最大
中,除非另有说明。
1
表4 。
参数
t
1 2
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
1
2
在T限制
, T
最大
V
DD
= 2.7 V至5.5 V
20
9
9
13
5
5
0
15
13
0
10
15
5
0
300
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
条件/评论
SCLK周期时间
SCLK高电平时间
SCLK低电平时间
SYNC到SCLK下降沿建立时间
数据建立时间
数据保持时间
SCLK下降沿到SYNC上升沿
最小SYNC高电平时间
SYNC上升沿到SCLK秋天忽视
SCLK下降沿到SYNC秋天忽视
LDAC脉冲宽度低
SCLK下降沿到LDAC上升沿
CLR脉冲宽度低
SCLK的下降沿到LDAC下降沿
CLR脉冲激活时间
通过设计和特性保证;未经生产测试。
最大SCLK频率为50兆赫在V
DD
= 2.7 V至5.5 V.
时序图
t
10
SCLK
t
1
t
9
t
8
SYNC
t
4
t
3
t
2
t
7
t
5
DIN
DB23
t
6
DB0
t
14
LDAC
1
t
11
t
12
LDAC
2
CLR
t
13
t
15
05855-002
V
OUT
1
异步LDAC更新模式。
2
同步LDAC更新模式。
图2.串行写操作
第0版|第24 5
2.7 V至5.5 V , 250 μA ,轨到轨输出,
双16位
属于nanoDAC
AD5663
特点
低功耗,双16位
属于nanoDAC
相对精度: ± 12 LSB的最大值
通过设计保证单调
10引脚MSOP和3mm × 3毫米LFCSP_WD
2.7 V至5.5 V电源供电
每通道关断
上电复位至零标度或中间电平
硬件LDAC和CLR功能
串行接口;高达50 MHz
功能框图
V
DD
LDAC
输入
注册
接口
逻辑
输入
注册
DAC
注册
STRING
DAC B
卜FF器
V
OUT
B
DAC
注册
STRING
DAC A
V
REF
SCLK
SYNC
DIN
卜FF器
V
OUT
A
AD5663
POWER- ON
RESET
掉电
逻辑
05855-001
LDAC CLR
GND
应用
过程控制
数据采集系统
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
图1 。
表1.相关设备
产品型号
AD5623R/AD5643R/AD5663R
描述
2.7 V至5.5 V ,双12位/ 14位/ 16位
DAC,内置基准
概述
的AD5663 ,的一个部件
属于nanoDAC
家族,是一种低功率,
双通道, 16位缓冲电压输出DAC,采用单
2.7 V至5.5 V电源供电,通过设计保证单调。
在AD5663需要一个外部基准电压来设置
DAC的输出范围。该器件内置一个上电
复位电路,确保DAC输出上电至0 V或
中间电平( AD5663-1 )并保持,直到出现一个有效的写操作
的地方。此外还具有省电功能,可降低
该设备480 nA的电流消耗5 V电源供电,
软件可选的输出负载,而在掉电模式。
这部分在正常工作时功耗低
特性,非常适合便携式电池供电设备。
的功率消耗为1.25毫瓦5 V时,下降到
2.4 μW在掉电模式。
在AD5663的片内精密输出放大器允许
要实现轨到轨输出摆幅。
该AD5663采用多功能三线式串行接口,
时钟速率高达50 MHz ,并兼容
标准SPI , QSPI , MICROWIRE 和DSP接口
标准。
产品亮点
1.
2.
3.
4.
双16位DAC ;的LSB的最大± 12的相对精度。
提供10引脚MSOP和10引脚3 mm × 3毫米
LFCSP_WD封装。
低功耗;典型功耗为0.6 mW的3 V和
1.25毫瓦5 V.
7 μs的最大建立时间。
第0版
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
AD5663
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
功能框图............................................... ............... 1
概述................................................ ......................... 1
产品亮点................................................ ........................... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
AC特征................................................ ........................ 4
时序特性................................................ ................ 5
时序图................................................ ........................... 5
绝对最大额定值............................................... ............. 6
ESD注意事项................................................ .................................. 6
引脚配置和功能说明.............................. 7
典型性能特征............................................. 8
术语................................................. ................................... 12
工作原理............................................... ....................... 14
D / A部分.............................................. ................................... 14
电阻串................................................ ............................. 14
输出放大器................................................ ........................ 14
串行接口................................................ ............................ 14
输入移位寄存器............................................... ..................... 14
SYNC中断................................................ .......................... 15
上电复位.............................................. ............................ 15
软件复位................................................ ............................. 15
掉电模式.............................................. .................... 16
LDAC功能................................................ .......................... 16
微处理器接口................................................ ....... 18
应用................................................. .................................... 19
选择一个参考的AD5663 .................................... 19
使用引用作为电源为AD5663 .......... 19
双极性操作使用AD5663 ..................................... 20
利用AD5663具有电隔离接口.... 20
电源旁路和接地................................ 20
外形尺寸................................................ ....................... 21
订购指南................................................ .......................... 21
修订历史
4月6日 - 修订版0 :初始版
第0版|第24 2
AD5663
特定网络阳离子
V
DD
= 2.7 V至5.5 V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ; V
REF
= V
DD
;所有规格牛逼
给T
最大
中,除非另有说明。
表2中。
参数
静态性能
2
AD5663
决议
相对精度
微分非线性
零刻度误差
偏移误差
满量程误差
增益误差
零刻度误差漂移
3
增益温度COEF网络cient
直流电源抑制比
直流串扰
A级
1
最小值典型值
最大
B级
1
最小值典型值
最大
单位
条件/评论
16
±8
+2
±1
0.15
±2
±2.5
100
10
10
5
±16
±1
+10
±10
±1
±1.5
16
±6
+2
±1
0.15
±2
±2.5
100
10
10
5
V
DD
2
10
0.5
30
4
0
2
10
0.5
30
4
V
DD
±12
±1
+10
±10
±1
±1.5
最低位
最低位
mV
mV
% FSR的
% FSR的
μV/°C
PPM
dB
μV
μV / MA
μV
V
nF
nF
Ω
mA
μs
通过设计保证单调
载入DAC寄存器全0
载入DAC寄存器全1
对FSR /°C的
DAC编码=中间值,V
DD
± 10%
由于满量程输出变化
R
L
= 2 kΩ到GND或V
DD
由于负载电流变化
由于断电(每通道)
输出特性
2
输出电压范围
容性负载稳定性
直流输出阻抗
短路电流
开机时间
参考输入
参考电流
基准电压输入范围
参考输入阻抗
逻辑输入
3
输入电流
V
INL
,输入低电压
V
INH
,输入高电压
引脚电容
电源要求
V
DD
I
DD
(正常模式)
4
V
DD
= 4.5 V至5.5 V
V
DD
= 2.7 V至3.6 V
I
DD
(所有掉电
模式)
5
V
DD
= 4.5 V至5.5 V
V
DD
= 2.7 V至3.6 V
1
2
0
R
L
= ∞
R
L
= 2 kΩ
V
DD
= 5 V
走出掉电模式;
V
DD
= 5 V
V
REF
= V
DD
= 5.5 V, 3.6 V
170
0.75
26
200
V
DD
170
0.75
26
200
V
DD
μA
V
μA
V
V
pF
pF
V
±2
0.8
2
3
19
2.7
250
200
5.5
450
425
2.7
250
200
2
3
19
±2
0.8
所有数字输入
V
DD
= 5 V, 3 V
V
DD
= 5 V, 3 V
DIN ,SCLK和SYNC
LDAC和CLR
5.5
450
425
V
IH
= V
DD
和V
IL
= GND
μA
μA
V
IH
= V
DD
, V
IL
= GND
0.48
0.2
1
1
0.48
0.2
1
1
μA
μA
温度范围: A级和B级都等于-40 ° C至+ 105°C 。
Linearty使用减少了代码范围计算: AD5663 (代码512代码65024 ) 。输出卸载。
3
通过设计和特性保证,未经生产测试。
4
接口无效。所有DAC活跃。 DAC输出卸载。
5
两个DAC掉电。
第0版|第24 3
AD5663
AC特性
V
DD
= 2.7 V至5.5 V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ; V
REF
= V
DD
;所有规格牛逼
给T
最大
中,除非另有说明。
1
表3中。
参数
2
输出电压建立时间
压摆率
数模转换毛刺脉冲
数字馈通
参考穿心
数字串扰
模拟串扰
DAC至DAC串扰
乘法带宽
总谐波失真
输出噪声谱密度
输出噪声
1
2
典型值
4
1.8
10
0.1
90
0.1
1
1
340
80
120
100
15
最大
7
单位
μs
V / μs的
nV-s表示
nV-s表示
DBS
nV-s表示
nV-s表示
nV-s表示
千赫
dB
纳伏/赫兹÷
纳伏/赫兹÷
μV
p-p
条件/评论
1/4到3/4的规模稳定在±2 LSB
1 LSB变化主进位
V
REF
= 2 V ±0.1 V P-P ,频率10 Hz至20 MHz的
V
REF
= 2 V ±0.1 V P-P
V
REF
= 2 V ±0.1 V P-P ;频率= 10千赫
DAC编码=中间值, 1千赫
DAC编码=中间值, 10千赫
0.1赫兹到10赫兹
通过设计和特性保证,未经生产测试。
参见术语部分。
第0版|第24 4
AD5663
时序特性
所有输入信号均采用t指定
R
= t
F
= 1纳秒/ V( 10 %90 %的V
DD
)和定时从一个电压电平(V
IL
+ V
IH
)/2.
V
DD
= 2.7 V至5.5 V ;所有规格牛逼
给T
最大
中,除非另有说明。
1
表4 。
参数
t
1 2
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
1
2
在T限制
, T
最大
V
DD
= 2.7 V至5.5 V
20
9
9
13
5
5
0
15
13
0
10
15
5
0
300
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
条件/评论
SCLK周期时间
SCLK高电平时间
SCLK低电平时间
SYNC到SCLK下降沿建立时间
数据建立时间
数据保持时间
SCLK下降沿到SYNC上升沿
最小SYNC高电平时间
SYNC上升沿到SCLK秋天忽视
SCLK下降沿到SYNC秋天忽视
LDAC脉冲宽度低
SCLK下降沿到LDAC上升沿
CLR脉冲宽度低
SCLK的下降沿到LDAC下降沿
CLR脉冲激活时间
通过设计和特性保证;未经生产测试。
最大SCLK频率为50兆赫在V
DD
= 2.7 V至5.5 V.
时序图
t
10
SCLK
t
1
t
9
t
8
SYNC
t
4
t
3
t
2
t
7
t
5
DIN
DB23
t
6
DB0
t
14
LDAC
1
t
11
t
12
LDAC
2
CLR
t
13
t
15
05855-002
V
OUT
1
异步LDAC更新模式。
2
同步LDAC更新模式。
图2.串行写操作
第0版|第24 5
数据表
特点
低功耗,最小的引脚兼容,双
属于nanoDAC
AD5663R :16位
AD5643R : 14位
AD5623R : 12位
用户可选外部或内部参考
外部参考默认
片1.25 V / 2.5 V , 5 PPM / °C基准
10引脚MSOP和3mm × 3 mm LFCSP封装
2.7 V至5.5 V电源供电
通过设计保证单调
上电复位至零标度
每通道关断
串行接口,最高达50 MHz
硬件LDAC和CLR功能
双12位/ 14位/ 16位
属于nanoDAC
5 PPM / ° C片参考
AD5623R/AD5643R/AD5663R
功能框图
V
DD
LDAC
输入
注册
接口
逻辑
输入
注册
DAC
注册
STRING
DAC B
卜FF器
V
OUT
B
DAC
注册
STRING
DAC A
V
REFIN
/V
REFOUT
1.25V/2.5V
参考
卜FF器
V
OUT
A
SCLK
SYNC
DIN
AD5623R/AD5643R/AD5663R
POWER- ON
RESET
掉电
逻辑
05858-001
LDAC CLR
GND
图1 。
表1.相关设备
产品型号
AD5663
描述
2.7 V至5.5 V ,双16位
属于nanoDAC ,
与外部
参考
应用
过程控制
数据采集系统
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
概述
该AD5623R / AD5643R / AD5663R ,成员
属于nanoDAC
家族,是低功耗,双12位,14位和16位缓冲电压 -
出数字 - 模拟转换器(DAC),其从一个单一的操作
2.7 V至5.5 V电源供电,通过设计保证单调。
该AD5623R / AD5643R / AD5663R具有片内基准。
该AD5623R - 3 / AD5643R - 3 / AD5663R - 3有一个1.25 V , 5 PPM / ℃,
基准电压源,采用2.5 V满量程输出;和AD5623R -5 /
AD5643R - 5 / AD5663R - 5具有一个2.5 V , 5 PPM / ° C基准电压源,
给人的5 V的满量程输出芯片基准电压源关闭
电时,允许使用一个外部基准;所有
设备可以从一个单一的2.7 V至5.5 V电源供电。
内部基准电压源通过写入DAC开启。
该份掺入的上电复位电路,确保
DAC输出上电至0 V并保持,直到一个有效的
写操作为止。此外还具有省电特性,
降低了装置480 nA的电流消耗在5V
并提供软件可选输出负载,而在加电
掉电模式。
这部分在正常工作时功耗低
特性,非常适合便携式电池供电设备。
该AD5623R / AD5643R / AD5663R采用多功能三线式串行
接口,工作时钟速率高达50 MHz ,他们是
与标准SPI , QSPI , MICROWIRE和兼容
DSP接口标准。片上精密输出放大器
,能够实现轨到轨输出摆幅。
产品亮点
1.双12位,14位和16位DAC 。
2.片1.25 V / 2.5 V , 5 PPM / °C基准。
3.可提供10引脚MSOP和10引脚3 mm ×
3 mm LFCSP封装。
4.低功耗;典型功耗为0.6 mW的3 V和
1.25毫瓦5 V.
5.最高4.5 μs的建立时间为AD5623R 。
牧师F
文档反馈
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
电话: 781.329.4700 2006-2013 ADI公司保留所有权利。
技术支援
www.analog.com
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
AD5623R/AD5643R/AD5663R
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
功能框图............................................... ............... 1
概述................................................ ......................... 1
产品亮点................................................ ........................... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
AD5623R -5 / AD5643R -5 / AD5663R -5 ....................................... 3
AD5623R -3 / AD5643R -3 / AD5663R -3 .......................................五
AC特征................................................ ........................ 6
时序特性................................................ ................ 7
时序图................................................ ........................... 7
绝对最大额定值............................................... ............. 8
ESD注意事项................................................ .................................. 8
引脚配置和功能说明............................. 9
典型性能特征........................................... 10
术语................................................. ................................... 18
工作原理............................................... ....................... 20
数字到模拟部分............................................ ............. 20
电阻串................................................ ............................. 20
数据表
输出放大器................................................ ........................ 20
内部基准................................................ ...................... 20
外部参考................................................ ..................... 20
串行接口................................................ ............................ 20
输入移位寄存器............................................... ..................... 21
SYNC中断................................................ .......................... 21
上电复位.............................................. ............................ 22
软件复位................................................ ............................. 22
掉电模式.............................................. .................... 22
LDAC功能................................................ .......................... 23
内部参考电压设置............................................... ............ 24
微处理器接口................................................ ....... 25
应用信息................................................ .............. 26
使用引用作为电源....................................... 26
双极性操作使用AD5663R .................................. 26
使用AD5663R与电隔离接口。 26
电源旁路和接地................................ 27
外形尺寸................................................ ....................... 28
订购指南................................................ .......................... 29
修订历史
2/13 -REV 。 E至版本F
更改表14 .............................................. .......................... 23
4月12日 - 修订版。 D钮英文内容
更改表2 .............................................. .............................. 3
更新的外形尺寸............................................... ........ 28
更改订购指南.............................................. ............ 29
4月11日 - 修订版。 C到Rev. D的
更改订购指南.............................................. ............ 29
6月10日 - 修订版。 B到C版
更改订购指南.............................................. ............ 28
4月10日 - 修订版。 A到版本B
更新的外形尺寸............................................... ........ 28
12月6日 - 修订版。 0到版本A
更改表2 .............................................. ............................... 3
更改表3 .............................................. ............................... 5
变化图3 .............................................. ............................. 9
更改订购指南.............................................. ............ 28
4月6日 - 修订版0 :初始版
修订版F |页32 2
数据表
特定网络阳离子
AD5623R-5/AD5643R-5/AD5663R-5
AD5623R/AD5643R/AD5663R
V
DD
= 4.5 V至5.5 V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ; V
REFIN
= V
DD
;所有规格牛逼
给T
最大,
除非另有说明。
表2中。
参数
静态性能
2
AD5663R
决议
相对精度
微分非线性
AD5643R
决议
相对精度
微分非线性
AD5623R
决议
相对精度
微分非线性
零刻度误差
偏移误差
满量程误差
增益误差
零刻度误差漂移
增益温度COEF网络cient
直流电源抑制比
直流串扰(外部参考)
±2
±2.5
100
10
10
5
25
20
10
输出特性
3
输出电压范围
容性负载稳定性
直流输出阻抗
短路电流
开机时间
参考输入
参考电流
基准电压输入范围
参考输入阻抗
0
2
10
0.5
30
4
V
DD
0
2
10
0.5
30
4
A级
1
典型值
最大
B级
1
典型值
最大
单位
条件/评论
16
±8
±16
±1
最低位
最低位
最低位
最低位
最低位
最低位
mV
mV
%的
FSR
%的
FSR
μV/°C
PPM
dB
V
μV / MA
V
V
μV / MA
V
通过设计保证单调
14
±2
±4
±0.5
通过设计保证单调
12
±1
+2
±1
0.1
±2
±1
+10
±10
±1
±1.5
±2
±2.5
100
10
10
5
25
20
10
V
DD
±0.5
+2
±1
0.1
±1
±0.25
+10
±10
±1
±1.5
通过设计保证单调
载入DAC寄存器全0
载入DAC寄存器全1
直流串扰(内部参考)
对FSR /°C的
DAC编码=中间值; V
DD
= 5 V ±
10%
由于满量程输出变化;
R
L
= 2 kΩ到GND或V
DD
由于负载电流变化
由于断电(每通道)
由于满量程输出变化;
R
L
= 2 kΩ到GND或V
DD
由于负载电流变化
由于断电(每通道)
V
nF
nF
Ω
mA
μs
R
L
= ∞
R
L
= 2 kΩ
V
DD
= 5 V
走出掉电模式;
V
DD
= 5 V
V
REF
= V
DD
= 5.5 V
170
0.75
26
200
V
DD
170
0.75
26
200
V
DD
A
V
修订版F |第32 3
AD5623R/AD5643R/AD5663R
参数
参考输出
输出电压
参考温度系数
3
输出阻抗
逻辑输入
3
输入电流
低输入电压(V
INL
)
输入高电压(V
INH
)
引脚电容
电源要求
V
DD
I
DD
(正常模式)
4
V
DD
= 4.5 V至5.5 V
V
DD
= 4.5 V至5.5 V
I
DD
(所有掉电模式)
5
V
DD
= 4.5 V至5.5 V
1
2
数据表
2.495
±5
±10
7.5
±2
0.8
B级
1
典型值
最大
2.505
±10
单位
V
PPM /°C的
PPM /°C的
A
V
V
pF
pF
V
mA
mA
A
V
IH
= V
DD
和V
IL
= GND
内部参考关闭
内部参考
V
IH
= V
DD
和V
IL
= GND
条件/评论
在环境
MSOP封装模型
LFCSP封装模型
A级
1
典型值
最大
2.495
±10
±10
7.5
2.505
±2
0.8
2
3
19
2
3
19
4.5
0.25
0.8
0.48
5.5
0.45
1
1
所有数字输入
V
DD
= 5 V
V
DD
= 5 V
DIN ,SCLK和SYNC
LDAC和CLR
4.5
0.25
0.8
0.48
5.5
0.45
1
1
温度范围: A, B级= -40 ° C至+ 105°C 。
采用线性减小代码范围计算: AD5663R (代码512至代码65024 ) , AD5643R (代码128代码16256 ) ,和AD5623R (代码32到代码4064 ) 。
输出卸载。
3
通过设计和特性保证,未经生产测试。
4
接口无效。所有DAC活跃。 DAC输出卸载。
5
两个DAC掉电。
修订版F |第32 4
数据表
AD5623R-3/AD5643R-3/AD5663R-3
AD5623R/AD5643R/AD5663R
V
DD
= 2.7 V至3.6 V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ; V
REFIN
= V
DD
;所有规格牛逼
给T
最大
中,除非另有说明。
表3中。
参数
静态性能
2
AD5663R
决议
相对精度
微分非线性
AD5643R
决议
相对精度
微分非线性
AD5623R
决议
相对精度
微分非线性
零刻度误差
偏移误差
满量程误差
增益误差
零刻度误差漂移
增益温度COEF网络cient
直流电源抑制比
直流串扰(外部参考)
B级
1
典型值
最大
单位
条件/评论
16
±8
±16
±1
最低位
最低位
最低位
最低位
最低位
最低位
mV
mV
% FSR的
% FSR的
μV/°C
PPM
dB
V
μV / MA
V
V
μV / MA
V
通过设计保证单调
14
±2
±4
±0.5
通过设计保证单调
12
±0.5
+2
±1
0.1
±2
±2.5
100
10
10
5
25
20
10
±1
±0.25
+10
±10
±1
±1.5
通过设计保证单调
载入DAC寄存器全0
载入DAC寄存器全1
直流串扰(内部参考)
对FSR /°C的
DAC编码=中间值; V
DD
= 3 V ± 10%
由于满量程输出变化;
R
L
= 2 kΩ到GND或V
DD
由于负载电流变化
由于断电(每通道)
由于满量程输出变化;
R
L
= 2 kΩ到GND或V
DD
由于负载电流变化
由于断电(每通道)
输出特性
3
输出电压范围
容性负载稳定性
直流输出阻抗
短路电流
开机时间
参考输入
参考电流
基准电压输入范围
参考输入阻抗
参考输出
输出电压
参考温度系数
3
输出阻抗
0
2
10
0.5
30
4
170
0.75
26
1.247
±5
±10
7.5
V
DD
V
nF
nF
Ω
mA
s
A
V
V
PPM /°C的
PPM /°C的
R
L
= ∞
R
L
= 2 kΩ
V
DD
= 3 V
走出掉电模式; V
DD
= 3 V
V
REF
= V
DD
= 3.6 V
200
V
DD
1.253
±15
在环境
MSOP封装模型
LFCSP封装模型
修订版F |第32 5
查看更多AD5663PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AD5663
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
AD5663
AD
24+
25000
SMD(只做原装)
全新进口原装现货!
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
AD5663
√ 欧美㊣品
▲10/11+
8566
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
AD5663
√ 欧美㊣品
▲10/11+
9405
贴◆插
【dz37.com】实时报价有图&PDF
查询更多AD5663供应信息

深圳市碧威特网络技术有限公司
 复制成功!