添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1662页 > AD5304
a
2.5 V至5.5 V , 500 A,并行接口
四路电压输出8位/ 10位/ 12位DAC
AD5334/AD5335/AD5336/AD5344*
概述
特点
AD5334 :四通道8位DAC采用24引脚TSSOP
AD5335 :四通道10位DAC,采用24引脚TSSOP
AD5336 :四通道10位DAC,采用28引脚TSSOP
AD5344 :四通道12位DAC,采用28引脚TSSOP
低功耗工作: 500 A @ 3 V , 600 A @ 5 V
省电80 nA的@ 3 V , 200 nA的@ 5 V通过
PD
2.5 V至5.5 V电源供电
双缓冲输入逻辑
通过设计保证单调对所有代码
输出范围: 0 -V
REF
或0-2 V
REF
上电复位至零伏
DAC输出端通过同步更新
LDAC
异步
CLR
设施
低功耗并行数据接口
片内轨到轨输出缓冲放大器器
温度范围: -40°C至+ 105
应用
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
工业过程控制
在AD5334 / AD5335 / AD5336 / AD5344是四8,10 ,和
12位DAC 。他们采用2.5 V至5.5 V电源CON-工作
花费许多仅500
A
在3 V ,并配备了省电模式
进一步降低为80 nA的电流。这些器件集成
一个片内输出缓冲,可驱动输出到两个支持
层轨道。
在AD5334 / AD5335 / AD5336 / AD5344具有一个并行接口。
CS
将选择的设备和数据被加载到输入寄存器
上的上升沿
WR 。
在AD5334和GAIN引脚AD5336允许输出
范围被设定在0至V
REF
或0 V至2
×
V
REF
.
数据输入到DAC的是双缓冲,允许同时
多个DAC的使用在系统中更新
LDAC
引脚。
在AD5334 , AD5335和AD5336异步
CLR
输入也被提供。这将重置输入的内容
寄存器和DAC寄存器为全零。这些器件还
掺入的上电复位电路,确保DAC
到0 V输出功率并保持,直到有效数据
写入器件。
在AD5334 / AD5335 / AD5336 / AD5344是可用薄
收缩型小外形封装( TSSOP ) 。
AD5334功能框图
(其他图表内)
V
REF
A / B
V
DD
POWER- ON
RESET
收益
DB
7
.
.
.
DB
0
CS
WR
A0
A1
输入
注册
DAC
注册
8-BIT
DAC
卜FF器
AD5334
V
OUT
A
输入
注册
之间
逻辑
输入
注册
DAC
注册
8-BIT
DAC
卜FF器
V
OUT
B
DAC
注册
8-BIT
8-BIT
DAC
DAC
卜FF器
V
OUT
C
输入
注册
CLR
LDAC
DAC
注册
8-BIT
DAC
卜FF器
TO ALL DACS
和缓冲区
掉电
逻辑
V
OUT
D
*受保护
由美国专利号为5969657 ;其他专利正在申请中。
V
REF
C / D
PD
GND
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 2000
AD5334/AD5335/AD5336/AD5344–SPECIFICATIONS
另有说明)。
(V = 2.5 V至5.5 V ,V = 2 V R = 2 K至GND ; C = 200 pF到GND ;所有特定网络阳离子牛逼到T ,除非
DD
REF
L
L
最大
参数
1
B版本
2
典型值
最大
单位
条件/评论
直流性能
3, 4
AD5334
决议
相对精度
微分非线性
AD5335/AD5336
决议
相对精度
微分非线性
AD5344
决议
相对精度
微分非线性
偏移误差
增益误差
低死区
5
上死区
失调误差漂移
6
增益误差漂移
6
直流电源抑制比
6
直流串扰
6
DAC的基准输入
6
V
REF
输入范围
V
REF
输入阻抗
8
±
0.15
±
0.02
10
±
0.5
±
0.05
12
±
2
±
0.2
±
0.4
±
0.1
10
10
–12
–5
–60
200
±
1
±
0.25
±
4
±
0.5
±
16
±
1
±
3
±
1
60
60
最低位
最低位
最低位
最低位
最低位
最低位
% FSR的
% FSR的
mV
mV
PPM的FSR /°C的
PPM的FSR /°C的
dB
V
通过设计保证单调对所有代码
通过设计保证单调对所有代码
通过设计保证单调对所有代码
降低死区仅存如果偏移误差为负
V
DD
= 5 V上死区仅存若V
参考=
V
DD
V
DD
=
±
10%
R
L
= 2 kΩ到GND , 2 kΩ到V
DD
; C
L
= 200 pF到GND ;
GAIN = 0
0.25
180
90
90
45
–90
–90
V
DD
参考穿心
通道到通道隔离
输出特性
6
最小输出电压
4, 7
最大输出电压
4, 7
直流输出阻抗
短路电流
开机时间
逻辑输入
6
输入电流
V
IL
,输入低电压
V
k
k
k
k
dB
dB
V分钟
V最大
mA
mA
s
s
A
V
V
V
V
V
V
pF
V
A
A
A
A
增益= 1,输入阻抗= R
DAC
(AD5336/AD5344)
增益= 2,输入阻抗= R
DAC
(AD5336)
增益= 1,输入阻抗= R
DAC
(AD5334/AD5335)
增益= 2,输入阻抗= R
DAC
(AD5334)
频率= 10千赫
频率= 10千赫
轨到轨工作
0.001
V
DD
– 0.001
0.5
50
20
2.5
5
±
1
0.8
0.6
0.5
2.4
2.1
2.0
3.5
2.5
600
500
0.2
0.08
5.5
900
700
1
1
V
DD
= 5 V
V
DD
= 3 V
走出掉电模式。 V
DD
= 5 V
走出掉电模式。 V
DD
= 3 V
V
IH
,输入高电压
V
DD
= 5 V
±
10%
V
DD
= 3 V
±
10%
V
DD
= 2.5 V
V
DD
= 5 V
±
10%
V
DD
= 3 V
±
10%
V
DD
= 2.5 V
引脚电容
电源要求
V
DD
I
DD
(正常模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
I
DD
(省电模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
所有DAC活跃,不包括负载电流。
V
IH
= V
DD
, V
IL
= GND 。
I
DD
增加50
A
在V
REF
& GT ; V
DD
= 100毫伏。
笔记
1
参见术语部分。
2
温度范围: B版本: -40°C至+ 105°C ;典型的特定网络连接的阳离子是在25℃ 。
3
线性度是用降低的代码范围进行测试: AD5334 (编号8 255); AD5335 / AD5336 (代码28至1023) ; AD5344 (代码115至4095 ) 。
4
DC特定网络阳离子与空载输出测试。
5
这对应于x的代码。 X =死区电压/ LSB大小。
6
通过设计和特性保证,未经生产测试。
7
为了使扩增fi er输出达到最小电压,偏置误差必须是负的。为了使扩增fi er输出达到其最大电压,V
REF
= V
DD
“偏移与增益”错误必须为正数。
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
AD5334/AD5335/AD5336/AD5344
AC特性
参数
2
输出电压建立时间
AD5334
AD5335
AD5336
AD5344
压摆率
主编码转换毛刺能量
数字馈通
数字串扰
模拟串扰
DAC至DAC串扰
乘法带宽
总谐波失真
1
(V
DD
= 2.5 V至5.5 V.
L
= 2 K至GND ;
L
= 200 pF到GND 。所有特定网络阳离子牛逼
给T
最大
除非另外
明智的说明。 )
B版本
3
典型值
最大
6
7
7
8
0.7
8
0.5
3
0.5
3.5
200
–70
8
9
9
10
单位
s
s
s
s
V / μs的
nV-s表示
nV-s表示
nV-s表示
nV-s表示
nV-s表示
千赫
dB
条件/评论
V
REF
= 2 V.见图20
1/4比例以3/4比例变化( 40 H为C0高)
1/4比例以3/4比例变化( 100小时到300高)
1/4比例以3/4比例变化( 100小时到300高)
1/4比例以3/4比例变化( 400 H至C00高)
1 LSB变化主进位
V
REF
= 2 V
±
0.1 V P-P 。无缓冲模式
V
REF
= 2.5 V
±
0.1 V P-P 。频率= 10千赫
笔记
1
通过设计和特性保证,未经生产测试。
2
参见术语部分。
3
温度范围: B版本: -40°C至+ 105°C ;典型的特定网络连接的阳离子是在25℃ 。
特定网络阳离子如有更改,恕不另行通知。
时序特性
1, 2, 3
(V
参数
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
在T限制
, T
最大
0
0
20
5
4.5
5
5
4.5
5
4.5
20
20
50
20
0
DD
= 2.5 V至5.5 V ,所有特定网络阳离子牛逼
给T
最大
除非另有说明)。
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
CS
to
WR
建立时间
CS
to
WR
保持时间
WR
脉宽
数据显示, GAIN , HBEN建立时间
数据显示, GAIN , HBEN保持时间
同步模式。
WR
下降到
LDAC
坠落。
同步模式。
LDAC
下降到
WR
不断攀升。
同步模式。
WR
瑞星
LDAC
不断攀升。
异步模式。
LDAC
瑞星
WR
不断攀升。
异步模式。
WR
瑞星
LDAC
坠落。
LDAC
脉宽
CLR
脉宽
间隔时间
WR
周期
A0 , A1建立时间
A0 , A1保持时间
t
1
CS
笔记
1
通过设计和特性保证,未经生产测试。
2
所有的输入信号是特定网络连接编辑与指定tR = tF = 5纳秒(10% 90 %的V
DD
)
和定时从一个电压电平(V
IL
+ V
IH
)/2.
3
参见图1 。
特定网络阳离子如有更改,恕不另行通知。
t
2
t
3
t
13
t
4
t
6
t
5
WR
数据显示,
GAIN ,
HBEN
LDAC
1
t
7
t
9
t
8
t
10
t
11
LDAC
2
CLR
A0,
A1
注意事项:
t
14
t
15
t
12
1
同步
LDAC
更新模式
2
异步
LDAC
更新模式
图1.并行接口时序图
第0版
–3–
AD5334/AD5335/AD5336/AD5344
绝对最大额定值*
(T
A
= 25 ° C除非另有说明)
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
数字输入电压至GND 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
数字输出电压至GND 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
基准输入电压至GND 。 。 。 。 0.3 V到V
DD
+ 0.3 V
V
OUT
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
工作温度范围
工业(B版) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 105°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
TSSOP封装
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 (T
J
马克斯 - T的
A
)/θ
JA
mW
θ
JA
热阻抗( 24引脚TSSOP ) 。 。 。 。 。 128 ° C / W
θ
JA
热阻抗( 28引脚TSSOP ) 。 。 。 。 。 97.9 ° C / W
θ
JC
热阻抗( 24引脚TSSOP ) 。 。 。 。 。 。 42 ° C / W
θ
JC
热阻抗( 28引脚TSSOP ) 。 。 。 。 。 。 14 ° C / W
再溢流焊接
峰值温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220 + 5 / -0 ℃,
时间在峰值温度。 。 。 。 。 。 。 。 。 。 。 。 0.10秒40秒
*讲
超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的运作中列出的任何其他条件
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
订购指南
模型
AD5334BRU
AD5335BRU
AD5336BRU
AD5344BRU
温度范围
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
包装说明
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
封装选项
RU-24
RU-24
RU-28
RU-28
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD5334 / AD5335 / AD5336 / AD5344具有专用ESD保护电路,永久
破坏可能发生在经受高能量静电放电设备。因此,适当的
ESD预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
第0版
AD5334/AD5335/AD5336/AD5344
AD5334功能框图
V
REF
A / B
V
DD
AD5334引脚配置
V
REF
C / D
1
POWER- ON
RESET
收益
DB
7
.
.
.
DB
0
CS
WR
A0
A1
输入
注册
DAC
注册
8-BIT
DAC
卜FF器
V
OUT
A
24
23
22
21
CLR
收益
DB
7
DB
6
DB
5
AD5334
V
REF
A / B
2
V
OUT
A
3
V
OUT
B
4
V
OUT
C
5
V
OUT
D
6
GND
7
8-BIT
AD5334
20
顶视图
19
DB
4
(不按比例)
18
DB
3
17
16
15
14
13
输入
注册
之间
逻辑
输入
注册
DAC
注册
8-BIT
DAC
卜FF器
V
OUT
B
CS
8
WR
9
A0
10
A1
11
DB
2
DB
1
DB
0
V
DD
PD
DAC
注册
8-BIT
8-BIT
DAC
DAC
卜FF器
V
OUT
C
LDAC
12
输入
注册
CLR
LDAC
DAC
注册
8-BIT
DAC
卜FF器
TO ALL DACS
和缓冲区
掉电
逻辑
V
OUT
D
V
REF
C / D
PD
GND
AD5334引脚功能描述
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15–22
23
24
助记符
V
REF
C / D
V
REF
A / B
V
OUT
A
V
OUT
B
V
OUT
C
V
OUT
D
GND
CS
WR
A0
A1
LDAC
PD
V
DD
DB
0
-DB
7
收益
CLR
功能
无缓冲基准输入的DAC C和D.
无缓冲基准输入的DAC的A和B.
DAC A的输出缓冲输出具有轨到轨工作。
DAC B的输出缓冲输出具有轨到轨工作。
C. DAC的输出缓冲输出具有轨到轨工作。
D. DAC的输出缓冲输出具有轨到轨工作。
接地参考点在零件上的所有电路。
低电平有效片选输入。这是用于与
WR
将数据写入到并行接口。
低电平有效写输入。这是用于与
CS
将数据写入到并行接口。
LSB地址引脚用于选择DAC将被写入。
MSB地址引脚用于选择DAC将被写入。
低电平有效控制输入来更新DAC寄存器的输入寄存器的内容。
这使所有DAC输出可以同时更新。
掉电引脚。此低电平有效控制引脚使所有DAC进入掉电模式。
电源引脚。这部分可以从2.5 V至5.5 V的电源应使用去耦
10
F
电容器并联用0.1
F
电容到GND 。
八并行数据输入。 DB
7
是这些8位的MSB。
增益控制引脚。这种控制输出范围从DAC是否为0 -V
REF
或0-2 V
REF
异步低电平有效的控制输入端,清除所有输入寄存器和DAC寄存器为零。
第0版
–5–
a
2.5 V至5.5 V , 230 A,并行接口
双电压输出8位/ 10位/ 12位DAC
AD5332/AD5333/AD5342/AD5343*
概述
特点
AD5332 :双路,8位DAC,采用20引脚TSSOP
AD5333 :双通道10位DAC,采用24引脚TSSOP
AD5342 :双通道12位DAC,采用28引脚TSSOP
AD5343 :双通道12位DAC,采用20引脚TSSOP
低功耗工作: 230 @ 3 V , 300 A @ 5 V
通过
PD
省电80 nA的@ 3 V , 200 nA的@ 5 V
2.5 V至5.5 V电源供电
双缓冲输入逻辑
通过设计保证单调对所有代码
缓冲/无缓冲基准电压输入选项
输出范围: 0 -V
REF
或0-2 V
REF
上电复位至零伏
DAC输出端通过同步更新
LDAC
异步
CLR
设施
低功耗并行数据接口
片内轨到轨输出缓冲放大器器
温度范围: -40°C至+ 105
应用
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
工业过程控制
在AD5332 / AD5333 / AD5342 / AD5343是双8位,10和
12位DAC 。他们采用2.5 V至5.5 V电源CON-工作
花费许多仅230
A
在3 V ,并配备了掉电引脚,
PD
这进一步降低为80 nA的电流。这些设备断路器中
porate一个片内输出缓冲,可驱动输出
两个电源轨,而AD5333和AD5342允许选择
缓冲或无缓冲基准电压输入。
在AD5332 / AD5333 / AD5342 / AD5343具有一个并行接口。
CS
将选择的设备和数据被加载到输入寄存器
上的上升沿
WR 。
在AD5333和GAIN引脚AD5342允许输出
范围被设定在0至V
REF
或0 V至2
×
V
REF
.
数据输入到DAC的是双缓冲,允许同时
多个DAC的使用在系统中更新
LDAC
引脚。
异步
CLR
输入,还提供了用于复位
的输入寄存器和DAC寄存器的内容为全零。
这些器件还集成了上电复位电路,确保
上至0 V DAC输出上电,并停留在那里,直到
有效数据被写入到该设备。
在AD5332 / AD5333 / AD5342 / AD5343是可用薄
收缩型小外形封装( TSSOP ) 。
AD5332功能框图
(其他图表内)
V
REF
A
V
DD
POWER- ON
RESET
DB
7
.
.
.
DB
0
之间
逻辑
输入
注册
DAC
注册
8-BIT
DAC
输入
注册
DAC
注册
AD5332
8-BIT
DAC
卜FF器
V
OUT
A
CS
WR
A0
卜FF器
V
OUT
B
CLR
LDAC
RESET
掉电
逻辑
V
REF
B
PD
GND
*受保护
由美国专利号为5969657 ;其他专利正在申请中。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 2000
AD5332/AD5333/AD5342/AD5343–SPECIFICATIONS
注意)。
(V = 2.5 V至5.5 V ,V = 2 V R = 2 K至GND ; C = 200 pF到GND ;所有特定网络阳离子牛逼到T除非另有
DD
REF
L
L
最大
参数
1
B版本
2
典型值
最大
单位
条件/评论
直流性能
3, 4
AD5332
决议
相对精度
微分非线性
AD5333
决议
相对精度
微分非线性
AD5342/AD5343
决议
相对精度
微分非线性
偏移误差
增益误差
低死区
5
上死区
失调误差漂移
6
增益误差漂移
6
直流电源抑制比
6
直流串扰
6
DAC的基准输入
6
V
REF
输入范围
V
REF
输入阻抗
8
±
0.15
±
0.02
10
±
0.5
±
0.05
12
±
2
±
0.2
±
0.4
±
0.15
10
10
–12
–5
–60
200
±
1
±
0.25
±
4
±
0.5
±
16
±
1
±
3
±
1
60
60
最低位
最低位
最低位
最低位
最低位
最低位
% FSR的
% FSR的
mV
mV
PPM的FSR /°C的
PPM的FSR /°C的
dB
V
通过设计保证单调对所有代码
通过设计保证单调对所有代码
通过设计保证单调对所有代码
降低死区仅存如果偏移误差为负
V
DD
= 5 V上死区仅存若V
参考=
V
DD
V
DD
=
±
10%
R
L
= 2 kΩ到GND , 2 kΩ到V
DD
; C
L
= 200 pF到GND ;
GAIN = 0
缓冲基准( AD5333和AD5342 )
无缓冲基准
缓冲基准( AD5333和AD5342 )
无缓冲基准。增益= 1 ,输入阻抗= R
DAC
无缓冲基准。增益= 2 ,输入阻抗= R
DAC
频率= 10千赫
频率为10千赫( AD5332 , AD5333 , AD5342和)
轨到轨工作
1
0.25
>10
180
90
–90
–90
V
DD
V
DD
参考穿心
通道到通道隔离
输出特性
6
最小输出电压
4, 7
最大输出电压
4, 7
直流输出阻抗
短路电流
开机时间
逻辑输入
6
输入电流
V
IL
,输入低电压
V
V
M
k
k
dB
dB
V分钟
V最大
mA
mA
s
s
A
V
V
V
V
V
V
pF
V
A
A
A
A
0.001
V
DD
– 0.001
0.5
25
16
2.5
5
±
1
0.8
0.6
0.5
2.4
2.1
2.0
3.5
2.5
300
230
5.5
450
350
V
DD
= 5 V
V
DD
= 3 V
走出掉电模式。 V
DD
= 5 V
走出掉电模式。 V
DD
= 3 V
V
IH
,输入高电压
V
DD
= 5 V
±
10%
V
DD
= 3 V
±
10%
V
DD
= 2.5 V
V
DD
= 5 V
±
10%
V
DD
= 3 V
±
10%
V
DD
= 2.5 V
引脚电容
电源要求
V
DD
I
DD
(正常模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
I
DD
(省电模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
所有DAC活跃,不包括负载电流
无缓冲基准。 V
IH
= V
DD
, V
IL
= GND 。
I
DD
增加50
A
在V
REF
& GT ; V
DD
= 100毫伏。
在缓冲模式下额外电流为( 5 + V
REF
/R
DAC
)
A.
0.2
0.08
1
1
笔记
1
参见术语部分。
2
温度范围: B版本: -40°C至+ 105°C ;典型的特定网络连接的阳离子是在25℃ 。
3
线性度是用降低的代码范围进行测试: AD5332 (编号8 255); AD5333 (代码28至1023) ; AD5342 / AD5343 (代码115至4095 ) 。
4
DC特定网络阳离子与空载输出测试。
5
这对应于x的代码。 X =死区电压/ LSB大小。
6
通过设计和特性保证,未经生产测试。
7
为了使扩增fi er输出达到最小电压,偏置误差必须是负的。为了使扩增fi er输出达到其最大电压,V
REF
= V
DD
“偏移与增益”错误必须为正数。
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
AD5332/AD5333/AD5342/AD5343
AC特性
参数
2
输出电压建立时间
AD5332
AD5333
AD5342
AD5343
压摆率
主编码转换毛刺能量
数字馈通
数字串扰
模拟串扰
DAC至DAC串扰
乘法带宽
总谐波失真
1
(V
DD
= 2.5 V至5.5 V.
L
= 2 K至GND ;
L
= 200 pF到GND ;所有特定网络阳离子牛逼
给T
最大
除非
另有说明)。
B版本
3
典型值
最大
6
7
8
8
0.7
6
0.5
3
0.5
3.5
200
–70
8
9
10
10
单位
s
s
s
s
V / μs的
nV-s表示
nV-s表示
nV-s表示
nV-s表示
nV-s表示
千赫
dB
条件/评论
V
REF
= 2 V.见图20
1/4比例以3/4比例变化( 40 H为C0高)
1/4比例以3/4比例变化( 100小时到300高)
1/4比例以3/4比例变化( 400 H至C00高)
1/4比例以3/4比例变化( 400 H至C00高)
1 LSB变化主进位
V
REF
= 2 V
±
0.1 V P-P 。无缓冲模式
V
REF
= 2.5 V
±
0.1 V P-P 。频率= 10千赫
笔记
1
通过设计和特性保证,未经生产测试。
2
参见术语部分。
3
温度范围: B版本: -40°C至+ 105°C ;典型的特定网络连接的阳离子是在25℃ 。
特定网络阳离子如有更改,恕不另行通知。
时序特性
1, 2, 3
(V
参数
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
15
在T限制
, T
最大
0
0
20
5
4.5
5
5
4.5
5
4.5
20
20
50
20
0
DD
= 2.5 V至5.5 V ,所有特定网络阳离子牛逼
给T
最大
除非另有说明)。
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
CS
to
WR
建立时间
CS
to
WR
保持时间
WR
脉宽
数据显示, GAIN , BUF , HBEN建立时间
数据显示, GAIN , BUF , HBEN保持时间
同步模式。
WR
下降到
LDAC
落下
同步模式。
LDAC
下降到
WR
升起
同步模式。
WR
瑞星
LDAC
升起
异步模式。
LDAC
瑞星
WR
升起
异步模式。
WR
瑞星
LDAC
落下
LDAC
脉宽
CLR
脉宽
间隔时间
WR
周期
A0建立时间
A0保持时间
笔记
1
通过设计和特性保证,未经生产测试。
2
所有的输入信号是特定网络连接编辑与指定tR = tF = 5纳秒(10% 90 %的V
DD
)和
从一个电压电平(V定时
IL
+ V
IH
)/2.
3
参见图1 。
特定网络阳离子如有更改,恕不另行通知。
t
1
CS
t
2
t
3
t
13
t
4
t
5
WR
数据显示,
GAIN ,
BUF ,
HBEN
LDAC
1
t
6
t
7
t
8
t
9
LDAC
2
CLR
A0
t
10
t
11
t
14
t
15
t
12
1
同步
LDAC
更新模式
2
异步
LDAC
更新模式
图1.并行接口时序图
第0版
–3–
AD5332/AD5333/AD5342/AD5343
绝对最大额定值*
(T
A
= 25 ° C除非另有说明)
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
数字输入电压至GND 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
数字输出电压至GND 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
基准输入电压至GND 。 。 。 。 0.3 V到V
DD
+ 0.3 V
V
OUT
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
工作温度范围
工业(B版) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 105°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
TSSOP封装
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 (T
J
马克斯 - T的
A
)/θ
JA
mW
θ
JA
热阻抗( 20引脚TSSOP ) 。 。 。 。 。 143 ° C / W
θ
JA
热阻抗( 24引脚TSSOP ) 。 。 。 。 。 128 ° C / W
θ
JA
热阻抗( 28引脚TSSOP ) 。 。 。 。 97.9 ° C / W
θ
JC
热阻抗( 20引脚TSSOP ) 。 。 。 。 。 。 45 ° C / W
θ
JC
热阻抗( 24引脚TSSOP ) 。 。 。 。 。 。 42 ° C / W
θ
JC
热阻抗( 28引脚TSSOP ) 。 。 。 。 。 。 14 ° C / W
再溢流焊接
峰值温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220 + 5 / -0 ℃,
时间在峰值温度。 。 。 。 。 。 。 。 。 。 。 。 10秒40秒
*讲
超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的运作中列出的任何其他条件
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
订购指南
模型
AD5332BRU
AD5333BRU
AD5342BRU
AD5343BRU
温度范围
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
包装说明
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
选项
RU-20
RU-24
RU-28
RU-20
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD5332 / AD5333 / AD5342 / AD5343具有专用ESD保护电路,永久
破坏可能发生在经受高能量静电放电设备。因此,适当的
ESD预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
第0版
AD5332/AD5333/AD5342/AD5343
AD5332功能框图
V
REF
A
V
DD
AD5332引脚配置
V
REF
B
1
POWER- ON
RESET
DB
7
.
.
.
DB
0
之间
逻辑
输入
注册
DAC
注册
8-BIT
DAC
卜FF器
V
OUT
B
输入
注册
DAC
注册
20
19
18
17
DB
7
DB
6
DB
5
DB
4
DB
3
AD5332
V
REF
A
2
V
OUT
A
3
V
OUT
B
4
8-BIT
8-BIT
DAC
卜FF器
V
OUT
A
GND
5
CS
6
AD5332
16
顶视图
15
DB
2
(不按比例)
14
DB
1
7
WR
A0
8
CLR
9
LDAC
10
13
12
11
CS
WR
A0
DB
0
V
DD
PD
CLR
LDAC
RESET
掉电
逻辑
V
REF
B
PD
GND
AD5332引脚功能描述
1
2
3
4
5
6
7
8
9
10
11
12
13–20
助记符
V
REF
B
V
REF
A
V
OUT
A
V
OUT
B
GND
CS
WR
A0
CLR
LDAC
PD
V
DD
DB
0
-DB
7
功能
无缓冲基准输入的DAC B.
无缓冲基准输入的DAC A.
DAC A的输出缓冲输出具有轨到轨工作。
DAC B的输出缓冲输出具有轨到轨工作。
接地参考点在零件上的所有电路。
低电平有效片选输入。这是用于与
WR
将数据写入到并行接口。
低电平有效写输入。这是用于与
CS
将数据写入到并行接口。
地址引脚用于选择哪一个DAC A和DAC B.
异步低电平有效的控制输入端,清除所有输入寄存器和DAC寄存器为零。
低电平有效的控制输入端,更新DAC寄存器的输入寄存器的内容。这
允许所有DAC输出可以同时更新。
掉电引脚。此低电平有效控制引脚使所有DAC进入掉电模式。
电源引脚。这些部件可以从2.5 V至5.5 V的电源应使用去耦
10 μF电容与一个0.1μF的电容到GND并联。
八并行数据输入。 DB
7
是这些8位的MSB。
第0版
–5–
a
2.5 V至5.5 V , 115 A,并行接口
单电压输出8位/ 10位/ 12位DAC
AD5330/AD5331/AD5340/AD5341*
概述
特点
AD5330 :一个8位DAC,采用20引脚TSSOP
AD5331 :一个10位DAC,采用20引脚TSSOP
AD5340 :一个12位DAC,采用24引脚TSSOP
AD5341 :一个12位DAC,采用20引脚TSSOP
低功耗工作: 115 A @ 3 V , 140 A @ 5 V
省电80 nA的@ 3 V , 200 nA的@ 5 V通过
PD
2.5 V至5.5 V电源供电
双缓冲输入逻辑
通过设计保证单调对所有代码
缓冲/无缓冲基准电压输入选项
输出范围: 0 -V
REF
或0-2 V
REF
上电复位至零伏
DAC输出端通过同步更新
LDAC
异步
CLR
设施
低功耗并行数据接口
片内轨到轨输出缓冲放大器器
温度范围: -40°C至+ 105
应用
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
工业过程控制
在AD5330 / AD5331 / AD5340 / AD5341是单8,10和
12位DAC 。他们采用2.5 V至5.5 V电源CON-工作
花费许多刚刚115
A
在3 V ,并配备了省电模式
进一步降低为80 nA的电流。这些器件集成
一个片内输出缓冲,可驱动输出到两个
电源电压,而AD5330 , AD5340 ,和AD5341允许
选择缓冲或无缓冲基准输入。
在AD5330 / AD5331 / AD5340 / AD5341具有一个并行接口。
CS
将选择的设备和数据被加载到输入寄存器
上的上升沿
WR 。
GAIN引脚允许设置的输出范围为0 V至V
REF
或0 V至2
×
V
REF
.
数据输入到DAC的是双缓冲,允许同时
多个DAC的使用在系统中更新
LDAC
引脚。
异步
CLR
输入,还提供了用于复位
的输入寄存器和DAC寄存器的内容为全零。
这些器件还集成了上电复位电路,确保
上至0 V DAC输出上电,并停留在那里,直到
有效数据被写入到该设备。
在AD5330 / AD5331 / AD5340 / AD5341是可用薄
收缩型小外形封装( TSSOP ) 。
AD5330功能框图
(其他图表内)
V
REF
V
DD
POWER- ON
RESET
AD5330
BUF
收益
DB
7
.
.
DB
0
CS
WR
RESET
CLR
LDAC
掉电
逻辑
之间
逻辑
输入
注册
DAC
注册
8-BIT
DAC
卜FF器
V
OUT
PD
GND
*受保护
由美国专利号为5969657 ;其他专利正在申请中。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 2000
AD5330/AD5331/AD5340/AD5341–SPECIFICATIONS
(V
DD
= 2.5 V至5.5 V ,V
REF
= 2 V.
L
= 2 k
参数
1
到GND ;
L
= 200 pF到GND ;所有特定网络阳离子牛逼
给T
最大
除非另有说明)。
B版本
2
典型值
最大
单位
条件/评论
直流性能
3, 4
AD5330
决议
相对精度
微分非线性
AD5331
决议
相对精度
微分非线性
AD5340/AD5341
决议
相对精度
微分非线性
偏移误差
增益误差
低死区
5
上死区
失调误差漂移
6
增益误差漂移
6
直流电源抑制比
6
DAC的基准输入
6
V
REF
输入范围
V
REF
输入阻抗
1
0.25
8
±
0.15
±
0.02
10
±
0.5
±
0.05
12
±
2
±
0.2
±
0.4
±
0.15
10
10
–12
–5
–60
±
1
±
0.25
±
4
±
0.5
±
16
±
1
±
3
±
1
60
60
最低位
最低位
最低位
最低位
最低位
最低位
% FSR的
% FSR的
mV
mV
PPM的FSR /°C的
PPM的FSR /°C的
dB
V
V
M
k
k
dB
V分钟
V最大
mA
mA
s
s
A
V
V
V
V
V
V
pF
V
A
A
通过设计保证单调对所有代码
通过设计保证单调对所有代码
通过设计保证单调对所有代码
降低死区仅存如果偏移误差为负
V
DD
= 5 V上死区仅存若V
参考=
V
DD
V
DD
=
±
10%
缓冲基准( AD5330 , AD5340 , AD5341和)
无缓冲基准
缓冲基准( AD5330 , AD5340 , AD5341和)
无缓冲基准。增益= 1 ,输入阻抗= R
DAC
无缓冲基准。增益= 2 ,输入阻抗= R
DAC
频率= 10千赫
轨到轨工作
V
DD
V
DD
>10
180
90
–90
0.001
V
DD
–0.001
0.5
25
15
2.5
5
±
1
0.8
0.6
0.5
参考穿心
输出特性
6
最小输出电压
4, 7
最大输出电压
4, 7
直流输出阻抗
短路电流
开机时间
逻辑输入
6
输入电流
V
IL
,输入低电压
V
DD
= 5 V
V
DD
= 3 V
走出掉电模式。 V
DD
= 5 V
走出掉电模式。 V
DD
= 3 V
V
IH
,输入高电压
2.4
2.1
2.0
3
2.5
140
115
5.5
250
200
V
DD
= 5 V
±
10%
V
DD
= 3 V
±
10%
V
DD
= 2.5 V
V
DD
= 5 V
±
10%
V
DD
= 3 V
±
10%
V
DD
= 2.5 V
引脚电容
电源要求
V
DD
I
DD
(正常模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
DAC的活跃,不包括负载电流。无缓冲
参考。 V
IH
= V
DD
, V
IL
= GND 。
I
DD
增加50
A
在V
REF
& GT ; V
DD
= 100毫伏。
在缓冲模式下额外电流为( 5 + V
REF
/R
DAC
)
A,
其中R
DAC
是电阻串的电阻。
I
DD
(省电模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
0.2
0.08
1
1
A
A
笔记
1
参见术语部分。
2
温度范围: B版本: -40°C至+ 105°C ;典型的特定网络连接的阳离子是在25℃ 。
3
线性度是用降低的代码范围进行测试: AD5330 (编号8 255); AD5331 (代码28至1023) ; AD5340 / AD5341 (代码115至4095 ) 。
4
DC特定网络阳离子与输出空载测试。
5
这对应于x的代码。 X =死区电压/ LSB大小。
6
通过设计和特性保证,未经生产测试。
7
为了使扩增fi er输出达到最小电压,偏置误差必须是负的。为了使扩增fi er输出达到其最大电压,V
REF
= V
DD
“偏移与增益”错误必须为正数。
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
AD5330/AD5331/AD5340/AD5341
AC特性
参数
2
输出电压建立时间
AD5330
AD5331
AD5340
AD5341
压摆率
主编码转换毛刺能量
数字馈通
乘法带宽
总谐波失真
1
(V
DD
= 2.5 V至5.5 V.
L
= 2 K至GND ;
L
= 200 pF到GND ;所有特定网络阳离子牛逼
给T
最大
除非另有说明)。
B版本
3
典型值
最大
6
7
8
8
0.7
6
0.5
200
–70
8
9
10
10
单位
s
s
s
s
V / μs的
nV-s表示
nV-s表示
千赫
dB
条件/评论
V
REF
= 2 V.见图20
1/4比例以3/4比例变化( 40 H为C0高)
1/4比例以3/4比例变化( 100小时到300高)
1/4比例以3/4比例变化( 400 H至C00高)
1/4比例以3/4比例变化( 400 H至C00高)
1 LSB变化主进位
V
REF
= 2 V
±
0.1 V P-P 。无缓冲模式
V
REF
= 2.5 V
±
0.1 V P-P 。频率= 10千赫
笔记
1
通过设计和特性保证,未经生产测试。
2
参见术语部分。
3
温度范围: B版本: -40°C至+ 105°C ;典型的特定网络连接的阳离子是在25℃ 。
特定网络阳离子如有更改,恕不另行通知。
时序特性
1, 2, 3
(V
参数
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
在T限制
, T
最大
0
0
20
5
4.5
5
5
4.5
5
4.5
20
20
50
DD
= 2.5 V至5.5 V ,所有特定网络阳离子牛逼
给T
最大
除非另有说明)。
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
CS
to
WR
建立时间
CS
to
WR
保持时间
WR
脉宽
数据显示, GAIN , BUF , HBEN建立时间
数据显示, GAIN , BUF , HBEN保持时间
同步模式。
WR
下降到
LDAC
坠落。
同步模式。
LDAC
下降到
WR
不断攀升。
同步模式。
WR
瑞星
LDAC
不断攀升。
异步模式。
LDAC
瑞星
WR
不断攀升。
异步模式。
WR
瑞星
LDAC
坠落。
LDAC
脉宽
CLR
脉宽
间隔时间
WR
周期
笔记
1
通过设计和特性保证,未经生产测试。
2
所有的输入信号是特定网络连接编辑与指定tR = tF = 5纳秒(10% 90 %的V
DD
)和定时从一个电压电平(V
IL
+ V
IH
)/2.
3
参见图1 。
t
1
CS
t
2
t
3
t
13
t
5
WR
数据显示,
GAIN ,
BUF ,
HBEN
t
4
t
6
LDAC
1
t
7
t
9
t
8
t
10
t
11
LDAC
2
t
12
CLR
注意事项:
1
同步
LDAC
更新模式
2
异步
LDAC
更新模式
图1.并行接口时序图
第0版
–3–
AD5330/AD5331/AD5340/AD5341
绝对最大额定值*
(T
A
= 25 ° C除非另有说明)
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
数字输入电压至GND 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
数字输出电压至GND 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
基准输入电压至GND 。 。 。 。 0.3 V到V
DD
+ 0.3 V
V
OUT
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
工作温度范围
工业(B版) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 105°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
TSSOP封装
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 (T
J
马克斯 - T的
A
)/θ
JA
mW
θ
JA
热阻抗( 20引脚TSSOP ) 。 。 。 。 。 143 ° C / W
θ
JA
热阻抗( 24引脚TSSOP ) 。 。 。 。 。 128 ° C / W
θ
JA
热阻抗( 20引脚TSSOP ) 。 。 。 。 。 。 45 ° C / W
θ
JC
热阻抗( 24引脚TSSOP ) 。 。 。 。 。 。 42 ° C / W
再溢流焊接
峰值温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220 + 5 / -0 ℃,
时间在峰值温度。 。 。 。 。 。 。 。 。 。 。 。 10秒40秒
*讲
超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的运作中列出的任何其他条件
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
订购指南
模型
AD5330BRU
AD5331BRU
AD5340BRU
AD5341BRU
温度范围
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
包装说明
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
TSSOP (超薄紧缩小型封装)
选项
RU-20
RU-20
RU-24
RU-20
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD5330 / AD5331 / AD5340 / AD5341具有专用ESD保护电路,永久
破坏可能发生在经受高能量静电放电设备。因此,适当的
ESD预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
第0版
AD5330/AD5331/AD5340/AD5341
AD5330功能框图
V
REF
V
DD
BUF
1
20
19
18
17
AD5330引脚配置
DB
7
DB
6
DB
5
DB
4
DB
3
POWER- ON
RESET
AD5330
NC
2
V
REF 3
BUF
收益
DB
7
.
.
DB
0
CS
WR
RESET
CLR
LDAC
掉电
逻辑
之间
逻辑
输入
注册
DAC
注册
8-BIT
DAC
V
出4
GND
5
8-BIT
AD5330
16
卜FF器
V
OUT
顶视图
15
DB
2
(不按比例)
14
DB
1
7
WR
CS
6
收益
8
CLR
9
LDAC
10
13
12
11
DB
0
V
DD
PD
NC =无连接
PD
GND
AD5330引脚功能描述
1
2
3
4
5
6
7
8
9
10
11
12
13–20
助记符
BUF
NC
V
REF
V
OUT
GND
CS
WR
收益
CLR
LDAC
PD
V
DD
DB
0
-DB
7
功能
缓冲控制引脚。该管脚控制参考输入到DAC是否经缓冲的或未缓冲的。
无连接。
参考输入。
DAC输出的。缓冲输出具有轨到轨工作。
接地参考点在零件上的所有电路。
低电平有效片选输入。这是用于与
WR
将数据写入到并行接口。
低电平有效写输入。这是用于与
CS
将数据写入到并行接口。
增益控制引脚。这种控制输出范围从DAC是否为0 -V
REF
或0-2 V
REF 。
异步低电平有效的控制输入端,清除所有输入寄存器和DAC寄存器为零。
低电平有效控制输入来更新DAC寄存器的输入寄存器的内容。
掉电引脚。此低电平有效控制引脚放DAC进入掉电模式。
电源输入。这些部件可以从2.5 V至5.5 V的电源去耦
用10
F
电容器并联用0.1
F
电容到GND 。
八并行数据输入。 DB
7
是这些8位的MSB。
第0版
–5–
2.5 V至5.5 V , 500 A, 2线接口
四路电压输出, 8位/ 10位/ 12位DAC
AD5305/AD5315/AD5325
*
特点
AD5305 : 4缓冲8位DAC,采用10引脚MSOP
A版本: 1 LSB INL ,B版本: 0.625 LSB INL
AD5315 : 4缓冲10位DAC,采用10引脚MSOP
A版本: 4 LSB INL ,B版本: 2.5 LSB INL
AD5325 : 4缓冲12位DAC,采用10引脚MSOP
A版本: 16 LSB INL ,B版本: 10 LSB INL
低功耗工作: 500 A @ 3 V , 600 A @ 5 V
2线(I
2
C
兼容)串行接口
2.5 V至5.5 V电源供电
通过设计保证单调对所有代码
省电80 nA的@ 3 V , 200 nA的@ 5 V
三种省电模式
双缓冲输入逻辑
输出范围: 0 V至V
REF
上电复位至0 V
输出同步更新( LDAC功能)
软件清除设施
数据回读设施
片内轨到轨输出缓冲放大器器
温度范围: -40°C至+ 105
概述
在AD5305 / AD5315 / AD5325四是8位,10位和12位
采用10引脚MSOP缓冲电压输出DAC的工作
从单一2.5 V至5.5 V电源供电,消耗500
A
在3 V.
其片上输出放大器器允许轨到轨输出摆幅
与0.7 V / μs的压摆率。 2线串行接口,
工作时钟速率高达400 kHz的,被使用。这个接口是
在V SMBus兼容
DD
< 3.6 V.多个器件可以通过
放置在同一总线上。
四个DAC的基准电压均从一个基准源
引脚。所有DAC的输出可以同时更新
使用软件
LDAC
功能。上述器件均内置一个
上电复位电路,其确保DAC输出功率
至0 V并保持,直到执行一次有效的写操作的
装置。还有一个软件清除功能重置所有输入
和DAC寄存器设置为0伏的部件包含一个掉电
功能,可降低设备的消耗电流来
200 nA的(5 V, 80 nA的@ 3V) 。
这些部件在正常运行时的低功耗
使得它们非常适合便携式电池供电设备。
消耗电力为3毫瓦在5V, 1.5毫瓦在3 V ,减少了
1
W
在掉电模式。
应用
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
工业过程控制
功能框图
V
DD
LDAC
在REF
输入
注册
DAC
注册
STRING
DAC A
卜FF器
V
OUT
A
SCL
SDA
接口
逻辑
输入
注册
DAC
注册
STRING
DAC B
卜FF器
V
OUT
B
A0
输入
注册
DAC
注册
STRING
DAC
卜FF器
V
OUT
C
输入
注册
DAC
注册
STRING
DAC
卜FF器
V
OUT
D
POWER- ON
RESET
AD5305/AD5315/AD5325
GND
掉电
逻辑
*受保护
由美国专利号5,969,657and 5684481 。
牧师F
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
2004 ADI公司保留所有权利。
AD5305/AD5315/AD5325–SPECIFICATIONS
C = 200 pF到GND ;所有特定网络阳离子吨至T,除非另有说明。 )
L
最大
(V
DD
= 2.5 V至5.5 V ; V
REF
= 2 V ;
L
= 2 k
到GND ;
参数
1
直流性能
3, 4
AD5305
决议
相对精度
微分非线性
AD5315
决议
相对精度
微分非线性
AD5325
决议
相对精度
微分非线性
偏移误差
增益误差
低死区
失调误差漂移
5
增益误差漂移
5
电源抑制比
5
直流串扰
5
DAC的基准输入
5
V
REF
输入范围
V
REF
输入阻抗
参考穿心
输出特性
5
最小输出电压
6
最大输出电压
6
直流输出阻抗
短路电流
开机时间
A版
2
典型值
最大
B版本
2
典型值
最大
单位
条件/评论
8
±
0.15
±
0.02
±
1
±
0.25
8
±
0.15
±
0.02
±
0.625
±
0.25
最低位
最低位
通过设计保证单调
对于所有代码
10
±
0.5
±
0.05
±
4
±
0.5
10
±
0.5
±
0.05
±
2.5
±
0.5
最低位
最低位
通过设计保证单调
对于所有代码
12
±
2
±
0.2
±
0.4
±
0.15
20
–12
–5
–60
200
0.25
37
±
16
±
1
±
3
±
1
60
12
±
2
±
0.2
±
0.4
±
0.15
20
–12
–5
–60
200
±
10
±
1
±
3
±
1
60
最低位
最低位
% FSR的
% FSR的
mV
通过设计保证单调
对于所有代码
存在降低死区仅
偏移误差是负的。
PPM的FSR /°C的
PPM的FSR /°C的
dB
V
DD
=
±
10%
V
R
L
= 2 kΩ到GND或V
DD
V
DD
V
k
M
dB
V
V
mA
mA
s
s
V
DD
45
>10
–90
0.001
V
DD
– 0.001
0.5
25
16
2.5
5
0.25
37
45
>10
–90
0.001
V
DD
– 0.001
0.5
25
16
2.5
5
正常工作
掉电模式
频率= 10千赫
这是最小的量度
和最大驱动能力
输出放大器呃。
V
DD
= 5 V
V
DD
= 3 V
走出掉电模式。
V
DD
= 5 V
走出掉电模式。
V
DD
= 3 V
逻辑输入( A0 )
5
输入电流
V
IL
,输入低电压
±
1
0.8
0.6
0.5
2.4
2.1
2.0
3
0.7 V
DD
–0.3
0.05 V
DD
8
50
V
DD
+ 0.3 0.7 V
DD
0.3 V
DD
–0.3
±
1
0.05 V
DD
8
2.4
2.1
2.0
3
±
1
0.8
0.6
0.5
V
IH
,输入高电压
引脚电容
逻辑输入( SCL , SDA )
5
V
IH
,输入高电压
V
IL
,输入低电压
I
IN
,输入漏电流
V
HYST
,输入滞后
C
IN
,输入电容
干扰抑制
逻辑输出( SDA )
5
V
OL
,输出低电压
三态泄漏电流
三态输出电容
A
V
V
V
V
V
V
pF
V
DD
= 5 V
±
V
DD
= 3 V
±
V
DD
= 2.5 V
V
DD
= 5 V
±
V
DD
= 3 V
±
V
DD
= 2.5 V
10%
10%
10%
10%
V
DD
+ 0.3 V
0.3 V
DD
V
±
1
A
V
pF
50
ns
在V SMBus兼容
DD
& LT ; 3.6 V
在V SMBus兼容
DD
& LT ; 3.6 V
输入连接滤波抑制噪声
小于50纳秒尖峰。
I
SINK
= 3毫安
I
SINK
= 6毫安
0.4
0.6
±
1
8
8
0.4
0.6
±
1
V
V
A
pF
–2–
牧师F
AD5305/AD5315/AD5325
参数
1
电源要求
V
DD
I
DD
(正常模式)
7
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
I
DD
(省电模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
2.5
A版
2
典型值
最大
5.5
2.5
B版本
2
典型值
最大
5.5
单位
V
A
A
A
A
条件/评论
V
IH
= V
DD
和V
IL
= GND
600
500
0.2
0.08
900
700
1
1
600
500
0.2
0.08
900
700
1
1
V
IH
= V
DD
和V
IL
= GND
I
DD
= 4
A
(最大值)在0
回读的SDA
I
DD
= 1.5
A
(最大值)在0
回读的SDA
笔记
1
参见术语部分。
2
温度范围(A , B版) : -40°C至+ 105°C ;一般在+ 25°C 。
3
DC特定网络阳离子与卸载的输出测试。
4
线性度是用降低的代码范围进行测试: AD5305 (编号8 248 ) ; AD5315 (代码28到995 ) ; AD5325 (代码115至3981 ) 。
5
通过设计和特性保证,未经生产测试。
6
对于扩增fi er输出达到最小电压,失调误差必须为负值;达到其最大电压,V
REF
= V
DD
和偏移与增益误差必须
积极的。
7
I
DD
特定网络阳离子适用于所有DAC的代码。接口无效。所有DAC活跃,不包括负载电流。
特定网络阳离子如有更改,恕不另行通知。
AC特性
1
另有说明)。
参数
2
输出电压建立时间
AD5305
AD5315
AD5325
压摆率
主要代码跳变毛刺能量
数字馈通
数字串扰
DAC至DAC串扰
乘法带宽
总谐波失真
(V
DD
= 2.5 V至5.5 V ;
L
= 2 k
到GND ;
L
= 200 pF到GND ;所有特定网络阳离子牛逼
给T
最大
除非
A,B版本
3
典型值
最大
6
7
8
0.7
12
1
1
3
200
–70
8
9
10
单位
s
s
s
V / μs的
nV-s表示
nV-s表示
nV-s表示
nV-s表示
千赫
dB
条件/评论
V
REF
= V
DD
= 5 V
1/4规模的3/4规模的变化( 0X40来为0xC0 )
1/4规模的3/4规模的变化(为0x100至0x300处)
1/4规模的3/4规模的变化( 0×400 ,以量0xC00 )
1 LSB变化主进位
V
REF
= 2 V
±
0.1 V P-P
V
REF
= 2.5 V
±
0.1 V P-P ,频率= 10千赫
笔记
1
通过设计和特性保证,未经生产测试。
2
参见术语部分。
3
温度范围(A , B版) : -40°C至+ 105°C ;一般在+ 25°C 。
特定网络阳离子如有更改,恕不另行通知。
牧师F
–3–
AD5305/AD5315/AD5325
时序特性
1, 2
参数
f
SCL
t
1
t
2
t
3
t
4
t
5
t
6 3
t
7
t
8
t
9
t
10
t
11
在T限制
, T
最大
( A,B版)
400
2.5
0.6
1.3
0.6
100
0.9
0
0.6
0.6
1.3
300
0
250
0
300
20 + 0.1C
B4
400
(V
DD
= 2.5 V至5.5 V ;所有特定网络阳离子牛逼
给T
最大
除非另有说明)。
单位
kHz的最大
s
s
s
s
ns(最小值)
s
最大
s
s
s
s
ns(最大值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最大值)
ns(最小值)
pF的最大
条件/评论
SCL时钟频率
SCL周期时间
t
, SCL高电平时间
t
, SCL低电平时间
t
HD , STA
,开始/重复启动条件保持时间
t
SU , DAT
,数据建立时间
t
HD , DAT
,数据保持时间
t
HD , DAT
,数据保持时间
t
SU , STA
,重复启动建立时间
t
苏,申通快递
,停止条件建立时间
t
BUF
,总线空闲时间停止和启动条件之间
t
R
,在接收时上升SCL和SDA的时间
t
R
,在接收时上升SCL和SDA的时间( CMOS兼容)
t
F
, SDA的下降时间发射时
t
F
,在接收时SDA的下降时间( CMOS兼容)
t
F
,当接收到秋季SCL和SDA的时间
t
F
,发射时秋季SCL和SDA的时间
容性负载为每个公交专线
C
B
笔记
1
参见图1 。
2
通过设计和特性保证;未经生产测试。
3
主设备必须提供至少300 ns,以便SDA信号保持时间(简称V
IH
在SCL信号分) ,以弥合理解过程把音响的定义域
SCL的下降沿。
4
C
B
是在pF的一条总线线路的总电容。吨
R
和T
F
0.3 V之间测量
DD
0.7 V
DD
.
特定网络阳离子如有更改,恕不另行通知。
SDA
t
9
t
3
t
10
t
11
t
4
SCL
t
4
开始
条件
t
6
t
2
t
5
t
7
反复
开始
条件
t
1
t
8
停止
条件
图1. 2线串行接口时序图
–4–
牧师F
AD5305/AD5315/AD5325
绝对最大额定值
1, 2
(T
A
= 25 ℃,除非另有说明。 )
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
SCL , SDA和GND之间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
A0到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
基准输入电压至GND 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
V
OUT
A-D至GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
工作温度范围
工业( A,B版) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 105°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
结温(T
J
最大值)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
MSOP
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 (T
J
马克斯 - T的
A
)/
JA
JA
热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 206 ° C / W
JC
热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 44 ° C / W
再溢流焊接
峰值温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220℃
时间在峰值温度。 。 。 。 。 。 。 。 。 。 。 。 。 10秒40秒
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。的功能操作
器件在这些或以上的业务部门所列出的任何其他条件
本规范是不是暗示。暴露在绝对最大额定值条件
系统蒸发散长时间可能会影响器件的可靠性。
2
高达100 mA的瞬态电流不会造成SCR闩锁。
订购指南
模型
AD5305ARM
AD5305ARM-REEL7
AD5315ARM
AD5315ARM-REEL7
AD5325ARM
AD5325ARM-REEL7
AD5305BRM
AD5305BRM-REEL
AD5305BRM-REEL7
AD5315BRM
AD5315BRM-REEL
AD5315BRM-REEL7
AD5325BRM
AD5325BRM-REEL
AD5325BRM-REEL7
温度范围
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
包装说明
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
10引脚MSOP
封装选项
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
BRANDING
数据包络分析
数据包络分析
DFA
DFA
DGA
DGA
DEB
DEB
DEB
DFB
DFB
DFB
DGB
DGB
DGB
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
AD5305 / AD5315 / AD5325配备了专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD防范措施
建议,以避免性能下降或功能丧失。
牧师F
–5–
a
2.5 V至5.5 V , 500 A,四路电压输出
8位/ 10位/ 12位DAC,采用10引脚MicroSOIC
AD5304/AD5314/AD5324*
概述
特点
AD5304
四缓冲8位DAC,采用10引脚MicroSOIC
AD5314
四缓冲10位DAC采用10引脚MicroSOIC
AD5324
四缓冲12位DAC,采用10引脚MicroSOIC
低功耗工作: 500 A @ 3 V , 600 A @ 5 V
2.5 V至5.5 V电源供电
通过设计保证单调对所有代码
省电80 nA的@ 3 V , 200 nA的@ 5 V
双缓冲输入逻辑
输出范围: 0 -V
REF
上电复位至零伏
输出同步更新( LDAC功能)
低功耗SPI , QSPI , MICROWIRE 和
DSP兼容的3线串行接口
片内轨到轨输出缓冲放大器器
温度范围: -40°C至+ 105
应用
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
工业过程控制
在AD5304 / AD5314 / AD5324四是8位,10位和12位
缓冲电压输出DAC采用10引脚MicroSOIC封装
从一个单一的2.5 V至5.5 V电源供电,消耗
500
A
在3 V.他们的片内输出放大器器允许轨到
要与0.7 V / μs的转换速率轨输出摆幅。
3线串行接口用于其工作时钟速率
高达30 MHz ,并与标准SPI,QSPI兼容
MICROWIRE和DSP接口标准。
四个DAC的基准电压均从一个基准源
引脚。所有DAC的输出可以同时更新
使用软件
LDAC
功能。上述器件均内置一个
上电复位电路,确保DAC输出上电
至零伏,留在那里,直到一个有效的写操作
到设备。此外还具有省电特性,
减小了器件的电流消耗为200 nA的@ 5伏
( 80 nA的@ 3V) 。
这些部件在正常运行时的低功耗
使得它们非常适合便携式电池供电设备。
消耗电力为3毫瓦在5V, 1.5毫瓦在3 V ,减少了
1
W
在掉电模式。
功能框图
V
DD
LDAC
REFIN
输入
注册
DAC
注册
STRING
DAC A
卜FF器
V
OUT
A
SCLK
SYNC
接口
逻辑
输入
注册
DAC
注册
STRING
DAC B
卜FF器
V
OUT
B
DIN
输入
注册
DAC
注册
STRING
DAC
卜FF器
V
OUT
C
输入
注册
DAC
注册
STRING
DAC
卜FF器
V
OUT
D
POWER- ON
RESET
AD5304/AD5314/AD5324
GND
掉电
逻辑
*受保护
由美国专利号5969657 ;其他专利正在申请中。
SPI和QSPI是Motorola,Inc.的商标。
MICROWIRE是美国国家半导体公司的商标。
版本B
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 2000
AD5304/AD5314/AD5324–SPECIFICATIONS
(V
GND ; C = 200 pF到GND ;所有特定网络阳离子牛逼到T除非另有说明。 )
L
最大
DD
= 2.5 V至5.5 V ; V
REF
= 2 V ;
L
= 2 k
to
参数
1
B版本
2
典型值
最大
单位
条件/评论
直流性能
3, 4
AD5304
决议
相对精度
微分非线性
AD5314
决议
相对精度
微分非线性
AD5324
决议
相对精度
微分非线性
偏移误差
增益误差
低死区
失调误差漂移
5
增益误差漂移
5
直流电源抑制比
5
直流串扰
5
DAC的基准输入
5
V
REF
输入范围
V
REF
输入阻抗
参考穿心
输出特性
5
最小输出电压
6
最大输出电压
6
直流输出阻抗
短路电流
开机时间
逻辑输入
5
输入电流
V
IL
,输入低电压
0.25
37
8
±
0.15
±
0.02
10
±
0.5
±
0.05
12
±
2
±
0.2
±
0.4
±
0.15
20
–12
–5
–60
200
±
1
±
0.25
±
4
±
0.5
±
16
±
1
±
3
±
1
60
最低位
最低位
最低位
最低位
最低位
最低位
% FSR的
% FSR的
mV
PPM的FSR /°C的
PPM的FSR /°C的
dB
V
V
k
M
dB
V
V
mA
mA
s
s
通过设计保证单调对所有代码
通过设计保证单调对所有代码
通过设计保证单调对所有代码
参见图2和3
参见图2和3
降低死区仅存如果偏移误差为负
V
DD
=
±
10%
R
L
= 2 kΩ到GND或V
DD
V
DD
45
>10
–90
0.001
V
DD
– 0.001
0.5
25
16
2.5
5
±
1
0.8
0.6
0.5
正常工作
掉电模式
频率= 10千赫
这是最小和最大的驱动器的测量值
输出放大器器的能力。
V
DD
= 5 V
V
DD
= 3 V
走出掉电模式。 V
DD
= 5 V
走出掉电模式。 V
DD
= 3 V
V
IH
,输入高电压
2.4
2.1
2.0
3
2.5
600
500
0.2
0.08
5.5
900
700
1
1
引脚电容
电源要求
V
DD
I
DD
(正常模式)
7
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
I
DD
(省电模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
A
V
V
V
V
V
V
pF
V
A
A
A
A
V
DD
= 5 V
±
V
DD
= 3 V
±
V
DD
= 2.5 V
V
DD
= 5 V
±
V
DD
= 3 V
±
V
DD
= 2.5 V
10%
10%
10%
10%
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
笔记
1
参见术语。
2
温度范围: B版本: -40°C至+ 105°C ;一般在25 ℃。
3
DC特定网络阳离子与卸载的输出测试。
4
线性度是用降低的代码范围进行测试: AD5304 (编号8 248 ) ; AD5314 (代码28到995 ) ; AD5324 (代码115至3981 ) 。
5
通过设计和特性保证,未经生产测试。
6
为了使扩增fi er输出达到最小电压,偏置误差必须是负的。为了使扩增fi er输出达到其最大电压,
V
REF
= V
DD
和“偏移与增益”错误必须为正数。
7
I
DD
特定网络阳离子适用于所有DAC的代码。接口无效。所有DAC活跃。负载电流排除。
特定网络阳离子如有更改,恕不另行通知。
–2–
版本B
AD5304/AD5314/AD5324
AC特性
参数
2
1
(V
DD
= 2.5 V至5.5 V ;
L
= 2 K至GND ;
L
= 200 pF到GND ;所有特定网络阳离子牛逼
给T
最大
除非
另有说明)。
B版本
3
典型值
最大
单位
条件/评论
输出电压建立时间
AD5304
AD5314
AD5324
压摆率
主要代码跳变毛刺能量
数字馈通
数字串扰
DAC至DAC串扰
乘法带宽
总谐波失真
6
7
8
0.7
12
1
1
3
200
–70
8
9
10
s
s
s
V / μs的
nV-s表示
nV-s表示
nV-s表示
nV-s表示
千赫
dB
V
REF
= V
DD
= 5 V
1/4比例为3/4比例
变化
( 40进制为C0十六进制)
1/4比例为3/4比例
变化
(十六进制的100至300十六进制)
1/4比例为3/4比例
变化
(十六进制400至C00十六进制)
1 LSB变化主进位
V
REF
= 2 V
±
0.1 V P-P
V
REF
= 2.5 V
±
0.1 V P-P 。频率= 10千赫
笔记
1
通过设计和特性保证,未经生产测试。
2
参见术语。
3
温度范围: B版本: -40°C至+ 105°C
;一般在25 ℃。
特定网络阳离子如有更改,恕不另行通知。
时序特性
1, 2, 3
(V
参数
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
40
16
16
0
5
4.5
0
80
DD
= 2.5 V至5.5 V的所有特定网络阳离子牛逼
给T
最大
除非另有说明)
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
SCLK周期时间
SCLK高电平时间
SCLK低电平时间
SYNC
到SCLK上升沿建立时间
数据建立时间
数据保持时间
SCLK下降沿到
SYNC
上升沿
最低
SYNC
高时间
在T限制
, T
最大
V
DD
= 2.5 V至3.6 V
V
DD
= 3.6 V至5.5 V
33
13
13
0
5
4.5
0
33
笔记
1
通过设计和特性保证,未经生产测试。
2
所有的输入信号是特定网络连接编辑与指定tR = tF = 5纳秒(10% 90 %的V
DD
)和定时从一个电压电平(V
IL
+ V
IH
)/2.
3
参见图1 。
特定网络阳离子如有更改,恕不另行通知。
t
1
SCLK
t
8
SYNC
t
6
t
5
DIN
DB15
DB0
t
3
t
4
t
2
t
7
图1.串行接口时序图
版本B
–3–
AD5304/AD5314/AD5324
绝对最大额定值
1, 2
(T
A
= 25 ° C除非另有说明)
引脚配置
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
数字输入电压至GND 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
基准输入电压至GND 。 。 。 。 0.3 V到V
DD
+ 0.3 V
V
OUT
A-D至GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
工作温度范围
工业(B版) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 105°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
结温(T
J
最大值)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
10引脚MicroSOIC封装
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 (T
J
马克斯 - T的
A
)/θ
JA
θ
JA
热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 206 ° C / W
θ
JC
热阻抗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 44 ° C / W
再溢流焊接
峰值温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220 + 5 / -0 ℃,
时间在峰值温度。 。 。 。 。 。 。 。 。 。 。 。 10秒40秒
笔记
1
注意,超出上述绝对最大额定值可能会导致perma-
新界东北损坏设备。这是一个压力只有额定值。及的功能操作
该设备在这些或以上的运作中列出的任何其他条件
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
2
高达100 mA的瞬态电流不会造成SCR闩锁。
V
DD 1
V
OUT
A
2
V
OUT
B
3
V
OUT
C
4
REFIN
5
10
SYNC
AD5304/
AD5314/
AD5324
顶视图
(不按比例)
9
8
7
6
SCLK
DIN
GND
V
OUT
D
引脚功能描述
1
2
3
4
5
6
7
8
9
10
助记符
V
DD
V
OUT
A
V
OUT
B
V
OUT
C
REFIN
V
OUT
D
GND
DIN
SCLK
SYNC
功能
电源输入。这些部件可以从2.5 V至5.5 V和电源去耦至GND 。
来自DAC A.缓冲模拟输出电压输出放大器ER具有轨到轨工作。
DAC B的缓冲模拟输出电压输出放大器ER具有轨到轨工作。
DAC C的缓冲模拟输出电压输出放大器ER具有轨到轨工作。
参考输入引脚所有四个DAC 。它有一个输入范围从0.25至V
DD
.
DAC D的缓冲模拟输出电压输出放大器ER具有轨到轨工作。
接地参考点在零件上的所有电路。
串行数据输入。此装置具有一个16位的移位寄存器。数据读入寄存器上的下降沿
串行时钟输入端。通过DIN输入缓冲器每个写周期后关机。
串行时钟输入。数据移入输入移位寄存器的串行时钟输入的下降沿。数据
可以在时钟传输速度高达30MHz 。 SCLK输入缓冲器每个写周期后关机。
低电平有效控制输入。这是帧同步信号,用于将输入数据。当SYNC变为低电平时,
允许输入移位寄存器和数据传送中的下列16个时钟的下降沿。如果
SYNC
is
SCLK,上升沿的第十六下降沿之前采取高
SYNC
作为一个中断和
写序列被设备忽略。
订购指南
模型
AD5304BRM
AD5314BRM
AD5324BRM
温度
范围
-40 ° C至+ 105°C
-40 ° C至+ 105°C
-40 ° C至+ 105°C
描述
10引脚MicroSOIC
10引脚MicroSOIC
10引脚MicroSOIC
选项
RM-10
RM-10
RM-10
BRANDING
信息
DBB
DCB
DDB
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD5304 / AD5314 / AD5324具有专用ESD保护电路,造成永久性损坏
可能会发生在经受高能量静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
版本B
AD5304/AD5314/AD5324
术语
相对精度
数字串扰
对于DAC ,相对精度或积分非线性( INL )为
一个之间的最大偏差,在LSB中的,从一个直
线穿过DAC传递函数的端点。
典型的INL与代码图可以看出,在图4,图5和图6 。
微分非线性
这是传送到一个DAC的输出的毛刺脉冲
在响应满量程编码变化中间值(全0至全
1,并且反之亦然),在另一个DAC的输入寄存器。这是
用nV -秒。
DAC至DAC串扰
微分非线性( DNL )之间的区别
测得变化任意两个之间的理想的1 LSB变化
相邻码。对一个特定的编微分非线性
±
1 LSB
最大保证单调性。该DAC保证单
进补设计。典型的DNL与代码图中可以看出
图7 ,图8和9 。
偏移误差
这是传送到一个DAC的输出的毛刺脉冲
由于一个数字代码的变化和随后的输出变化
另一个DAC 。这包括数字和模拟串扰。它
通过加载一个DAC采用了全量程编码测量
变化(全0至全1 ,反之亦然)与
LDAC
位设置为低
同时监控另一个DAC的输出。的能量
毛刺用nV -秒。
乘法带宽
这是DAC和输出偏移误差的测量
扩增fi er 。它被表示为满量程范围的百分比。
增益误差
这是DAC的量程误差的量度。它是偏差
化从实际DAC传递特性的斜率
理想的表示为满量程范围的百分比。
失调误差漂移
在DAC的放大器器具有一个有限的带宽。该
乘法带宽就是一个措施。在正弦波
引用(加载到DAC满量程编码)出现在
的输出。乘法带宽的频率处
输出幅度下降到输入小于3分贝。
总谐波失真
这是偏移误差的变化的变化的量度
温度。它表现在( ppm的满量程范围) / ℃。
增益误差漂移
这是一种理想的正弦波和其衰减之间的差
用DAC的版本。正弦波被用作参考
对于DAC和THD是本次谐波的量度
对DAC输出。它的单位是分贝。
产量
电压
理想
增益误差
PLUS
偏移误差
这是在增益误差随变化的量度
温度。它表现在( ppm的满量程范围) / ℃。
电源抑制比( PSRR )
实际
这表示DAC的输出如何受的变化
在电源电压。 PSRR是在V中的变化的比值
OUT
to
在V的变化
DD
对于DAC满量程输出。据测定
在分贝。 V
REF
保持在2 V和V
DD
是多种多样的
±
10%.
直流串扰
OFFSET
错误
DAC码
死区码
扩音器
FOOTROOM
(1mV)
OFFSET
错误
这是一个DAC在中间电平输出电平的直流变
响应满量程编码变化(全0至全1,副
亦然)和另一个DAC输出变化。它被表示在
V.
参考穿心
这是信号的幅度在DAC的比率
输出到参考输入时的DAC的输出是不是被
更新。它被表示为分贝。
主要代码跳变毛刺能量
负图2.传输功能失调
主要代码跳变毛刺能量是冲动的能量
注入模拟输出时,在DAC的代码
注册状态变化。它通常是特定网络版作为区域
毛刺用nV-秒并且当数字码被改变被测量
1 LSB在主进位跃迁( 011 。 11 100 。 00
或100 。 。 。 00 011 。 。 。 11)。
数字馈通
实际
产量
电压
增益误差
PLUS
偏移误差
理想
数字馈通是衡量冲动的注入
DAC的从设备的数字输入管脚的模拟输出
当DAC的输出不被写入(SYNC保持高电平) 。它
为特定网络版为nV -秒,并测量在最坏情况下的变化
数字输入引脚,如全0至全1 ,反之亦然。
版本B
–5–
积极
OFFSET
DAC码
与正图3.传输功能失调
数据表
特点
2.5 V至5.5 V , 500 μA ,四通道电压输出
8位/ 10位/ 12位DAC,采用10引脚封装
AD5304/AD5314/AD5324
概述
AD5304/AD5314/AD5324
1
是四8,10 ,和12位
在10引脚MSOP和10引脚缓冲电压输出DAC
从一个单一的2.5 V至5.5 V电源供电LFCSP封装,
功耗为500μA 3 V.他们的片上输出放大器,能够
要与0.7 V / μs的转换速率实现轨到轨输出摆幅。
3线串行接口使用;其工作时钟速率高达
30兆赫,并与标准SPI , QSPI , MICROWIRE兼容,
与DSP的接口标准。
四个DAC的基准电压均从一个基准源
引脚。所有DAC的输出可以同时使用更新
软件LDAC功能。该份掺入电
复位电路,并确保DAC输出上电至0 V
并保持在那里,直到一个有效的写操作的装置。
此外还具有省电功能,可降低电流
该设备为200 nA的(5 V, 80 nA的@ 3 V )的消费量。
这些部件在正常运行时的低功耗
使得它们非常适合便携式电池供电设备。
消耗电力为3毫瓦在5V, 1.5毫瓦在3 V ,减少了
1 μW在掉电模式。
AD5304 : 4缓冲8位DAC,采用10引脚MSOP和
10引脚LFCSP
A,W版本: ± 1 LSB INL ,B版本: ± 0.625 LSB INL
AD5314 : 4缓冲10位DAC,采用10引脚MSOP和
10引脚LFCSP
A,W版本: ± 4 LSB INL ,B版本: ± 2.5 LSB INL
AD5324 : 4缓冲12位DAC,采用10引脚MSOP和
10引脚LFCSP
A,W版本: ± 16 LSB INL ,B版本: ± 10 LSB INL
低功耗工作: 500 μA (3 V) , 600 μA @ 5 V
2.5 V至5.5 V电源供电
通过设计保证单调对所有代码
省电80 nA的@ 3 V , 200 nA的@ 5 V
双缓冲输入逻辑
输出范围: 0 V至V
REF
上电复位至0 V
输出同步更新( LDAC功能)
低加电, SPI- , QSPI - , MICROWIRE - 和DSP的
兼容的3线串行接口
片上,轨到轨输出缓冲放大器
温度范围:-40 ° C至+ 105°C
通过汽车应用认证
应用
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
工业过程控制
V
DD
1
由美国专利号5969657保护。
功能框图
REFIN
AD5304/AD5314/AD5324
LDAC
卜FF器
DAC
注册
STRING
DAC A
卜FF器
输入
注册
V
OUT
A
SCLK
接口
逻辑
输入
注册
DAC
注册
STRING
DAC B
卜FF器
V
OUT
B
SYNC
输入
注册
DAC
注册
STRING
DAC
卜FF器
V
OUT
C
DIN
输入
注册
上电复位
GND
DAC
注册
STRING
DAC
V
OUT
D
掉电逻辑
00929-001
图1 。
牧师
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2011 ADI公司保留所有权利。
AD5304/AD5314/AD5324
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
AC特征................................................ ........................ 4
时序特性................................................ ................ 5
绝对最大额定值............................................... ............. 6
ESD注意事项................................................ .................................. 6
引脚配置和功能描述........................... 7
典型性能特征............................................. 8
术语................................................. ................................... 12
数据表
工作原理............................................... ....................... 14
功能说明................................................ .............. 14
上电复位.............................................. ............................ 14
串行接口................................................ ............................ 14
掉电模式.............................................. ...................... 16
微处理器接口................................................ ....... 16
应用信息................................................ .............. 18
典型应用电路............................................... ........ 18
解码多个AD5304 / AD5314 / AD5324s .................... 19
电源旁路和接地................................ 20
外形尺寸................................................ ....................... 22
订购指南................................................ .......................... 23
汽车产品................................................ ................. 23
修订历史
9月11日 - 修订版。 G以牧师
更改表4 .............................................. .............................. 6
5月11日 - 修订版。 F到牧师摹
加入W版本............................................... ................通用
新增EPAD符号图4 ............................................ 7 .....
更新的外形尺寸............................................... ........ 22
更改订购指南.............................................. ............ 23
新增汽车产品第.......................................... 23
9月6日 - 修订版。 E至版本F
更新格式................................................ ..................通用
更改规格第.............................................. 3 ....
更改表5 .............................................. .............................. 7
更新的外形尺寸............................................... ....... 22
更改订购指南.............................................. ............ 23
5/05 -REV 。 D钮英文内容
增加了10引脚LFCSP封装.........................................通用
更改标题............................................... ................................. 1
更改订购指南.............................................. .............. 4
8月3日 - 修订版。 C到Rev. D的
增加了一个版本............................................... .................通用
更改功能............................................... ........................... 1
更改规格............................................... .................. 2
更改绝对最大额定值........................................ 4
更改订购指南.............................................. ............... 4
变化图6 .............................................. .......................... 11
加入八进制节表2 ............................................ 15 ..
更新的外形尺寸............................................... ........ 16
修订版H |页24 2
数据表
特定网络阳离子
AD5304/AD5314/AD5324
V
DD
= 2.5 V至5.5 V ; V
REF
= 2 V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ;所有特定网络阳离子牛逼
给T
最大
中,除非另有说明。
表1中。
参数
1
直流性能
3, 4
AD5304
决议
相对精度
微分非线性
AD5314
决议
相对精度
微分非线性
AD5324
决议
相对精度
微分非线性
偏移误差
增益误差
低死区
失调误差漂移
5
增益误差漂移
5
直流电源抑制
5
直流串扰
5
DAC的基准输入
5
V
REF
输入范围
V
REF
输入阻抗
参考穿心
输出特性
5
最小输出电压
6
最大输出电压
6
直流输出阻抗
短路电流
开机时间
A,W版本
2
典型值
最大
B版本
2
典型值
最大
单位
测试条件/评论
8
±0.15
±0.02
±1
±0.25
8
±0.15
±0.02
±0.625
±0.25
最低位
最低位
保证单调性
设计对所有代码
10
±0.5
±0.05
±4
±0.5
10
±0.5
±0.05
±2.5
±0.5
最低位
最低位
保证单调性
设计对所有代码
12
±2
±0.2
±0.4
±0.15
20
–12
–5
–60
200
0.25
37
±16
±1
±3
±1
60
12
±2
±0.2
±0.4
±0.15
20
–12
–5
–60
200
±10
±1
±3
±1
60
最低位
最低位
% FSR的
% FSR的
mV
PPM的
FSR /°C的
PPM的
FSR /°C的
dB
μV
保证单调性
设计对所有代码
参见图2和图3中
参见图2和图3中
只有降低死区的存在
如果偏移误差是负
ΔV
DD
= ±10%
R
L
= 2 kΩ到GND或V
DD
V
DD
45
>10
–90
0.001
V
DD
– 0.001
0.5
25
16
2.5
5
0.25
37
V
DD
45
>10
–90
0.001
V
DD
– 0.001
0.5
25
16
2.5
5
V
dB
V
正常工作
掉电模式
频率= 10千赫
测量
最小和最大
的V驱动能力
输出放大器器
V
DD
= 5 V
V
DD
= 3 V
走出力量 -
掉电模式V
DD
= 5 V
走出力量 -
掉电模式V
DD
= 3 V
Ω
mA
mA
μs
μs
修订版H |第24 3
AD5304/AD5314/AD5324
参数
1
逻辑输入
5
输入电流
V
IL
,输入低电压
A,W版本
2
典型值
最大
±1
0.8
0.6
0.5
2.4
2.1
2.0
3
2.5
600
500
0.2
0.08
5.5
900
700
1
1
2.5
600
500
0.2
0.08
2.4
2.1
2.0
3
5.5
900
700
1
1
B版本
2
典型值
最大
±1
0.8
0.6
0.5
单位
μA
V
V
V
V
V
V
pF
V
μA
μA
μA
μA
数据表
测试条件/评论
V
IH
,输入高电压
V
DD
= 5 V ± 10%
V
DD
= 3 V ± 10%
V
DD
= 2.5 V
V
DD
= 5 V ± 10%
V
DD
= 3 V ± 10%
V
DD
= 2.5 V
引脚电容
电源要求
V
DD
I
DD
(正常模式)
7
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
I
DD
(省电模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
1
2
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
V
IH
= V
DD
和V
IL
= GND
参见术语部分。
温度范围(A , B,W版) : -40°C至+ 105°C ;一般在+ 25°C 。
3
DC特定网络阳离子与卸载的输出测试。
4
线性使用缩小代码范围进行测试: AD5304 (代码8到代码248 ) ; AD5314 (代码28代码995 ) ; AD5324 (代码115代码3981 ) 。
5
通过设计和特性保证,未经生产测试。
6
为放大器输出达到最小电压,偏移误差必须是负的。对于放大器的输出达到其最大电压,V
REF
= V
DD
和抵消加
增益误差必须为正。
7
I
DD
规范适用于所有DAC的代码;接口无效;活跃的所有DAC ;负载电流排除。
AC特性
V
DD
= 2.5 V至5.5 V ;
L
= 2 kΩ到GND ;
L
= 200 pF到GND ;所有特定网络阳离子牛逼
给T
最大
中,除非另有说明。
表2中。
参数
1, 2
输出电压建立时间
AD5304
AD5314
AD5324
压摆率
主要代码跳变毛刺能量
数字馈通
数字串扰
DAC至DAC串扰
乘法带宽
总谐波失真
1
2
A, B,W版本
3
典型值
最大
6
7
8
0.7
12
1
1
3
200
–70
8
9
10
单位
μ
s
μ
s
μ
s
V/
μ
s
测试条件/评论
V
REF
= V
DD
= 5 V
扩展到规模的变化( 0X40来为0xC0 )
规模规模的变化(为0x100至0x300处)
规模规模的变化( 0×400 ,以量0xC00 )
1 LSB变化主进位
用nV-sec
用nV-sec
用nV-sec
用nV-sec
千赫
dB
V
REF
= 2 V ±0.1 V P-P
V
REF
= 2.5 V ±0.1 V P-P ;频率= 10千赫
参见术语部分。
通过设计和特性保证,未经生产测试。
3
温度范围(A , B,W版) : -40°C至+ 105°C ;一般在+ 25°C 。
修订版H |第24 4
数据表
时序特性
V
DD
= 2.5 V至5.5 V ;所有特定网络阳离子牛逼
给T
最大
中,除非另有说明。
表3中。
参数
1, 2, 3
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
1
2
AD5304/AD5314/AD5324
在T限制
, T
最大
V
DD
= 2.5 V至3.6 V
V
DD
= 3.6 V至5.5 V
40
33
16
13
16
13
16
13
5
5
4.5
4.5
0
0
80
33
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
测试条件/评论
SCLK周期时间
SCLK高电平时间
SCLK低电平时间
SYNC到SCLK下降沿建立时间
数据建立时间
数据保持时间
SCLK下降沿到SYNC上升沿
最小SYNC高电平时间
通过设计和特性保证,未经生产测试。
所有输入信号均指定tR = tF = 5 ns的10%的规定( 90 %V的
DD
)和定时从一个电压电平(V
IL
+ V
IH
)/2.
3
参见图2 。
t
1
SCLK
t
8
SYNC
t
4
t
6
t
3
t
2
t
7
t
5
DB0
00929-002
DIN
DB15
图2.串行接口时序图
修订版H |第24 5
2.5 V至5.5 V , 500 μA , 2线接口
四路电压输出, 8位/ 10位/ 12位DAC
AD5305/AD5315/AD5325
特点
AD5305 : 4缓冲8位DAC,采用10引脚MSOP
A版: ± 1 LSB INL , B版: ± 0.625 LSB INL
AD5315 : 4缓冲10位DAC,采用10引脚MSOP
A版: ± 4 LSB INL , B版: ± 2.5 LSB INL
AD5325 : 4缓冲12位DAC,采用10引脚MSOP
A版: ± 16 LSB INL , B版: ± 10 LSB INL
低功耗工作: 500 μA (3 V) , 600 μA @ 5 V
2线(I
2
C兼容)串行接口
2.5 V至5.5 V电源供电
通过设计保证单调对所有代码
省电80 nA的@ 3 V , 200 nA的@ 5 V
三种省电模式
双缓冲输入逻辑
输出范围: 0 V至V
REF
上电复位至0 V
输出同步更新( LDAC功能)
软件清除设施
数据回读设施
片内轨到轨输出缓冲放大器器
温度范围: -40°C至+ 105°C
概述
在AD5305 / AD5315 / AD5325
1
是四8,10 ,和12位
采用10引脚MSOP缓冲电压输出DAC的工作
从单一2.5 V至5.5 V电源供电,功耗为500μA 3 V.
其片内输出放大器,能够轨到轨输出摆幅
与0.7 V / μs的压摆率。 2线串行接口,
工作时钟速率高达400 kHz的使用。这个接口是
在V SMBus兼容
DD
< 3.6 V.多个器件可以通过
放置在同一总线上。
四个DAC的基准电压从一个派生
参考引脚。所有DAC的输出可以更新
同时利用软件LDAC功能。
该份掺入的上电复位电路,它保证
DAC输出上电至0 V并保持,直到
有效的写操作的装置。还有一种软件
明确的功能,所有输入和DAC寄存器复位为0伏。
此外还具有省电功能,可降低电流
该设备为200 nA的(5 V, 80 nA的@ 3 V )的消费量。
这些部件在正常运行时的低功耗
使得它们非常适合于电池供电的便携式分析装备
换货。功耗为3 mW的5 V , 1.5兆瓦,3 V,
降至1 μW在掉电模式。
应用
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
工业过程控制
V
DD
LDAC
DAC
注册
1
受美国专利号5969657和5684481的保护。
功能框图
在REF
输入
注册
STRING
DAC A
卜FF器
V
OUT
A
SCL
SDA
接口
逻辑
输入
注册
DAC
注册
STRING
DAC B
卜FF器
V
OUT
B
A0
输入
注册
DAC
注册
STRING
DAC
卜FF器
V
OUT
C
输入
注册
DAC
注册
STRING
DAC
卜FF器
V
OUT
D
POWER- ON
RESET
AD5305/AD5315/AD5325
GND
掉电
逻辑
00930-001
图1 。
启摹
信息ADI公司提供的被认为是准确和可靠。然而,没有
责任承担ADI公司供其使用,也为专利或其他任何侵权行为
第三方可能导致其使用的权利。规格如有变更,恕不另行通知。没有
获发牌照以暗示或其他方式ADI公司的任何专利或专利权。
商标和注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
AD5305/AD5315/AD5325
目录
特点................................................. ............................................. 1
应用................................................. ...................................... 1
概述................................................ ......................... 1
功能框图............................................... ............... 1
修订历史................................................ ............................... 2
规格................................................. .................................... 3
AC特征................................................ ........................ 5
时序特性................................................ ................ 5
绝对最大额定值............................................... ............. 7
ESD注意事项................................................ .................................. 7
引脚配置和功能说明............................. 8
典型性能特征............................................. 9
术语................................................. ................................... 13
功能说明................................................ .................. 15
数字到模拟部分............................................ ............. 15
电阻串................................................ ............................. 15
DAC的基准输入............................................... ................ 15
输出放大器................................................ ........................ 15
上电复位.............................................. ............................ 15
串行接口................................................ ............................ 16
读/写序.............................................. ................... 16
指针字节位............................................... .......................... 16
输入移位寄存器............................................... ..................... 16
默认回读条件............................................... ..... 17
多DAC写序列............................................. .... 17
多DAC回读序列......................................... 17
写操作................................................ .......................... 17
读操作................................................ ........................... 17
双缓冲接口.............................................. .......... 18
掉电模式.............................................. .................... 18
应用................................................. .................................... 20
典型应用电路............................................... ........ 20
双极性工作................................................ ....................... 20
在一条总线上的多个器件............................................. ...... 20
AD5305 / AD5315 / AD5325的数字可编程
窗口检测器................................................ ....................... 21
粗,细调节使用
AD5305 / AD5315 / AD5325 ............................................. .......... 21
电源去耦............................................... .......... 21
外形尺寸................................................ ....................... 23
订购指南................................................ .......................... 23
修订历史
5月6日 - 修订版。 F到牧师摹
更新格式................................................ ..................通用
更改订购指南.............................................. ............ 24
10/04 -REV 。 E至版本F
变化图6 .............................................. .......................... 11
更改指针字节位第........................................... 12
图7 ..............................................变化.......................... 12
8月3日 - 修订版。 D钮英文内容
增加了一个版本............................................... ..................通用
更改功能............................................... ........................... 1
更改规格............................................... ................. 2
更改绝对最大额定值....................................... 5
更改订购指南.............................................. .............. 5
更改TPC 21 .............................................. ........................... 10
新增八进制科表二............................................ ...... 18
更新的外形尺寸............................................... ........ 19
4月1日 - 修订版。 C到Rev. D的
编辑特写第.............................................. ...................... 1
编辑图6 .............................................. .................................... 1
编辑左/右和双科
.............................................的指针字节位科.............. 11
编辑输入移位寄存器组............................................ .. 12
编辑要多DAC回读序列第................... 12
编辑图7 .............................................. ................................ 12
编辑写操作部分............................................. ..... 13
编辑图8 .............................................. ................................ 13
编辑读操作部分............................................. ...... 14
编辑图9 .............................................. ................................ 14
编辑掉电模式部分.......................................... 15
编辑图12 .............................................. .............................. 16
修订版G |页24 2
AD5305/AD5315/AD5325
特定网络阳离子
V
DD
= 2.5 V至5.5 V ,V
REF
= 2 V ,R
L
= 2 kΩ到GND ,C
L
= 200 pF到GND ,规格全牛逼
给T
最大
中,除非另有说明。
表1中。
参数
2
直流性能
3, 4
AD5305
决议
相对精度
微分非线性
AD5315
决议
相对精度
微分非线性
AD5325
决议
相对精度
微分非线性
偏移误差
增益误差
低死区
失调误差漂移
5
增益误差漂移
5
电源抑制比
5
直流串扰
5
DAC的基准输入
5
V
REF
输入范围
V
REF
输入阻抗
参考穿心
输出特性
5
最小输出电压
6
A版
1
典型值
最大
B版本
1
典型值
最大
单位
条件/评论
8
±0.15
±0.02
±1
±0.25
8
±0.15
±0.02
±0.625
±0.25
最低位
最低位
通过设计保证单调
对于所有代码
10
±0.5
±0.05
±4
±0.5
10
±0.5
±0.05
±2.5
±0.5
最低位
最低位
通过设计保证单调
对于所有代码
12
±2
±0.2
±0.4
±0.15
20
12
5
–60
200
0.25
37
±16
±1
±3
±1
60
12
±2
±0.2
±0.4
±0.15
20
12
5
–60
200
±10
±1
±3
±1
60
最低位
最低位
% FSR的
% FSR的
mV
PPM的
FSR /°C的
PPM的
FSR /°C的
dB
μV
通过设计保证单调
对于所有代码
只有降低死区,如果存在偏差
误差是负
V
DD
= ±10%
R
L
= 2 kΩ到GND或V
DD
V
DD
45
>10
90
0.001
0.25
37
V
DD
45
>10
90
0.001
V
dB
V
正常工作
掉电模式
频率= 10千赫
最小的量度和
的最大驱动能力
输出放大器器
最大输出电压
6
直流输出阻抗
短路电流
开机时间
V
DD
0.001
0.5
25
16
2.5
5
V
DD
0.001
0.5
25
16
2.5
5
V
Ω
mA
mA
μs
μs
V
DD
= 5 V
V
DD
= 3 V
走出掉电模式
V
DD
= 5 V
走出掉电模式
V
DD
= 3 V
修订版G |第24 3
AD5305/AD5315/AD5325
参数
2
逻辑输入( A0 )
5
输入电流
输入低电压,V
IL
A版
1
典型值
最大
±1
0.8
0.6
0.5
2.4
2.1
2.0
3
0.7
V
DD
0.3
0.05
V
DD
8
50
V
DD
+
0.3
0.3 V
DD
±1
0.7
V
DD
0.3
0.05
V
DD
8
50
2.4
2.1
2.0
3
V
DD
+
0.3
0.3 V
DD
±1
B版本
1
典型值
最大
±1
0.8
0.6
0.5
单位
μA
V
V
V
V
V
V
pF
V
V
μA
V
pF
ns
条件/评论
输入高电压,V
IH
V
DD
= 5 V ± 10%
V
DD
= 3 V ± 10%
V
DD
= 2.5 V
V
DD
= 5 V ± 10%
V
DD
= 3 V ± 10%
V
DD
= 2.5 V
引脚电容
逻辑输入( SCL , SDA )
5
输入高电压,V
IH
输入低电压,V
IL
输入漏电流,I
IN
输入滞后,V
HYST
输入电容,C
IN
干扰抑制
逻辑输出( SDA )
5
输出低电压,V
OL
三态泄漏电流
三态输出
电容
电源要求
V
DD
I
DD
(正常模式)
7
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
I
DD
(省电模式)
V
DD
= 4.5 V至5.5 V
V
DD
= 2.5 V至3.6 V
1
2
在V SMBus兼容
DD
& LT ; 3.6 V
在V SMBus兼容
DD
& LT ; 3.6 V
输入滤波抑制噪声尖峰
小于50纳秒
I
SINK
= 3毫安
I
SINK
= 6毫安
0.4
0.6
±1
8
8
0.4
0.6
±1
V
V
μA
pF
2.5
600
500
0.2
0.08
5.5
900
700
1
1
2.5
600
500
0.2
0.08
5.5
900
700
1
1
V
V
IH
= V
DD
和V
IL
= GND
μA
μA
μA
μA
V
IH
= V
DD
和V
IL
= GND
I
DD
= 4 μA (最大值)时
0回读的SDA
I
DD
= 1.5 μA (最大值)时
0回读的SDA
温度范围(A , B版) : -40°C至+ 105°C ;一般在+ 25°C 。
参见术语部分。
3
DC特定网络阳离子与卸载的输出测试。
4
线性度是用降低的代码范围进行测试: AD5305 (编号8 248 ) ; AD5315 (代码28到995 ) ; AD5325 (代码115至3981 ) 。
5
通过设计和特性保证,未经生产测试。
6
为放大器输出达到最小电压,偏移误差必须是负的;达到其最大电压,V
REF
= V
DD
和偏移与增益误差必须
积极的。
7
I
DD
规范适用于所有DAC的代码。接口无效。所有DAC活跃,不包括负载电流。
修订版G |第24 4
AD5305/AD5315/AD5325
AC特性
V
DD
= 2.5 V至5.5 V ,R
L
= 2 kΩ到GND ,C
L
= 200 pF到GND ,规格全牛逼
给T
最大
中,除非另有说明。
表2中。
参数
2, 3
输出电压建立时间
AD5305
AD5315
AD5325
压摆率
主要代码跳变毛刺能量
数字馈通
数字串扰
DAC至DAC串扰
乘法带宽
总谐波失真
1
2
A,B版本
1
典型值
最大
6
7
8
0.7
12
1
1
3
200
70
8
9
10
单位
μs
μs
μs
V / μs的
nV-s表示
nV-s表示
nV-s表示
nV-s表示
千赫
dB
条件/评论
V
REF
= V
DD
= 5 V
规模规模的变化( 0 × 40至0 × C0 )
规模规模的变化( 0 × 100 0 × 300 )
规模规模的变化( 0 × 400 0 × C00 )
1 LSB变化主进位
V
REF
= 2 V ±0.1 V P-P
V
REF
= 2.5 V ±0.1 V P-P ,频率为10千赫
温度范围(A , B版) : -40°C至+ 105°C ;一般在+ 25°C 。
通过设计和特性保证,未经生产测试。
3
参见术语部分。
时序特性
V
DD
= 2.5 V至5.5 V ,所有特定网络阳离子牛逼
给T
最大
中,除非另有说明。
表3中。
参数
1, 2
f
SCL
t
1
t
2
t
3
t
4
t
5
t
6 3
t
7
t
8
t
9
t
10
t
11
在T限制
, T
最大
( A,B版)
400
2.5
0.6
1.3
0.6
100
0.9
0
0.6
0.6
1.3
300
0
250
0
300
20 + 0.1 C
B 4
400
单位
kHz的最大
微秒分钟
微秒分钟
微秒分钟
微秒分钟
ns(最小值)
微秒最大
微秒分钟
微秒分钟
微秒分钟
微秒分钟
ns(最大值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最大值)
ns(最小值)
pF的最大
条件/评论
SCL时钟频率
SCL周期时间
t
, SCL高电平时间
t
, SCL低电平时间
t
HD , STA
,开始/重复启动条件保持时间
t
SU , DAT
,数据建立时间
t
HD , DAT
,数据保持时间
t
HD , DAT
,数据保持时间
t
SU , STA
,重复启动建立时间
t
苏,申通快递
,停止条件建立时间
t
BUF
,停止和起始条件之间的总线空闲时间
t
R
,在接收时上升SCL和SDA的时间
t
R
,在接收时上升SCL和SDA的时间( CMOS兼容)
t
F
, SDA的下降时间发射时
t
F
,在接收时SDA的下降时间( CMOS兼容)
t
F
,当接收到秋季SCL和SDA的时间
t
F
,发射时秋季SCL和SDA的时间
容性负载为每个公交专线
C
B4
1
2
参见图2 。
通过设计和特性保证;未经生产测试。
3
主设备必须提供至少300 ns,以便SDA信号保持时间(简称V
IH
在SCL信号分) ,以桥接SCL的未定义区域
下降沿。
4
C
B
是在pF的一条总线线路的总电容。吨
R
和T
F
0.3 V之间测量
DD
0.7 V
DD
.
修订版G |第24 5
查看更多AD5304PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AD5304
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:960030175 复制

电话:13480301972
联系人:陈先生
地址:福田区中航路华强北街道国利大厦2030
AD5304
ADI/亚德诺
23+
28000
全新原装正品优势库存
QQ: 点击这里给我发消息 QQ:2881793588 复制

电话:0755-88291559
联系人:陈泽强
地址:深圳市福田区华强北深南中路2068号华能大厦23楼2312-2313-2318
AD5304
ADI/亚德诺
2443+
23000
一级代理专营,原装现货,价格优势
QQ: 点击这里给我发消息 QQ:3004390991 复制 点击这里给我发消息 QQ:3004390992 复制 点击这里给我发消息 QQ:1245773710 复制

电话:0755-82723761/82772189
联系人:夏先生 朱小姐
地址:深圳市福田区华强北街道赛格科技园3栋东座10楼A2(本公司为一般纳税人,可开增票)
AD5304
AD
25+
4500
LQFP48
全新原装现货特价销售!
QQ: 点击这里给我发消息 QQ:3004390992 复制 点击这里给我发消息 QQ:3004390991 复制 点击这里给我发消息 QQ:1245773710 复制

电话:0755-82723761/82772189
联系人:夏先生 朱小姐
地址:广东省深圳市福田区华强北赛格科技园3栋东座10楼A2室(本公司为一般纳税人,可开增票)
AD5304
AD
25+
4500
SOP
全新原装正品特价售销!
QQ: 点击这里给我发消息 QQ:195847376 复制 点击这里给我发消息 QQ:583757894 复制

电话:0755-83376489 83376282 83376549 83600718
联系人:销售部
地址:广东省深圳市深圳南山区科技园产学研楼706
AD5304
ADI/亚德诺
25+
全新原装正品
普通
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
AD5304
ADI/亚德诺
22+
32570
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
AD5304
ADI/亚德诺
22+
32570
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
AD5304
√ 欧美㊣品
▲10/11+
8923
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:12979146271572952678 复制 点击这里给我发消息 QQ:1693854995 复制

电话:19520735817/13148740183
联系人:米小姐,黄小姐
地址:广东省深圳市福田区华强北赛格科技园2栋西
AD5304
AD
21+
2800
SOP
4电压输出DAC电路
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
AD5304
√ 欧美㊣品
▲10/11+
10216
贴◆插
【dz37.com】实时报价有图&PDF
查询更多AD5304供应信息

深圳市碧威特网络技术有限公司
 复制成功!