a
特点
AC '97 2.3兼容功能
6个DAC通道5.1环绕声
S / PDIF输出
集成立体声耳机放大器器
可变速率音频
双率音频(F
S
= 96千赫)
大于90 dB动态范围
20位PCM的DAC
线路电平单声道“手机”输入
高品质CD输入
可选MIC输入,前置放大器
AUX和LINE_IN立体声输入
外置功放关断控制
电源管理模式
48引脚LQFP封装
AC '97的SoundMAX编解码器
AD1980
增强功能
综合参数均衡器
立体声MIC前置放大器支持
集成PLL的系统时钟
可变采样率7 kHz至96 kHz的
插孔检测(自动拓扑切换)
软件控制的VREF_OUT为MIC偏置
软件使能输出杰克分享
自动缩混和渠道传播模式
功能框图
V
REFOUT
V
REF
电压
参考
XTL_OUT XTL_IN SPDIF
AD1980
MC1
麦克风前置放大器
G
G
G
MC2
PHONE_IN
CD_L
CD_GND
CD_R
AUX_L
AUX_R
LINE_IN_L
LINE_IN_R
CD
差动放大器
2CMIC
核心编解码器
PCM L / R
ADC率
SPDIF
TX
MS
PLL
记录
选择器
ID0
G
M
16-BIT
- ADC
16-BIT
- ADC
ID1
G
M
PCM LFE
DAC率
RESET
LFE_OUT
MZ
A
SPRD
M
G
AC '97接口
20-BIT
- DAC
DAC
SLOT
逻辑
SYNC
CENTER_OUT
MZ
A
SPRD
M
G
20-BIT
- DAC
GA
M
M
M
GA
M
GA
M
GA
M
GA
M
GA
M
GA
M
GA
M
M
M
G =增益
A =衰减
M =静音
Z =高阻态
PCM前
DAC率
BITCLK
LINE_OUT_L
MZ
MZ
MZ
A
绕行
MONO_OUT
LINE_OUT_R
A
LOSEL
EQ COEF存储
LOSEL
SDATA_OUT
EQ
SDATA_IN
A
M
M
M
M
HPSEL
G
G
20-BIT
- DAC
20-BIT
- DAC
20-BIT
- DAC
20-BIT
- DAC
PCM SURR
DAC率
绕行
SURR_OUT_L /
HP_OUT_L
HP
M
A
HPSEL
EQ
AC '97
控制
注册
G
SURR_OUT_R /
HP_OUT_R
HP
M
M
M
G
A
模拟混合
控制逻辑
EAPD
JS0
JS1
EAPD
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。商标
注册商标是其各自公司的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
2002 ADI公司保留所有权利。
AD1980–SPECIFICATIONS
在标准测试条件,除非另有
注意
DAC测试条件
温度
数字电源( DV
DD
)
模拟电源(AV
DD
)
采样速率(六
S
)
输入信号
模拟输出通带
25°C
3.3 V
5.0 V
48千赫
1008赫兹
20赫兹到20千赫兹
CALIBRATED
-3 dB衰减相对于满量程
0分贝输入
10 kΩ输出负载LINE_OUT , MONO_OUT ,
CENTER_OUT和LFE_OUT
32
输出负载( HP_OUT )
ADC测试条件
CALIBRATED
增益为0 dB
输入-3.0分贝相对于满量程
参数
模拟量输入
输入电压( RMS值假设正弦波输入)
LINE_IN ,CD , AUX , PHONE_IN
MIC_IN与30分贝前置放大器
MIC_IN与20分贝前置放大器
MIC_IN与10分贝前置放大器
MIC_IN 0 dB增益
输入阻抗
*
输入电容
*
主音量
步长(线路输出,单声道输出,环绕输出,中置, LFE )
输出衰减范围跨度
*
0dB的基本静音衰减
*
可编程增益放大器, ADC
步长(0 dB到22.5分贝)
PGA增益范围跨度
模拟混频器输入增益/放大器/衰减器
信号 - 噪声比( SNR)的
CD到LINE_OUT
LINE , AUX ,手机,到LINE_OUT
*
MIC1或MIC2 (注: 0分贝MIC增益)到LINE_OUT
*
步长的所有混频器输入
输入增益/衰减范围:所有混频器输入
数字抽取和内插滤波器
*
通带
通带纹波
过渡带
阻带
阻带抑制
群时延
群时延变化过通带
0
0.4
0.6
–74
f
S
f
S
16/f
S
0
民
典型值
最大
单位
1
2.83
0.032
0.089
0.1
0.283
0.316
0.894
1
2.83
20
5
1.5
46.5
7.5
V有效值
V P-P
V有效值
V P-P
V有效值
V P-P
V有效值
V P-P
V有效值
V P-P
k
pF
dB
dB
dB
dB
dB
80
1.5
22.5
90
90
90
1.5
46.5
0.4 f
S
±
0.09
0.6 f
S
dB
dB
dB
dB
dB
Hz
dB
Hz
Hz
dB
美国证券交易委员会
s
–2–
第0版
AD1980
参数
模拟 - 数字转换器
决议
总谐波失真( THD ) AV
DD
= 5.0 V
动态范围( -60 dB输入THD + N参考FS , A加权)
AV
DD
= 5.0 V
信噪比,互调失真
*
( CCIF方法)
ADC串扰
*
线路输入(输入L,地面R,读R ,输入R,地面L,读L)
LINE_IN到其他
增益误差(满刻度量程相对于标称输入电压)
通道间增益不匹配(增益误差的差异)
ADC失调误差
*
(0 dB增益, HPF开)
数字 - 模拟转换器
决议
总谐波失真( THD ) , LINE_OUT , AV
DD
= 5.0 V
总谐波失真( THD ) , HP_OUT , AV
DD
= 5.0 V
总谐波失真( THD ) ,中心/ LFE , AV
DD
= 5.0 V
动态范围( -60 dB输入THD + N参考FS A加权)
AV
DD
= 5.0 V
信噪比,互调失真
*
( CCIF方法)
增益误差(满刻度量程相对于标称输入电压)
通道间增益不匹配(增益误差的差异)
DAC串扰(输入L,零点R,读LINE_OUT_R ;输入R,
零L,读LINE_OUT_L , 10 kΩ的负载)
*
总的声音出了带能量
*
( 0.6 F量度
S
至20kHz)
模拟输出
满量程输出电压; LINE_OUT / MONO_OUT , CENTER_OUT ,
LFE_OUT
输出阻抗
*
外部负载阻抗
*
( LINE_OUT , CENTER_OUT / LFE_OUT ,
MONO_OUT )
输出电容
*
外部负载电容
*
满量程输出电压; HP_OUT (0 dB增益)
外部负载阻抗
*
; HP_OUT
V
REF
V
REF_OUT
(V
REFH
= 0)
V
REF_OUT
(V
REFH
= 1)
V
REF_OUT
电流驱动
点击静音(静音负输出未静噪中间电平DAC输出)
静态数码产品规格
高电平输入电压(V
IH
) :数字输入
低电平输入电压(V
IL
)
高电平输出电压(V
OH
), I
OH
= 2毫安
低电平输出电压(V
OL
), I
OL
= 2毫安
输入漏电流
输出漏电流
电源
电源电压范围;模拟( AV
DD
)
电源电压范围;数码( DV
DD
)
功耗5 V / 3.3 V
模拟电源电流5 V ( AV
DD
)
数字电源电流3.3 V ( DV
DD
)
电源抑制( 100 mV峰峰值信号@ 1 kHz时)
*
(在模拟和数字电源引脚,两个ADC和DAC )
*保证
但未经测试。
特定网络阳离子如有更改,恕不另行通知。
民
典型值
16
–78
82
84
–95
–90
最大
单位
位
dB
dB
dB
–90
–85
±
10
±
0.5
±
10
dB
dB
%
dB
mV
位
dB
dB
dB
dB
20
–90
–73
–82.5
90
88
±
10
±
0.7
–80
–40
dB
%
dB
dB
dB
1
2.83
800
10
15
100
1
32
2.05
2.25
2.25
3.65
±
5
0.65
0.9
–10
–10
4.75
3.15
563
70
53
40
DV
DD
0.35
DV
DD
0.1 DV
DD
+10
+10
5.25
3.45
DV
DD
2.45
V有效值
V P-P
k
pF
pF
V有效值
V
V
V
mA
mV
V
V
V
V
A
A
V
V
mW
mA
mA
dB
5
第0版
–3–
AD1980
参数
掉电状态
2
完全主动
ADC
前DAC
环绕DAC
中心/ LFE DAC
ADC +所有DAC
混频器
ADC +调音台
所有DAC +调音台
ADC +所有DAC +调音台
待机
耳机待机
PR [K : I]
1
000
000
000
010
101
111
000
000
111
111
111
000
PR [ 6:0]
1
000 0000
000 0001
000 0010
000 0000
000 0000
000 0011
000 0100
000 0101
000 0110
000 0111
011 1111
100 0000
DV
DD
典型值
53
44
46
46
46
12
52
45
31
12
0
52
AV
DD
典型值
70
66
61
61
61
33
44
39
14
8
0
65
单位
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
笔记
1
PR位控制寄存器。 2AH和26H
2
呈现V值
REFOUT
加载。
特定网络阳离子如有更改,恕不另行通知。
参数
时钟特定网络阳离子
*
输入时钟频率( XTAL模式或时钟振荡器)
输入时钟频率(参考时钟模式)
输入时钟频率( USB时钟模式)
推荐时钟占空比
保证,但未经测试。
特定网络阳离子如有更改,恕不另行通知。
*
民
典型值
24.576
14.31818
48.000
50
最大
单位
兆赫
兆赫
兆赫
%
40
60
时序参数
(保证在工作温度范围)
参数
RESET低电平脉宽
复位无效到BIT_CLK启动延迟
SYNC高电平脉宽
SYNC低脉宽
SYNC无效到BIT_CLK启动延迟
BIT_CLK频率
BIT_CLK频率精度
BIT_CLK期
BIT_CLK输出抖动
1, 2
BIT_CLK高脉冲宽度
BIT_CLK低脉冲宽度
同步频率
SYNC期
安装到BIT_CLK的下降沿
从BIT_CLK的下降沿举行
BIT_CLK上升时间
BIT_CLK下降时间
SYNC的上升时间
SYNC下降时间
SDATA_IN上升时间
SDATA_IN下降时间
SDATA_OUT上升时间
SDATA_OUT下降时间
插槽2月末至BIT_CLK , SDATA_IN低
设置,重置无效( SYNC , SDATA_OUT )
复位到高阻延迟上升沿
传播延迟
复位上升时间
从BIT_CLK输出有效延迟上升
笔记
1
保证,但未经测试。
2
输出抖动直接取决于晶振输入抖动。
特定网络阳离子如有更改,恕不另行通知。
符号
t
rst_low
t
RST2CLK
t
sync_high
t
sync_low
t
SYNC2CLK
t
clk_period
t
clk_high
t
clk_low
t
sync_period
t
格局
t
HOLD
t
RISECLK
t
FALLCLK
t
RISESYNC
t
FALLSYNC
t
RISEDIN
t
FALLDIN
t
RISEDOUT
t
FALLDOUT
t
S2_PDOWN
t
SETUP2RST
t
关闭
民
162.8
典型值
1.0
最大
400,000
单位
s
ns
s
s
ns
兆赫
PPM
ns
ps
ns
ns
千赫
s
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
ns
ns
ns
ns
ns
1.3
19.5
162.8
12.288
1.0
81.4
750
40
39.7
48.0
20.8
4
3
2
2
2
2
2
2
2
2
0
15
4
4
4
4
4
4
4
4
6
6
6
6
6
6
6
6
1.0
25
15
50
15
41.7
41.4
–4–
第0版
AD1980
t
RST2CLK
t
rst_low
RESET
t
TRI2ACTV
BIT_CLK
t
TRI2ACTV
SDATA_IN
图1.冷复位时序(编解码器是直供BIT_CLK信号)
t
sync_high
SYNC
t
SYNC2CLK
BIT_CLK
图2.热复位时序
t
clk_low
SYNC
BIT_CLK
插槽1
插槽2
t
clk_high
t
clk_period
BIT_CLK
SDATA_OUT
t
sync_low
SYNC
写
0 26
数据
PR4
t
S2_PDOWN
SDATA_IN
t
sync_high
t
sync_period
BIT_CLK不按比例
图5. AC -Link的低功耗模式时序
t
CO
t
格局
图3.时钟时序
BIT_CLK
t
RISECLK
t
FALLCLK
BIT_CL
V
IH
V
IL
SYNC
SDATA_O
t
RISESYNC
t
FALLSYNC
SDATA_I
SYN
V
OH
V
OL
SDATA_IN
t
HOLD
t
RISEDIN
t
FALLDIN
图6. AC -Link的低功耗模式时序
RESET
SDATA_OUT
t
RISEDOUT
t
FALLDOUT
SDATA_OUT
图4.信号上升和下降时间
t
SETUP2RST
SDATA_IN , BIT_CLK ,
EAPD , SPDIF_OUT
和数字I / O
高阻
t
关闭
图7. ATE测试模式
第0版
–5–