a
特点
双串行输入,电压输出DAC
无需外部元件
110分贝SNR
0.003 %的THD + N
工作在每通道16过采样
5伏特操作
Cophased输出
116分贝声道分离
引脚兼容于AD1864
DIP或SOIC封装
应用
多通道音频应用
光盘播放机
Multivoice键盘乐器
DAT播放机和录像机
数字调音台
多媒体工作站
产品说明
–V
S
TRIM
最高位
I
OUT
AGND
SJ
1
2
3
4
5
6
完整的双通道18位
16 F
S
音频DAC
AD1865
功能框图
( DIP封装)
AD1865
参考
参考
22
21
20
19
18
17
16
15
14
13
最高位
I
OUT
AGND
SJ
R
F
V
OUT
NC
DL
LL
DGND
24 +V
S
23 TRIM
LE
11.
12.
13.
14.
15.
16.
17.
18.
19.
10.
该AD1865是一款完整的,双18位DAC提供优良的
THD + N和信噪比,而无需外部元件。两
完整的信号通道都包括在内。这导致cophased
电压或电流输出的信号和消除了对
输出解复用电路。单片AD1865芯片
包括CMOS逻辑元件,双极型和MOS线性元素
ments和激光调整的薄膜电阻元件,所有fabri-
cated ADI公司ABCMOS过程。
在AD1865芯片的DAC采用部分分段
架构。第4位MSB每个DAC被分割
到15元。 14个LSB则利用标准生产的R-2R
技术。段和R- 2R电阻经过激光调整,以亲
韦迪极低的总谐波失真。这种架构
在导致低输出大码转换最小化错误
放毛刺并省去了外部的限变。
当在当前的输出模式时, AD1865提供
两
±
1 mA的信号。
每个通道都配有一个高性能输出上午
plifier 。这些放大器可实现快速建立时间和高压摆率,
生产
±
3 V信号,负载电流高达8毫安。每个输出
把放大器具有短路保护功能,可以无限期承受
有限的短路到地。
的AD1865被设计来平衡两组相对的重的
quirements ,声道分离度和DAC匹配。高信
NEL分离的精心布局的结果。同时,
在AD1865的两个通道都被设计以确保
匹配的增益和线性度以及跟踪随着时间的推移和
温度。这可以保证在使用时达到最佳性能
立体声和每通道的应用多DAC 。
B
O
SO
利用多功能数字接口允许AD1865是直接
连接到标准的数字滤波器芯片。该接口使用
五个信号:数据向左( DL ) ,数据向右( DR ) ,锁存器左( LL )
锁存器右( LR )和时钟( CLK ) 。 DL和DR是串行
输入引脚为左和右DAC输入寄存器。输入数据
位进入输入寄存器上的上升沿
CLK 。低正在进行的锁边来更新相应的DAC输出
放。对于仅使用一个单一的锁存信号, LL和LR的系统
可以连接在一起。对于仅使用一个数据系统
信号,DR和DL可以连接在一起。
在AD1865工作在
±
5 V电源供电。数码
供应,V
L
可以从模拟电源,V分离
S
和
–V
S
,以减少数字馈通。单独的模拟和数字
还提供了接地插针。在AD1865的典型功耗为
只有225毫瓦,具有260毫瓦的最大功率耗散。
该AD1865提供两种封装: 24引脚塑料DIP和
28引脚SOIC封装。保证工作的temper-
在-25 ℃下ATURE至+ 70 ℃,并通过电压供给
范围
±
4.75 V至
±
5.25 V.
产品亮点
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
TE
R
F
7
8
9
V
OUT
+V
L
DR
10
11
12
LR
18-BIT
LATCH
18-BIT
D / A
18-BIT
D / A
CLK
NC =无连接
18-BIT
LATCH
该AD1865是一款完整的双通道18位音频DAC 。
110分贝信号 - 噪声比,低噪声工作。
的THD + N通常是0.003%。
通道间增益和中间值匹配。
输出电压和电流cophased 。
低干扰对音质提高。
两个通道都100%经过测试16
×
F
S
.
低功耗,仅225 mW的典型值, 260毫瓦最大。
五线接口,用于个人DAC控制。
24引脚DIP封装或28引脚SOIC封装。
AD1865–SPECIFICATIONS
参数
决议
数字输入V
IH
V
IL
I
IH
, V
IH
= +V
L
I
IL
, V
IL
= 0.4 V
时钟输入频率
准确性
增益误差
通道间增益匹配
中间电平误差
通道间匹配中间值
增益线性度(0 dB到-90 dB为单位)
DRIFT ( 0 ° C至+ 70 ° C)
增益漂移
中量程漂移
总谐波失真+噪声*
0分贝, 990.5赫兹
AD1865N ,R
AD1865N -J ,R -J
20分贝, 990.5赫兹AD1865N ,R
AD1865N -J ,R -J
-60分贝, 990.5赫兹AD1865N ,R
AD1865N -J ,R -J
声道分离*
0分贝, 990.5赫兹
信噪比* (20赫兹到30千赫兹)
D- RANGE * (带A-权重过滤器)
-60分贝, 990.5赫兹AD1865N ,R
AD1865N -J ,R -J
产量
电压输出配置
输出范围( ± 1%)的
输出阻抗
负载电流
短路持续时间
电流输出配置
双极性输出范围( ± 30 % )
输出阻抗( ± 30%)的
电源
+V
L
和+ V
S
–V
S
+ I + V
L
和+ V
S
= +5 V
-I , -V
S
= –5 V
(T
A
= + 25℃ , + V
L
= +V
S
= +5 V和-V
S
= -5 V,F
S
= 705.6千赫,没有高位调整
或限变)
民
典型值
18
2.0
+V
L
0.8
1.0
–10
最大
单位
位
V
V
A
A
兆赫
% FSR的
% FSR的
mV
mV
dB
PPM的FSR /°C的
PPM的FSR /°C的
%
%
%
%
%
%
13.5
0.2
0.3
4
5
<2
±
25
±
4
1.0
0.8
LE
110
116
107
88
94
110
100
100
2.94
±
8
±
3.0
0.1
不定常见
±
1
1.7
4.75
–5.25
5.0
–5.0
22
–23
225
0
–25
–60
1
+25
–2–
SO
B
O
功耗+ V
L
= +V
S
= +5 V, –V
S
= –5 V
温度范围
规范
手术
存储
预热时间
如图规格
粗体
是在最后的测试,而不可选MSB调整测试的生产单位。
*测试按照EIAJ测试标准CP- 307具有18位数据。
特定网络阳离子如有更改,恕不另行通知。
TE
0.004
0.003
0.010
0.010
1.0
1.0
0.006
0.004
0.040
0.020
4.0
2.0
3.06
5.25
–4.75
26
–26
260
+70
+70
+100
dB
dB
dB
dB
V
mA
mA
k
V
V
mA
mA
mW
°C
°C
°C
民
第0版
AD1865
绝对最大额定值*
V
L
到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 V至6.0 V
V
S
到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 V至6.0 V
–V
S
到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -6.0 V至0 V
AGND至DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
0.3 V
数字输入到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3到V
L
短路保护。 。 。 。 。 。 。 。无限期地短路
焊接(10秒)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃
*应力大于“绝对最大额定值” ,可能引起
永久损坏设备。这是一个额定值只和功能
该设备在这些或以上的任何其它条件的操作指示的
本规范的操作部分是不是暗示。暴露在绝对
最大额定值条件下工作会影响器件的可靠性。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD1865具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
订购指南
警告!
ESD敏感器件
模型
AD1865N
AD1865N-J
AD1865R
AD1865R-J
温度
范围
-25 ° C至+ 70°C
-25 ° C至+ 70°C
-25 ° C至+ 70°C
-25 ° C至+ 70°C
THD + N @ FS
0.006%
0.004%
0.006%
0.004%
包
选项*
N-24A
N-24A
R-28
R-28
TE
引脚
( 24脚DIP封装)
1
–V
S
TRIM
2
3
右
通道
最高位
I
OUT
22
21
20
4
5
AGND
SJ
24 +V
S
23 TRIM
最高位
I
OUT
AGND
SJ
R
F
V
OUT
NC
DL
LL
DGND
LE
R
F
V
OUT
+V
L
DR
LR
CLK
V
OUT
左
通道
* N =塑料DIP , R =小外形集成电路封装。
AD1865
6
顶视图
7
8
9
10
11
12
NC =无连接
(不按比例)
18
17
16
15
14
13
19
PIN代号
DIP SOIC
11
12
13
14
15
16
17
18
19
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
22
23
24
–V
S
TRIM
最高位
负模拟电源
右声道修剪网络连接
右声道微调电位计
雨刮器的连接
26
I
OUT
右声道输出电流
28
AGND模拟公共端引脚
11
SJ
右声道放大器求和点
12
R
F
右声道反馈电阻
13
V
OUT
右声道的输出电压
14
+V
L
正数字电源
15
DR
右声道数据输入引脚
16
LR
右声道锁销
17
CLK
时钟输入引脚
18
DGND数字通用引脚
19
LL
左声道锁销
10
DL
左声道数据输入引脚
11 , 16 , 18 NC
无内部连接*
25, 27
12
V
OUT
左声道输出电压
左声道反馈电阻
13
R
F
14
SJ
左声道放大器求和点
15
AGND模拟公共端引脚
17
I
OUT
左声道输出电流
19
最高位
左声道微调电位计
雨刮器的连接
20
TRIM左声道微调网络连接
21
+V
S
正模拟电源
B
SO
–3–
( 28引脚SOIC封装)
SJ
R
F
1
2
3
4
5
6
7
8
9
顶视图
(不按比例)
28 AGND
27 NC
26 I
OUT
25
24
NC
最高位
O
+V
L
DR
LR
CLK
DGND
LL
AD1865
23 TRIM
22 –V
S
21 +V
S
20 TRIM
19 MSB
18
NC
DL 10
NC 11
V
OUT
12
17 I
OUT
16 NC
15 AGND
NC =无连接
R
F
13
SJ 14
* 16引脚没有内部连接; -V
L
从AD1864 DIP插座可以安全
应用。
第0版
AD1865
总谐波失真+噪声
通道间匹配中间值
总谐波失真加噪声(THD + N )被定义为
的上午的平方之和的平方根的比值
的谐波和噪声的plitudes到基波的值
精神的输入频率。它通常以百分比表示。
的THD + N是测量的量值的和线性的分布
earity误差,微分线性误差,量化误差和
噪声。这些误差的分布可能有所不同,这取决于
决于所述输出信号的幅度。因此,为了最
有用, THD + N应为大型(0 dB)的指定,
小( -20分贝, -60 dB)的信号幅度。 THD + N测量
ments为AD1865使用的前19次谐波制成
而噪声在30千赫。
信噪比
中间电平匹配规范指出了如何紧密
的两个信道匹配的输出信号的振幅
当二进制补码输入码较上半年规模
加载到两个声道的输入寄存器。它被表示在
mV值和测量半量程输出信号。
功能说明
该AD1865是一款完整的单芯片,双通道18位音频DAC 。
无需外部元件即可工作。如图
的方框图中,每个芯片含有两个参考电压,
两个输出放大器, 2个18位串行输入寄存器和两个
18位DAC 。
电压参考部分提供了一个参考电压
每个DAC电路。这些电压由低噪声产生
带隙电路。缓冲放大器也包括在内。这个化合物
元素bination产生基准电压是未受
由温度变化和年龄染。
输出放大器采用MOS和双极型器件和
结合全NPN输出级。这种设计方法
产生较高的转换速率和失真比以往的低
技术。频率响应也得到改善。当的COM
软硬件就可以为相应的片上反馈电阻,输出
运算放大器转换成输出电流的输出电压。
18位D / A转换器采用分段DE-组合
编码器和R- 2R架构来实现一致的线性度和
微分线性。其形成阶梯struc-电阻
TURE被制造与硅铬薄膜。激光切边
这些电阻铭进一步降低导致线性误差
在低输出失真。
输入寄存器均选用CMOS逻辑门。
这些门可以实现快速的切换速度和
功耗低,有助于低干扰和低
在AD1865的功耗。
–V
S
TRIM
最高位
I
OUT
AGND
SJ
R
F
V
OUT
+V
L
DR
1
2
参考
3
4
5
6
7
8
9
10
11
12
NC =无连接
18-BIT
LATCH
18-BIT
D / A
18-BIT
D / A
18-BIT
LATCH
参考
22
21
20
19
18
17
16
15
14
13
最高位
I
OUT
AGND
SJ
R
F
V
OUT
NC
DL
LL
DGND
的信号 - 噪声比被定义为振幅的比值
输出时的满量程代码输入到幅度
在输出时,中间电平输入代码。据测定
使用标准的A-重过滤器。信噪比为AD1865是测
sured的噪声成分进行到30千赫。
声道分离
D- RANGE失真
动态范围的失真等于总谐波的值
失真+噪声( THD + N ),加上60分贝时的信号电平
-60低于满量程分贝转载。动态范围是一个测试
1 kHz输入的正弦波。此测定用标准的A-重量
所指定的EIAJ标准CP- 307进行过滤。
增益误差
SO
–4–
LE
LR
CLK
信道分离定义为a的振幅比
出现在一个信道到的振幅满量程信号
该相同信号,该信号耦合到相邻的信道。这是
通常用dB表示。对于AD1865通道隔离
按照EIAJ标准CP- 307 ,第测定
5.5.
TE
AD1865
增益匹配规格指示如何密切扩增
制造相同IN-时的输出信号匹配性向
将数据。它以% FSR的(满量程= 6 V
为AD1865 )和测量与满刻度输出信号。
中间电平误差
中间电平误差是一个实际的模拟输出的偏差
从理想的输出给定的信道(0V)的二进制补码时
代表了一半刻度补输入代码被加载到
的DAC输入寄存器。它以mV为单位,并且测
sured用半量程输出信号。
O
通道间增益匹配
B
增益误差指标指示如何密切的输出
一个给定的信道对给定输入数据的理想的输出相匹配。它
以%表示的FSR和度用满量程输出
把信号。
24 +V
S
23 TRIM
AD1865框图( DIP封装)
第0版