a
特点
120分贝信噪比
102分贝动态范围性能
1分贝增益线性度
1 mA的电流
16引脚DIP封装
0.0012 % THD + N
应用
高性能光盘播放
数字音频放大器
合成器键盘
数字调音台
高分辨率信号处理
–V
S
–V
S
1
2
超低噪声
20位音频DAC
AD1862*
功能框图
电压
参考
16 +V
S
15 NR
2
14 ADJ
13 NR
1
输入
&放大器;
数字
OFFSET
12 AGND
20-BIT
DAC
11 I
OUT
10 R
F
9
DGND
TRIM 3
+V
L
4
CLK 5
LE 6
数据7
–V
L
8
AD1862
产品说明
的AD1862是单片20位的数字音频DAC 。每
设备提供了一个20位的DAC , 20位的串行 - 并行输入
注册和基准电压源。的数字部分
AD1862被制成与那些亲CMOS逻辑元件
由ADI公司BiMOS II工艺vided 。模拟por-
在AD1862和灰被制造与双极和MOS器件
以及薄膜电阻。
新的设计,布局和封装技术都结合起来,
产生极其高性能的音频播放。 DE-的
在AD1862的标志采用了数字偏移电路
改善了低级别的失真性能。低应力packag-
荷兰国际集团技术用来最小化应激诱导的参数
变化。应力敏感的电路元件位于管芯区域
这是影响最小包装的压力。激光微调
最初的线性误差能提供极低的总谐波
失真。输出干扰也小,有助于过度
所有高水准的表现。
在AD1862的噪声性能非常出色。当使用
与推荐两个外部降噪电容,
它实现120分贝信号 - 噪声比。
串行输入端口包括时钟,数据和锁存使能
销。串行20位, 2的补码数据字移入
该DAC , MSB在前,由外部数据时钟。锁存使能
信号从所述内部串行输入传送输入字
注册DAC输入寄存器。数据时钟可以起到
在17 MHz时,允许16
×
F
S
操作。串行输入端口
与第二代数字滤波器芯片,用于信号的兼容
苏美尔音响等产品的全国人民代表大会SM5813和SM5818 。
在AD1862工作在
±
5 V至
±
12 V电源的才对
ITAL电源和
±
12 V电源,模拟电源。
数字电源和模拟电源可以分开,可降低
数字串扰。独立的模拟和数字通用引脚
也有提供。在AD1862的典型功耗小于
300毫瓦。
在AD1862封装在一个16引脚塑料DIP封装。操作
范围是保证是-25 ℃至+ 70 ℃。
产品亮点
1. 120分贝信号 - 噪声比。 (典型值)
2. 102分贝动态范围性能。 (最小)
3.
±
1分贝增益线性度@ -90 dB的幅度。
4. 20位分辨率提供了动态范围120分贝。
5. 16
×
F
S
操作。
6. 0.0016 %THD + N @ 0分贝信号幅度。 (典型值)
7.节省空间的16引脚DIP封装。
8.
±
1 mA的电流。
*受美国专利号: 4349811 ; 4857862 ; 4855618 ;
3,961,326; 4,141,004; 4,902,959.
REV 。一
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
AD1862–SPECIFICATIONS
(T + 25 ℃,
A
12 V电源,参见图10的测试电路原理图)
民
典型值
最大
单位
位
4.0
0.4
0.8
1.0
–10
V
V
A
A
兆赫
%
A
分贝(%)
分贝(%)
分贝(%)
分贝(%)
dB
dB
dB
dB
dB
mA
%
k
ns
k
%
±
V
±
V
mA
mA
mW
°C
°C
°C
决议
数字输入V
IH
V
IL
I
IH
@
V
IH
= 4.0 V
I
IL
@ V
IL
= 0.4 V
最大时钟输入频率
准确性
增益误差
中间电平输出错误
总谐波失真+噪声( EIAJ )
1
0分贝, 990.5赫兹
AD1862N-J
AD1862N
-20分贝, 990.5赫兹AD1862N ,N -J
-60分贝, 990.5赫兹AD1862N ,N -J
D-范围,为-60 dB ,A权重过滤器
信噪比
2
( EIAJ )
1
A-权重过滤器
AD1862N-J
AD1862N
增益线性度
@ -90分贝
AD1862N-J
AD1862N
输出电流
双极性范围
公差
输出阻抗( ± 30%)的
建立时间
反馈电阻
价值
公差
电源
电压
电压
当前
V
L
和-V
L
V
S
和-V
S
+ I,V
L
和V
S
= 12 V , 17 MHz的时钟
-I , -V
L
和-V
S
= -12 V , 17 MHz的时钟
20
2.0
17
±
2
–98 (0.0012)
–94 (0.0019)
–84 (0.0063)
–45 (0.56)
102
113
110
119
119
±
1
±
1
±
1
±
1
2.1
350
3
±
1
4.75
10.8
12.0
12.0
11
13
288
+25
–25
–60
±
2
±
5
–96 (0.0016)
–92 (0.0025)
–80 (0.01)
–42 (0.8)
2
2
13.2
13.2
15
16
372
功耗
V
L
和V
S
= 12 V, –V
L
和-V
S
= -12 V , 17 MHz的时钟
温度范围
规范
手术
存储
+70
+100
笔记
1
测试方法符合标准EIAJ CP- 307 。
2
的信号对噪声测量包括噪声贡献的在测试夹具中使用的SE5534A运算放大器,但不包括贡献的低噪声
通过在测试夹具中使用的过滤器。
规格
粗体
所有生产经营单位在最后的电气测试进行测试。
特定网络阳离子如有更改,恕不另行通知。
–2–
REV 。一
AD1862
绝对最大额定值*
V
L
到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0至13.2 V
–V
L
到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -V
S
到0V
V
S
到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0至13.2 V
–V
S
到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -13.2至0 V
AGND至DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3到+0.3 V
数字输入到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3到V
L
焊接。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃ ,10秒
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -60 ° C至+ 100°C
*应力大于“绝对最大额定值” ,可能引起
永久损坏设备。这是一个额定值只和功能
该设备在这些或以上的任何其它条件的操作指示的
本规范的操作部分是不是暗示。暴露在绝对
最大额定值条件下工作会影响器件的可靠性。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD1862具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
引脚配置
PIN代号
针
–V
S
1
–V
S
2
TRIM 3
+V
L
4
CLK
LE
数据
–V
L
5
6
7
8
16 +V
S
15 NR
2
功能
–V
S
–V
S
TRIM
+V
L
CLK
LE
D
–V
L
DGND
R
F
I
OUT
AGND
NR
1
ADJ
NR
2
+V
S
描述
偏置电容
模拟负电源
微调电位连接
正逻辑电源
外部时钟输入
锁存使能输入
数据输入
负逻辑电源
数字地
反馈电阻
输出电流
模拟地
参考电容
中间电平调整
偏置电容
正模拟电源
AD1862
顶视图
(不按比例)
14 ADJ
13 NR
1
12 AGND
11 I
OUT
10 R
F
9
DGND
11
12
13
14
15
16
17
18
19
10
11
12
13
14
15
16
订购指南
模型
AD1862N
AD1862N-J
* N =塑料DIP 。
操作
温度
范围
-25 ° C至+ 70°C
-25 ° C至+ 70°C
THD + N @ FS
-92分贝, 0.0025 %
-96分贝, 0.0016 %
SNR
110分贝
113分贝
包
选项*
N-16
N-16
–4–
REV 。一
AD1862
总谐波失真+噪声
总谐波失真加噪声(THD + N )被定义为
的谷值的平方之和的平方根的比值
的谐波和噪声的UE的基本值
输入频率。它通常表示为百分比(%)或决策
贝尔(分贝) 。
D- RANGE失真
TRIM
NR1
ADJ
反馈
注册
V
S
V
REF
AGND
NR2
LATCH
启用
– V
L
解码器和
数字偏移
时钟
20位DAC
当前
产量
+ V
L
LATCH
D范围失真是信号幅度的对比率
失真加噪音为-60 dB 。在这种情况下,一个A -重量滤波器
被使用。对于动态范围的表现中指定的值是岭
蒂奥测加60分贝。
建立时间
数据
DGND
串行输入
注册
建立时间是必需的输出时间达到和
保持在
±
1/2 LSB关于它的最终值,从测量
数字输入转换。它是一个动态的主要措施
性能和通常表示为纳秒。
信噪比
AD1862框图
功能说明
的信号 - 噪声比被定义为扩增的比率
满刻度输出的突地本到的振幅
输出时,没有信号。它被表示为分贝( dB)的
并使用A重量滤波器测量。
增益线性度
的AD1862是一种高性能的单芯片20位音频
DAC 。每个装置包括一个参考电压源,一个20位的DAC ,
20比特的输入锁存器和一个20位的串行 - 并行输入寄存器。一
特殊数字偏移电路,结合分割税务局局长
cuitry ,产生出色的THD + N和D-范围性能。
丰富的降噪功能是用来使噪声
在AD1862的性能尽可能高。例如,
电压基准电路是一种低噪声, 9伏特带隙电池。
该细胞提供基准电压的双极性失调税务局局长
扣器和数模转换器。外部降噪电容器是CON-
连接至NR1 ,以形成一个低通滤波器网络。
额外的降噪技术,在控制使用
放大器的数模转换器。通过连接外部降噪
电容NR2输出噪声的贡献从控制
在DAC部也同样地降低。降噪
努力的结果是在120 dB的信号 - 噪声比。
在AD1862的设计采用分段DE-的组合
编码器中,R -2R拓扑和数字偏移,以产生低失真
化,在所有的信号幅度。数字胶印技术转移
中间电平输出电压( 0 V)离MSB转换
该装置。因此,小幅度的信号不是自动对焦
由MSB的变化染。一个额外的DAC单元包括以
避免削波输出满量程。
该DAC提供了一个
±
1 mA的电流到外部
I至V转换器。板载3 kΩ的反馈电阻也
提供的。两个输出电流和反馈电阻是
激光微调来
±
2 %的误差,简化的选择
外部过滤器和/或去加重网络组件。在 -
表决寄存器和串行 - 并行转换器被制造为
CMOS逻辑门电路。这些门可以实现快速
开关速度和低功耗。内部TTL-
至CMOS转换器被用于确保TTL和5 V CMOS
兼容性。
增益线性度是实际输出的偏差的量度
从理想的输出振幅幅度。它由下式确定
测量输出信号的幅度作为幅值
该输出信号被数字降低到一个较低的水平。完美
D / A转换器的展品理想,以及交流没有什么区别
图阿尔幅度。增益线性表示为分贝(dB) 。
中间电平误差
中间电平误差,或双极性零误差,是AC-的偏差
从当2S完井理想输出图阿尔模拟输出
彪表示中间电平,在输入被加载输入代码
注册。的AD1862是电流输出的D / A转换器。 There-
脱颖而出,这个错误表示为
A.
REV 。一
–5–