TM
ACTS74MS
抗辐射两个D
触发器具有置位和复位
引脚配置
14引脚陶瓷双列直插式
MIL- STD- 1835标志CDIP2 - T14 ,
铅涂层
顶视图
R1 1
D1 2
CP1 3
S1 4
Q1 5
Q1 6
7 GND
14 VCC
13 R2
12 D2
11 CP2
10 S2
9 Q2
8 Q2
1996年1月
特点
设备QML资格依照MIL- PRFF -38535
书名
CTS
女士)
b-
t
adia-
n
RD-
ed
人
p
p
th
T和
集)
托尔
ey-
RDS
之三
MI-
n-
构造函数,
DIA-
n
RD-
ED ,
,
d
RD,
L,
TEL-
,
D,
屁股
详细的电气和筛选要求包含在
SMD # 5962-96713和Intersil公司的质量管理计划
1.25微米抗辐射CMOS SOS
总剂量。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 >300K RAD (SI )
单粒子翻转( SEU )免疫: <1 X
(典型值)
10
-10
错误/位/天
SEU LET阈值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 >100 MEV -厘米
2
/毫克
剂量率无奈之举。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
剂量率生存能力。 。 。 。 。 。 。 。 。 。 。
>10
11
>10
12
RAD (SI ) /秒, 20ns的脉冲
RAD (SI ) /秒, 20ns的脉冲
闭锁免费在任何条件
军用温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55
o
C至+ 125
o
C
显着降低功耗相比ALSTTL逻辑
直流工作电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4.5V至5.5V
输入逻辑电平
- VIL = 0.8V最大
- VIH = VCC / 2敏
输入电流
≤
1μA ,在VOL , VOH
快速传播延迟。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。为20ns (最大值) , 13ns (典型值)
14引脚陶瓷扁平
MIL- STD- 1835标志CDFP3 - F14 ,
铅涂层
顶视图
R1
D1
CP1
S1
Q1
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
R2
D2
CP2
S2
Q2
Q2
描述
Intersil的ACTS74MS是一种抗辐射的双D触发器与
置(S)和复位(R) - 。在数据输入端的逻辑电平被传输到
在时钟的上升沿输出。置位和复位的
独立的时钟,并通过在一个低的水平来实现
适当的输入。
该ACTS74MS采用先进的CMOS / SOS技术实现
高速操作。此设备是硬化的辐射中的一员,
高速CMOS / SOS逻辑系列。
该ACTS74MS是在一个14引脚陶瓷扁平封装(K后缀)提供或
14引脚陶瓷双列直插式封装(D后缀) 。
Q1
GND
订购信息
产品型号
5962F9671301VCC
5962F9671301VXC
ACTS74D/Sample
ACTS74K/Sample
ACTS74HMSR
温度范围
-55
o
C至+ 125
o
C
-55
o
C至+ 125
o
C
25
o
C
25
o
C
25
o
C
筛选LEVEL
MIL -PRF - 38535 V类
MIL -PRF - 38535 V类
样品
样品
DIE
包
14铅SBDIP
14引脚陶瓷扁平封装
14铅SBDIP
14引脚陶瓷扁平封装
DIE
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil的设计是Intersil美洲公司的商标。
版权所有 Intersil公司美洲2001,保留所有权利
1
规格编号
网络文件编号
518787
3382.1
ACTS74MS
工作原理图
S
4(10)
CL
P
N
CL
D
2(12)
P
N
CL
CL
P
N
R
1(13)
Cp
3(11)
CL
CL
CL
CL
CL
P
N
CL
Q
6(8)
Q
5(9)
真值表
输入
SET
L
H
L
H
H
H
RESET
H
L
L
H
H
H
L
CP
X
X
X
D
X
X
X
H
L
X
输出
Q
H
L
Q
L
H
H(注2 )H (注2 )
H
L
Q0
L
H
Q0
H =高电平(稳态)
L =低电平(稳态)
注意事项:
X =无关
=转变,从低到
高层
1. Q0 = Q的指示输入条件之前的水平进行了第ES
tablished 。
2.此配置非稳恒,也就是说,它不会持续,当集
和复位输入返回为无效(高)级。
Intersil所有半导体产品的制造,组装和测试下
ISO9000
质量体系CERTI网络阳离子。
Intersil的产品仅出售描述。 Intersil公司保留更改电路设计和/或规格在任何时间,恕不另行通知。
因此,告诫读者,以验证数据表之前订货电流。 Intersil提供的信息被认为是准确和可靠
能。然而,承担任何责任由Intersil或其子公司供其使用;也不对第三方专利或其他权利的任何侵犯其可能
导致其使用。没有获发牌照以暗示或以其他方式Intersil公司或其子公司的任何专利或专利权。
关于Intersil公司及其产品的信息,请参阅网站
http://www.intersil.com
规格编号
2
518787
TM
ACTS74MS
抗辐射两个D
触发器具有置位和复位
引脚配置
14引脚陶瓷双列直插式
MIL- STD- 1835标志CDIP2 - T14 ,
铅涂层
顶视图
R1 1
D1 2
CP1 3
S1 4
Q1 5
Q1 6
7 GND
14 VCC
13 R2
12 D2
11 CP2
10 S2
9 Q2
8 Q2
1996年1月
特点
设备QML资格依照MIL- PRFF -38535
书名
CTS
女士)
b-
t
adia-
n
RD-
ed
人
p
p
th
T和
集)
托尔
ey-
RDS
之三
MI-
n-
构造函数,
DIA-
n
RD-
ED ,
,
d
RD,
L,
TEL-
,
D,
屁股
详细的电气和筛选要求包含在
SMD # 5962-96713和Intersil公司的质量管理计划
1.25微米抗辐射CMOS SOS
总剂量。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 >300K RAD (SI )
单粒子翻转( SEU )免疫: <1 X
(典型值)
10
-10
错误/位/天
SEU LET阈值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 >100 MEV -厘米
2
/毫克
剂量率无奈之举。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
剂量率生存能力。 。 。 。 。 。 。 。 。 。 。
>10
11
>10
12
RAD (SI ) /秒, 20ns的脉冲
RAD (SI ) /秒, 20ns的脉冲
闭锁免费在任何条件
军用温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55
o
C至+ 125
o
C
显着降低功耗相比ALSTTL逻辑
直流工作电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4.5V至5.5V
输入逻辑电平
- VIL = 0.8V最大
- VIH = VCC / 2敏
输入电流
≤
1μA ,在VOL , VOH
快速传播延迟。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。为20ns (最大值) , 13ns (典型值)
14引脚陶瓷扁平
MIL- STD- 1835标志CDFP3 - F14 ,
铅涂层
顶视图
R1
D1
CP1
S1
Q1
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
R2
D2
CP2
S2
Q2
Q2
描述
Intersil的ACTS74MS是一种抗辐射的双D触发器与
置(S)和复位(R) - 。在数据输入端的逻辑电平被传输到
在时钟的上升沿输出。置位和复位的
独立的时钟,并通过在一个低的水平来实现
适当的输入。
该ACTS74MS采用先进的CMOS / SOS技术实现
高速操作。此设备是硬化的辐射中的一员,
高速CMOS / SOS逻辑系列。
该ACTS74MS是在一个14引脚陶瓷扁平封装(K后缀)提供或
14引脚陶瓷双列直插式封装(D后缀) 。
Q1
GND
订购信息
产品型号
5962F9671301VCC
5962F9671301VXC
ACTS74D/Sample
ACTS74K/Sample
ACTS74HMSR
温度范围
-55
o
C至+ 125
o
C
-55
o
C至+ 125
o
C
25
o
C
25
o
C
25
o
C
筛选LEVEL
MIL -PRF - 38535 V类
MIL -PRF - 38535 V类
样品
样品
DIE
包
14铅SBDIP
14引脚陶瓷扁平封装
14铅SBDIP
14引脚陶瓷扁平封装
DIE
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil的设计是Intersil美洲公司的商标。
版权所有 Intersil公司美洲2001,保留所有权利
1
规格编号
网络文件编号
518787
3382.1
ACTS74MS
工作原理图
S
4(10)
CL
P
N
CL
D
2(12)
P
N
CL
CL
P
N
R
1(13)
Cp
3(11)
CL
CL
CL
CL
CL
P
N
CL
Q
6(8)
Q
5(9)
真值表
输入
SET
L
H
L
H
H
H
RESET
H
L
L
H
H
H
L
CP
X
X
X
D
X
X
X
H
L
X
输出
Q
H
L
Q
L
H
H(注2 )H (注2 )
H
L
Q0
L
H
Q0
H =高电平(稳态)
L =低电平(稳态)
注意事项:
X =无关
=转变,从低到
高层
1. Q0 = Q的指示输入条件之前的水平进行了第ES
tablished 。
2.此配置非稳恒,也就是说,它不会持续,当集
和复位输入返回为无效(高)级。
Intersil所有半导体产品的制造,组装和测试下
ISO9000
质量体系CERTI网络阳离子。
Intersil的产品仅出售描述。 Intersil公司保留更改电路设计和/或规格在任何时间,恕不另行通知。
因此,告诫读者,以验证数据表之前订货电流。 Intersil提供的信息被认为是准确和可靠
能。然而,承担任何责任由Intersil或其子公司供其使用;也不对第三方专利或其他权利的任何侵犯其可能
导致其使用。没有获发牌照以暗示或以其他方式Intersil公司或其子公司的任何专利或专利权。
关于Intersil公司及其产品的信息,请参阅网站
http://www.intersil.com
规格编号
2
518787