添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1676页 > ACE9030M/IW/FP2N
ACE9030
无线接口和双合成器
取代1997年2月版, DS4288 - 1.4
DS4288 - 1998年2.0月
ACE9030是一个组合的无线电接口电路和双
合成器,用于在蜂窝电话中使用。
在无线接口部分包括电路并监控
与对照水平,例如在电话的发射功率,
电路来解调频率调制信号,以
音频和晶体振荡器的频率倍增。
主要合成具有正常和小数N分频模式
两个可选的高速化,选择所需的信道。该
辅助合成器被用于发射 - 接收偏移
和调制。
两个部分通过一个串行总线控制,并有
软件选择的省电模式,电池经济性。
所使用的电路技术已被选择以最小化
外部元件,并在同一时间给予非常高的
性能。
DOUT5
DOUT6
DOUT7
FIAB
FIA
VDDSA
VSSSA
FIMB
FIM
VSSD
PDI
PDP
RSMA
Decoup
RSC
VDDD
特点
s
低功耗低电压( 3 · 6 · 5 0 V )运行
s
串行总线控制掉电模式
s
简单的编程格式
s
参考晶体振荡器
s
倍频器的液氧信号
s
8 · 064 MHz输出用于外部微控制器
s
主要合成器与小数N分频选项
s
辅助合成
s
主要合成器提速选项
s
FM鉴别为450 kHz或455 kHz的I.F.信号
s
无线电系统控制接口
s
在ACE集成蜂窝电话芯片组的一部分
s
TQFP 64引脚0 4毫米和0 · 5毫米间距封装
相关产品
ACE9030是下面的芯片组的一部分:
s
ACE9020接收器和发射器接口
s
ACE9040音频处理器
s
ACE9050系统控制器和数据调制解调器
MODMP
MODMIN
TEST
PDA
VDDSUB
DOUT3
DOUT4
AMPP2
AMPN2
DAC3
AMPP1
AMPN1
AMP01
ADC2A
ADC2B
ADC4
ACE9030
DOUT0
VDDX
DOUT1
VDDA
VSSA
LO2
ADC1
ADC3A
ADC3B
ADC5
DOUT8
DAC2
DAC1
DOUT2
CIN1
CIN2
AMP02
RXCD
LATCHC
LATCHB
数据
CL
AFCOUT
音频
BP
AFCIN
IREF
VSSL
VDDL
CLK8
C8B
VDDSUB2
注:1脚是由模压点确定
并通过编码方向
图1引脚连接 - 顶视图
VP64
FP64
应用
s
AMPS和TACS蜂窝电话
s
双向无线电系统
订购信息
工业温度范围
TQFP 64导致10 ×10毫米, 0 · 5毫米间距
ACE9030M/IW/FP1N
- 运托盘和包装的干
ACE9030M/IW/FP1Q
- 磁带&卷轴和包装的干
TQFP 64领先7 ×7毫米, 0 4 mm间距
ACE9030M/IW/FP2N
- 运托盘和包装的干
ACE9030M/IW/FP2Q
- 磁带&卷轴和包装的干
轮询
ADC
公共汽车
接口
LOCK
检测
双胞胎
合成器
数字
输出
+
L.F. AMPS
水晶
倍增器
水晶
振荡器
8兆赫
PLL
裁剪
数模转换器
AFC
混频器
放大器&
音频
解调。
+
图。 2 ACE9030简化框图
ACE9030
AMPO1
AMPO2
AMPP1
AMPN1
AMPP2
AMPN2
ADC1
+
+
ADC1
DOUT0
DOUT1
层次感
RXCD
VDDX
8位A至D转换器
VSSA
VDDA
VDDL
VSSL
IREF
多路解复用器
ADC2A
ADC2B
ADC3A
ADC3B
ADC4
ADC5
AFCIN
C8B
CLK8
LO2
输入扫描器
DOUT2
注册
选择器
开关
VDDL
VSSL
DOUT3
DOUT4
DOUT5
DOUT6
DOUT7
确定
水平
VREF
DOUT8
音频
BP
OSC8
PLL 。
解调
+
MULT
x3, x5
混频器
AFCOUT
CIN2
CIN1
LATCHB
VDDSUB2
VDDSUB
Decoup
VDDSA
VSSSA
FIM
FIMB
CL
数据
LATCHC
TEST
水晶
OSC 。
XO
DATA &
控制
滤波器
DAC1
DAC2
DAC3
DAC1
DAC2
DAC3
串行总线的I / O
无线接口
带隙
参考
BIAS
将军
RSC
RSMA
主要合成器
与小数N分
PDP
PDI
MODMP
MODMN
串行总线输入
寄存器( SYTHS )
TEST
SEL 。
参考
分频器
LOCK
检测
VDDD
VSSD
FIA
FIAB
合成器
PDA
图3 ACE9030框图
2
ACE9030
引脚说明
相关耗材(V
DD
)和地面(V
SS
)为每个电路功能被列出。所有V
DD
和V
SS
引脚应该被使用。
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
名字
AMPO2
RXCD
LATCHC
LATCHB
数据
CL
AFCOUT
音频
BP
AFCIN
IREF
VSSL
VDDL
CLK8
C8B
VDDSUB2
CIN2
CIN1
DOUT2
DAC1
DAC2
DOUT8
ADC5
ADC3B
ADC3A
ADC1
LO2
VSSA
VDDA
DOUT1
VDDX
DOUT0
VDDD
RSC
Decoup
RSMA
PDP
PDI
VSSD
FIM
FIMB
VSSSA
VDDSA
FIA
FIAB
DOUT7
DOUT6
DOUT5
MODMP
MODMN
TEST
PDA
VDDSUB
DOUT3
DOUT4
AMPP2
AMPN2
DAC3
AMPP1
AMPN1
AMPO1
ADC2A
ADC2B
ADC4
描述
低频放大器2的输出。
接收载波检测( ADC1比较器)输出。
合成器程序使能输入。
无线接口程序使能输入。
串行数据;编程输入,输出的结果。
时钟输入编程总线和I.F.取样。
从输出放大器亚冠取样后。
从F.M.输出过滤后的鉴别。
反馈输入到音频带通滤波器。
输入亚冠放大器和F.M.鉴别。
偏置电流输入的无线接口,连接设置电阻接地。
地面无线电接口逻辑。
电源给无线电接口逻辑。
输出时钟在8 · 064兆赫,锁定结晶。
8 · 064 MHz振荡器电荷泵的输出电压和控制电压输入。
清洁电源正极偏置基板第二个连接。
连接晶体振荡器。
连接晶体振荡器。
数字控制输出2 。
模拟量控制输出1 。
模拟量控制输出2 。
数字控制输出8 。
模拟 - 数字转换器的输入端5 。
模拟 - 数字转换器的输入3B 。
模拟 - 数字转换器的输入3A 。
模拟 - 数字转换器的输入端1 。
输出晶体倍频器。
地面无线电接口的模拟部件。
电源无线接口的模拟部分。
数字控制输出1 。
电源DOUT1和DOUT2开关。
数字控制输出0 。
电源到合成器,除了输入缓冲器和带隙。
小数N分频补偿偏置电流,接地电阻。
带隙基准源去耦电容连接。
偏置电流合成器的电荷泵,电阻连接到地。
主合成器比例电荷泵输出。
主要合成整体电荷泵输出。
地面的合成器,除了输入缓冲器和带隙。
从预分频器的主要合成正极输入。
从预分频合成器主负输入端。
地为FIM和FIA输入缓冲器和带隙。
电源FIM和FIA输入缓冲器和带隙。
从VCO合成器辅助积极投入。
从VCO合成器辅助负输入端。
数字控制输出7 。
数字控制输出6 。
数字控制输出5 。
模数控制输出分频器 - 积极意义。
模数控制输出分频器 - 消极的意义。
测试输入和输出合成器。
辅助合成器的电荷泵输出。
干净的正电源偏置基板。
数字控制输出3 。
数字控制输出4 。
低频放大器2的正输入。
低频放大器2负输入端。
模拟量控制输出3 。
低频放大器1正输入端。
低频放大器1负输入端。
低频放大器1输出。
模拟 - 数字转换器输入2A 。
模拟 - 数字转换器的输入2B 。
模拟 - 数字转换器的输入端4 。
VDD
VDDA
VDDL
VDDL
VDDL
VDDL
VDDL
VDDL
VDDA
VDDA
VDDL
VDDL
VDDA
VDDA
VDDL
VDDL
VDDL
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VDDX
VDDX
VDDSA
VDDD
VDDD
VDDSA
VDDSA
VDDSA
VDDSA
VDDD
VDDD
VDDD
VDDD
VDDD
VDDD
VDDD
VDDL
VDDL
VDDA
VDDA
VDDL
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VSS
VSSA
VSSL
VSSL
VSSL
VSSL
VSSL
VSSL
VSSA
VSSA
VSSL
VSSA
VSSL
VSSA
VSSA
VSSL
VSSL
VSSL
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
VSSSA
VSSSA
VSSSA
VSSD
VSSD
VSSSA
VSSSA
VSSSA
VSSSA
VSSD
VSSD
VSSD
VSSD
VSSD
VSSD
VSSD
VSSL
VSSL
VSSA
VSSA
VSSL
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
3
ACE9030
绝对最大额定值
从地面供电电压
- 0 · 3 V至+ 6 · 0 V
(任意V
DD
任何V
SS
)
电源电压差
- 0 · 3 V至+ 0 · 3 V
(任意V
DD
任何其他V
DD
)
输入电压
V
SS
- 0 · 3 V到V
DD
+ 0·3 V
(任何输入引脚到其本地V
SS
和V
DD
)
输出电压
V
SS
- 0 · 3 V到V
DD
+ 0·3 V
(任何输出引脚到其本地V
SS
和V
DD
)
储存温度
– 55
°C
到+ 150
°C
工作温度
– 40
°C
至+ 85
°C
这些都不是操作条件,但在
这要是甚至超过了随时可以绝对的限制
会造成永久性的损害。为了确保持续的是否工
过程中对设备应在给定的范围内使用
电气特性。
为了避免闩锁基板连接的任何可能性
系统蒸发散V
DDSUB
和V
DDSUB2
一定是最积极乐观的V
DD
’s
在任何时候,包括打开和关闭电源斜坡时。作为
通过这些V目前采取
DD
的是显著小于
通过其他V-
DD
的这一要求可以通过很容易满足
直接连接所有V
DD
销上的一个公共点
电路板,但与分发到去耦电容
最小化所引起的共模电流串扰。如果低
值串联电阻都将包括在V
DD
连接
系统蒸发散,与去耦电容的ACE9030引脚
进一步减少干扰,在V
DDSUB
和V
DDSUB2
引脚应
不必为了保证这种电阻的
电压没有在接通电源时减慢。电源开关,
DOUT0和DOUT1从V提供
DDX
并规定
为达40毫安所以任何电阻器在V总电流
DDX
连接必须非常低,周围1Ω ,为了避免
过高的电压降;建议此供应
没有串联电阻。这两种方法表示在电路
图,图4和图5,在这两个电路中的主V
DD
必须
也有良好的去耦。
主要VDD
VDDSUB
VDDSUB2
VDDL
VDDA
VDDX
VDDD
VDDSA
无需串联电阻图4典型VDD地方去耦网络
主要VDD
无电阻
VDDSUB
无电阻
VDDSUB2
VDDL
VDDA
VDDX
VDDD
VDDSA
图5典型的VDD去耦网络的串联电阻
4
ACE9030
电气特性
这些特点在申请的情况下,这些范围(除非另有说明) :
T
AMB
= – 40
°C
至+ 85
°C,
V
DD
= + 3 · 6 + 5 · 0 V , GND参考。 = V
SS
直流特性
参数
电源
电源电流,射频接口:
睡眠模式
完全运行(不包括我
DDX
)
电源电流,合成器: V
DD
=5V
主辅开
主要ON和辅助待机
主要在待机及辅助开
主辅处于待机状态,与带隙关闭
电源电流,合成器:
主辅开
主要ON和辅助待机
主要在待机及辅助开
主辅待机
输入和输出信号
逻辑输入高电平( LATCHC , LATCHB ,数据,
CL和测试)
逻辑输入低电平( LATCHC , LATCHB ,数据,
CL和测试)
输入电容(信号引脚)
输入漏电流(信号引脚)
逻辑输出高电平( RXCD , DATA , AFCOUT ,
TEST和DOUT2 , 3和4)
逻辑输出低电平( RXCD , DATA , AFCOUT ,
TEST和DOUT2 , 3和4)
输出ON水平, DOUT0和DOUT1
输出高电平, DOUT5 ,图6和7
输出低电平, DOUT5 , 6和7
修剪输出电平ON , DOUT8
水平差, DOUT8 ON - ADC参考
输出电平关, DOUT8
MODMP , MODMN输出高电平
MODMP , MODMN输出低电平
输入施密特迟滞,销CL , LATCHB ,
LATCHC , DATA 。
我对模拟电路的偏置电阻
REF
分钟。
典型值。
马克斯。
单位
条件
2.3
2·7
7
5
3.7
3
100
mA
mA
mA
mA
mA
A
mA
mA
mA
A
XO , OSC8上
(见注1 )
f
REF
= 10 MHz的
f
= 10 MHz的
f
AUX
= 10 MHz的
(见注2 )
f
REF
= 15 MHz的
f
= 16 MHz的
f
AUX
= 90 MHz的
(见注2 )
3
2
2
100
0 · 7× V
DD
– 0·3
V
DD
+ 0·3
+ 0·8
10
1
V
V
pF
A
V
V
V
V
V
V
mV
V
V
V
V
k
k
引脚电压
V
SS
到V
DD
外部负载:
20 kΩ的& 30 pF的
I
OH
= 20 mA的电流。
I
OH
= 80
A
I
OL
= 0.2
A
I
OH
= 135 400
A.
V
DD
– 0·5
0·4
V
DDX
– 0·2
2·3
3·35
–5
V
DD
/2 + 0·35
V
DD
/2 – 1·0
0·3
68
100
2·9
0·3
3·55
+ 15
0.4
V
DD
/2 + 1·0
V
DD
/2 – 0·35
I
OH
= 10
A
I
OL
= – 10
A
V
DD
@ 3·75 V
V
DD
@ 4·85 V
笔记
1.睡眠当前指定的晶体振荡器(XO )和OSC8振荡器和作为这些通常需要提供PLL的运行
该时钟提供给系统控制器。
2.术语F
REF
, f
和f
AUX
参考的参考输入频率(晶体振荡器引脚CIN1和CIN2 ) ,主要合成
输入端(引脚FIM和FIMB ),并分别合成器辅助输入端(引脚FIA和FIAB ) 。
5
ACE9030
无线接口和双合成器
取代1997年2月版, DS4288 - 1.4
DS4288 - 1998年2.0月
ACE9030是一个组合的无线电接口电路和双
合成器,用于在蜂窝电话中使用。
在无线接口部分包括电路并监控
与对照水平,例如在电话的发射功率,
电路来解调频率调制信号,以
音频和晶体振荡器的频率倍增。
主要合成具有正常和小数N分频模式
两个可选的高速化,选择所需的信道。该
辅助合成器被用于发射 - 接收偏移
和调制。
两个部分通过一个串行总线控制,并有
软件选择的省电模式,电池经济性。
所使用的电路技术已被选择以最小化
外部元件,并在同一时间给予非常高的
性能。
DOUT5
DOUT6
DOUT7
FIAB
FIA
VDDSA
VSSSA
FIMB
FIM
VSSD
PDI
PDP
RSMA
Decoup
RSC
VDDD
特点
s
低功耗低电压( 3 · 6 · 5 0 V )运行
s
串行总线控制掉电模式
s
简单的编程格式
s
参考晶体振荡器
s
倍频器的液氧信号
s
8 · 064 MHz输出用于外部微控制器
s
主要合成器与小数N分频选项
s
辅助合成
s
主要合成器提速选项
s
FM鉴别为450 kHz或455 kHz的I.F.信号
s
无线电系统控制接口
s
在ACE集成蜂窝电话芯片组的一部分
s
TQFP 64引脚0 4毫米和0 · 5毫米间距封装
相关产品
ACE9030是下面的芯片组的一部分:
s
ACE9020接收器和发射器接口
s
ACE9040音频处理器
s
ACE9050系统控制器和数据调制解调器
MODMP
MODMIN
TEST
PDA
VDDSUB
DOUT3
DOUT4
AMPP2
AMPN2
DAC3
AMPP1
AMPN1
AMP01
ADC2A
ADC2B
ADC4
ACE9030
DOUT0
VDDX
DOUT1
VDDA
VSSA
LO2
ADC1
ADC3A
ADC3B
ADC5
DOUT8
DAC2
DAC1
DOUT2
CIN1
CIN2
AMP02
RXCD
LATCHC
LATCHB
数据
CL
AFCOUT
音频
BP
AFCIN
IREF
VSSL
VDDL
CLK8
C8B
VDDSUB2
注:1脚是由模压点确定
并通过编码方向
图1引脚连接 - 顶视图
VP64
FP64
应用
s
AMPS和TACS蜂窝电话
s
双向无线电系统
订购信息
工业温度范围
TQFP 64导致10 ×10毫米, 0 · 5毫米间距
ACE9030M/IW/FP1N
- 运托盘和包装的干
ACE9030M/IW/FP1Q
- 磁带&卷轴和包装的干
TQFP 64领先7 ×7毫米, 0 4 mm间距
ACE9030M/IW/FP2N
- 运托盘和包装的干
ACE9030M/IW/FP2Q
- 磁带&卷轴和包装的干
轮询
ADC
公共汽车
接口
LOCK
检测
双胞胎
合成器
数字
输出
+
L.F. AMPS
水晶
倍增器
水晶
振荡器
8兆赫
PLL
裁剪
数模转换器
AFC
混频器
放大器&
音频
解调。
+
图。 2 ACE9030简化框图
ACE9030
AMPO1
AMPO2
AMPP1
AMPN1
AMPP2
AMPN2
ADC1
+
+
ADC1
DOUT0
DOUT1
层次感
RXCD
VDDX
8位A至D转换器
VSSA
VDDA
VDDL
VSSL
IREF
多路解复用器
ADC2A
ADC2B
ADC3A
ADC3B
ADC4
ADC5
AFCIN
C8B
CLK8
LO2
输入扫描器
DOUT2
注册
选择器
开关
VDDL
VSSL
DOUT3
DOUT4
DOUT5
DOUT6
DOUT7
确定
水平
VREF
DOUT8
音频
BP
OSC8
PLL 。
解调
+
MULT
x3, x5
混频器
AFCOUT
CIN2
CIN1
LATCHB
VDDSUB2
VDDSUB
Decoup
VDDSA
VSSSA
FIM
FIMB
CL
数据
LATCHC
TEST
水晶
OSC 。
XO
DATA &
控制
滤波器
DAC1
DAC2
DAC3
DAC1
DAC2
DAC3
串行总线的I / O
无线接口
带隙
参考
BIAS
将军
RSC
RSMA
主要合成器
与小数N分
PDP
PDI
MODMP
MODMN
串行总线输入
寄存器( SYTHS )
TEST
SEL 。
参考
分频器
LOCK
检测
VDDD
VSSD
FIA
FIAB
合成器
PDA
图3 ACE9030框图
2
ACE9030
引脚说明
相关耗材(V
DD
)和地面(V
SS
)为每个电路功能被列出。所有V
DD
和V
SS
引脚应该被使用。
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
名字
AMPO2
RXCD
LATCHC
LATCHB
数据
CL
AFCOUT
音频
BP
AFCIN
IREF
VSSL
VDDL
CLK8
C8B
VDDSUB2
CIN2
CIN1
DOUT2
DAC1
DAC2
DOUT8
ADC5
ADC3B
ADC3A
ADC1
LO2
VSSA
VDDA
DOUT1
VDDX
DOUT0
VDDD
RSC
Decoup
RSMA
PDP
PDI
VSSD
FIM
FIMB
VSSSA
VDDSA
FIA
FIAB
DOUT7
DOUT6
DOUT5
MODMP
MODMN
TEST
PDA
VDDSUB
DOUT3
DOUT4
AMPP2
AMPN2
DAC3
AMPP1
AMPN1
AMPO1
ADC2A
ADC2B
ADC4
描述
低频放大器2的输出。
接收载波检测( ADC1比较器)输出。
合成器程序使能输入。
无线接口程序使能输入。
串行数据;编程输入,输出的结果。
时钟输入编程总线和I.F.取样。
从输出放大器亚冠取样后。
从F.M.输出过滤后的鉴别。
反馈输入到音频带通滤波器。
输入亚冠放大器和F.M.鉴别。
偏置电流输入的无线接口,连接设置电阻接地。
地面无线电接口逻辑。
电源给无线电接口逻辑。
输出时钟在8 · 064兆赫,锁定结晶。
8 · 064 MHz振荡器电荷泵的输出电压和控制电压输入。
清洁电源正极偏置基板第二个连接。
连接晶体振荡器。
连接晶体振荡器。
数字控制输出2 。
模拟量控制输出1 。
模拟量控制输出2 。
数字控制输出8 。
模拟 - 数字转换器的输入端5 。
模拟 - 数字转换器的输入3B 。
模拟 - 数字转换器的输入3A 。
模拟 - 数字转换器的输入端1 。
输出晶体倍频器。
地面无线电接口的模拟部件。
电源无线接口的模拟部分。
数字控制输出1 。
电源DOUT1和DOUT2开关。
数字控制输出0 。
电源到合成器,除了输入缓冲器和带隙。
小数N分频补偿偏置电流,接地电阻。
带隙基准源去耦电容连接。
偏置电流合成器的电荷泵,电阻连接到地。
主合成器比例电荷泵输出。
主要合成整体电荷泵输出。
地面的合成器,除了输入缓冲器和带隙。
从预分频器的主要合成正极输入。
从预分频合成器主负输入端。
地为FIM和FIA输入缓冲器和带隙。
电源FIM和FIA输入缓冲器和带隙。
从VCO合成器辅助积极投入。
从VCO合成器辅助负输入端。
数字控制输出7 。
数字控制输出6 。
数字控制输出5 。
模数控制输出分频器 - 积极意义。
模数控制输出分频器 - 消极的意义。
测试输入和输出合成器。
辅助合成器的电荷泵输出。
干净的正电源偏置基板。
数字控制输出3 。
数字控制输出4 。
低频放大器2的正输入。
低频放大器2负输入端。
模拟量控制输出3 。
低频放大器1正输入端。
低频放大器1负输入端。
低频放大器1输出。
模拟 - 数字转换器输入2A 。
模拟 - 数字转换器的输入2B 。
模拟 - 数字转换器的输入端4 。
VDD
VDDA
VDDL
VDDL
VDDL
VDDL
VDDL
VDDL
VDDA
VDDA
VDDL
VDDL
VDDA
VDDA
VDDL
VDDL
VDDL
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VDDX
VDDX
VDDSA
VDDD
VDDD
VDDSA
VDDSA
VDDSA
VDDSA
VDDD
VDDD
VDDD
VDDD
VDDD
VDDD
VDDD
VDDL
VDDL
VDDA
VDDA
VDDL
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VSS
VSSA
VSSL
VSSL
VSSL
VSSL
VSSL
VSSL
VSSA
VSSA
VSSL
VSSA
VSSL
VSSA
VSSA
VSSL
VSSL
VSSL
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
VSSSA
VSSSA
VSSSA
VSSD
VSSD
VSSSA
VSSSA
VSSSA
VSSSA
VSSD
VSSD
VSSD
VSSD
VSSD
VSSD
VSSD
VSSL
VSSL
VSSA
VSSA
VSSL
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
3
ACE9030
绝对最大额定值
从地面供电电压
- 0 · 3 V至+ 6 · 0 V
(任意V
DD
任何V
SS
)
电源电压差
- 0 · 3 V至+ 0 · 3 V
(任意V
DD
任何其他V
DD
)
输入电压
V
SS
- 0 · 3 V到V
DD
+ 0·3 V
(任何输入引脚到其本地V
SS
和V
DD
)
输出电压
V
SS
- 0 · 3 V到V
DD
+ 0·3 V
(任何输出引脚到其本地V
SS
和V
DD
)
储存温度
– 55
°C
到+ 150
°C
工作温度
– 40
°C
至+ 85
°C
这些都不是操作条件,但在
这要是甚至超过了随时可以绝对的限制
会造成永久性的损害。为了确保持续的是否工
过程中对设备应在给定的范围内使用
电气特性。
为了避免闩锁基板连接的任何可能性
系统蒸发散V
DDSUB
和V
DDSUB2
一定是最积极乐观的V
DD
’s
在任何时候,包括打开和关闭电源斜坡时。作为
通过这些V目前采取
DD
的是显著小于
通过其他V-
DD
的这一要求可以通过很容易满足
直接连接所有V
DD
销上的一个公共点
电路板,但与分发到去耦电容
最小化所引起的共模电流串扰。如果低
值串联电阻都将包括在V
DD
连接
系统蒸发散,与去耦电容的ACE9030引脚
进一步减少干扰,在V
DDSUB
和V
DDSUB2
引脚应
不必为了保证这种电阻的
电压没有在接通电源时减慢。电源开关,
DOUT0和DOUT1从V提供
DDX
并规定
为达40毫安所以任何电阻器在V总电流
DDX
连接必须非常低,周围1Ω ,为了避免
过高的电压降;建议此供应
没有串联电阻。这两种方法表示在电路
图,图4和图5,在这两个电路中的主V
DD
必须
也有良好的去耦。
主要VDD
VDDSUB
VDDSUB2
VDDL
VDDA
VDDX
VDDD
VDDSA
无需串联电阻图4典型VDD地方去耦网络
主要VDD
无电阻
VDDSUB
无电阻
VDDSUB2
VDDL
VDDA
VDDX
VDDD
VDDSA
图5典型的VDD去耦网络的串联电阻
4
ACE9030
电气特性
这些特点在申请的情况下,这些范围(除非另有说明) :
T
AMB
= – 40
°C
至+ 85
°C,
V
DD
= + 3 · 6 + 5 · 0 V , GND参考。 = V
SS
直流特性
参数
电源
电源电流,射频接口:
睡眠模式
完全运行(不包括我
DDX
)
电源电流,合成器: V
DD
=5V
主辅开
主要ON和辅助待机
主要在待机及辅助开
主辅处于待机状态,与带隙关闭
电源电流,合成器:
主辅开
主要ON和辅助待机
主要在待机及辅助开
主辅待机
输入和输出信号
逻辑输入高电平( LATCHC , LATCHB ,数据,
CL和测试)
逻辑输入低电平( LATCHC , LATCHB ,数据,
CL和测试)
输入电容(信号引脚)
输入漏电流(信号引脚)
逻辑输出高电平( RXCD , DATA , AFCOUT ,
TEST和DOUT2 , 3和4)
逻辑输出低电平( RXCD , DATA , AFCOUT ,
TEST和DOUT2 , 3和4)
输出ON水平, DOUT0和DOUT1
输出高电平, DOUT5 ,图6和7
输出低电平, DOUT5 , 6和7
修剪输出电平ON , DOUT8
水平差, DOUT8 ON - ADC参考
输出电平关, DOUT8
MODMP , MODMN输出高电平
MODMP , MODMN输出低电平
输入施密特迟滞,销CL , LATCHB ,
LATCHC , DATA 。
我对模拟电路的偏置电阻
REF
分钟。
典型值。
马克斯。
单位
条件
2.3
2·7
7
5
3.7
3
100
mA
mA
mA
mA
mA
A
mA
mA
mA
A
XO , OSC8上
(见注1 )
f
REF
= 10 MHz的
f
= 10 MHz的
f
AUX
= 10 MHz的
(见注2 )
f
REF
= 15 MHz的
f
= 16 MHz的
f
AUX
= 90 MHz的
(见注2 )
3
2
2
100
0 · 7× V
DD
– 0·3
V
DD
+ 0·3
+ 0·8
10
1
V
V
pF
A
V
V
V
V
V
V
mV
V
V
V
V
k
k
引脚电压
V
SS
到V
DD
外部负载:
20 kΩ的& 30 pF的
I
OH
= 20 mA的电流。
I
OH
= 80
A
I
OL
= 0.2
A
I
OH
= 135 400
A.
V
DD
– 0·5
0·4
V
DDX
– 0·2
2·3
3·35
–5
V
DD
/2 + 0·35
V
DD
/2 – 1·0
0·3
68
100
2·9
0·3
3·55
+ 15
0.4
V
DD
/2 + 1·0
V
DD
/2 – 0·35
I
OH
= 10
A
I
OL
= – 10
A
V
DD
@ 3·75 V
V
DD
@ 4·85 V
笔记
1.睡眠当前指定的晶体振荡器(XO )和OSC8振荡器和作为这些通常需要提供PLL的运行
该时钟提供给系统控制器。
2.术语F
REF
, f
和f
AUX
参考的参考输入频率(晶体振荡器引脚CIN1和CIN2 ) ,主要合成
输入端(引脚FIM和FIMB ),并分别合成器辅助输入端(引脚FIA和FIAB ) 。
5
查看更多ACE9030M/IW/FP2NPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ACE9030M/IW/FP2N
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ACE9030M/IW/FP2N
√ 欧美㊣品
▲10/11+
8905
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ACE9030M/IW/FP2N供应信息

深圳市碧威特网络技术有限公司
 复制成功!