数据表
26185.114B
A6841
DABiC - 5 8位串行输入锁存灌电流驱动器
低功耗CMOS逻辑和双极输出功率的合并
驱动程序允许在各种各样的要使用的A6841集成电路
外围功率驱动器应用。每个器件都有一个8位
CMOS移位寄存器和CMOS控制电路,八个CMOS数据
锁存器和8的双极电流闾达林顿输出驱动器。该
500毫安NPN达林顿输出,整体瞬态抑制
二极管,适于与继电器,螺线管等电感的使用
负载。
在A6841的所有软件包的变化提供了优异的性能与
50 V( 35 V持续)的最小输出额定击穿电压。
所有的驱动程序可以用分离电源所在的支持负面操作
帘布层是高达-20V。
包装LW
18引脚宽体SOIC
CMOS输入与标准CMOS逻辑电平兼容。
TTL电路可能需要使用适当的上拉电阻。通过
利用串行数据输出,驱动器可级联接口应用程序
阳离子需要附加驱动线路。
该A6841SA设备都拥有一个标准的18引脚塑料DIP封装。该
A6841SLW器件采用18引脚SOIC封装。一个20针
SOIC版本, A6841SLW - 20有所改善热特性。该
SOIC驱动程序也可运行于-40°C的温度
(部件编号SUF网络X
ELW ) 。
这些器件无铅(Pb )免费,以100 %
雾锡电镀引脚框。
套餐A
18引脚DIP
包装LW- 20
20引脚宽体SOIC
特点
3.3 V至5 V逻辑电源电压范围
上电复位( POR )
到10 MHz的数据输入速率
CMOS , TTL兼容的输入
-40°C的操作可
低功耗CMOS逻辑电路和锁存
施密特触发器输入,
提高抗干扰
高压电流吸收输出
内部上拉/下拉电阻
输出瞬态保护二极管
单或分割电源供电
绝对最大额定值
输出电压
V
CE
..............................................................50
V
V
CE ( SUS)
(对于inductiove负载应用) ....... 35
V
逻辑电源电压,V
DD
...................................7
V
发射器电源电压,V
EE
.............................–20
V
输入电压范围,V
IN
..............–0.3
V到V
DD
+0.3 V
连续输出电流(每路输出) ,我
OUT
...
500毫安
封装功耗,P
D
,
SEE
图中,第6页
工作温度范围
环境温度,T
A
............–20°C
至+ 85°C
贮藏温度,T
S
..........–55°C
至+ 150°C
注意: CMOS器件具有输入静态保护,
但是当暴露于容易受到损伤
极高的静电电荷。
应用
继电器
螺线管
感性负载
使用订货时以下完整型号:
产品型号
A6841SA-T
A6841SLW-T
A6841SLW-20-T
A6841ELW-T
A6841ELW-20-T
包
18引脚DIP
18引脚宽体SOIC
20引脚宽体SOIC
(增强散热)
18引脚宽体SOIC
20引脚宽体SOIC
(增强散热)
环境
-20 ° C至+ 85°C
-20 ° C至+ 85°C
-20 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
数据表
26185.114B
A6841
DABiC - 5 8位串行输入锁存灌电流驱动器
功能框图
LOC
性S E IAL
DAT一个在
登录IC
摹 OUND
V
DD
登录IC
s提高P LY
性S E IAL
DAT A OUT
S T OB ê
性S E IAL -P AR ALLE L S HIF牛逼 E G IS T E
LAT 何S
OUT P UT ê NAB LE
( AC牛逼IV E LOW )
MOS
B IP OLAR
VE E或P OWE R G OUND
VE E或P OWE R G OUND
S UB
OUT
1
OUT
2
OUT
3
OUT
4
OUT
5
OUT
6
OUT
7
OUT
8
K
典型输入电路
V
DD
典型的输出驱动器
K
OUT
频闪
产量
启用
V
EE
子
V
DD
时钟
串行
DATA IN
www.allegromicro.com
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
2
数据表
26185.114B
A6841
DABiC - 5 8位串行输入锁存灌电流驱动器
电压V
dd
= 3.0 V至5.5 V
特征
输出漏电流
输出端耐受电压
集电极 - 发射极饱和
电压
输入电压
输入阻抗
串行数据输出电压
最大时钟频率
2
逻辑电源电流
钳位二极管的泄漏电流
钳位二极管的正向电压
输出使能到输出延迟
选通到输出延迟
输出下降时间
输出上升时间
时钟 - 串行数据输出延时
1
积极
2
手术
电气特性
1
除非另有说明:T已
A
= 25 ° C,V
ee
= 0 V ,逻辑电源工作
V
dd
= 3.3 V
符号
I
CEX
V
CE ( SUS)
V
CE ( SAT )
V
IN(1)
V
IN(0)
R
IN
V
OUT(1)
V
OUT(0)
f
c
I
DD(1)
I
DD(0)
I
r
V
f
t
DIS ( BQ )
t
EN( BQ )
t
P( STH- QL )
t
P( STH- QH )
t
f
t
r
t
ρ( CH- SQX )
一个输出上, OE = 1, ST = H
所有输出关闭, OE = H , ST = H ,
通过P8 = L P1
V
r
= 50 V
I
f
= 350毫安
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
I
OUT
= ±200
μA
I
OUT
= –200
μA
I
OUT
= 200
μA
V
dd
= 5 V
典型值。
–
–
–
–
–
–
–
–
4.75
0.15
–
–
–
–
–
–
–
–
–
–
–
50
测试条件
V
OUT
= 50 V
I
OUT
= 350毫安, L = 3 mH的
I
OUT
= 100毫安
I
OUT
= 200毫安
I
OUT
= 350毫安
分钟。
–
35
–
–
–
2.2
–
50
2.8
–
10
–
–
–
–
–
–
–
–
–
–
–
典型值。
–
–
–
–
–
–
–
–
3.05
0.15
–
–
–
–
–
–
–
–
–
–
–
50
MAX 。 MIN 。
10
–
1.1
1.3
1.6
–
1.1
–
–
0.3
–
2.0
100
50
2
1.0
1.0
1.0
1.0
1.0
1.0
–
–
35
–
–
–
3.3
–
50
4.5
–
10
–
–
–
–
–
–
–
–
–
–
–
马克斯。
10
–
1.1
1.3
1.6
–
1.7
–
–
0.3
–
2.0
100
50
2
1.0
1.0
1.0
1.0
1.0
1.0
–
单位
μA
V
V
V
V
V
V
kΩ
V
V
兆赫
mA
μA
μA
V
μs
μs
μs
μs
μs
μs
ns
(负)目前是德网络定义为传统的电流进入(出来的)的特定网络版器件的引脚。
在一个时钟频率大于所述特定网络连接编最小值是可能的,但不warran
开球。
真值表
串行
数据时钟
INPUT输入
H
L
X
移位寄存器的内容
I
1
H
L
I
2
I
3
...
I
8
R
7
R
7
R
8
X
P
8
串行
数据
产量
R
7
R
7
R
8
X
P
8
L
H
R
1
R
2
R
3
...
P
1
P
2
P
3
...
X
L =低逻辑电平
H =高逻辑电平
X =无关
P =现状
R =以前的状态
OE - 输出使能
ST =频闪
锁存器的内容
频闪
输入
I
1
I
2
I
3
...
I
8
产量
启用
输入
输出内容
I
1
I
2
I
3
... I
8
R
1
R
2
...
R
1
R
2
...
X
X
...
R
1
R
2
R
3
...
X
P
1
P
2
P
3
...
R
8
P
8
X
L
H
P
1
P
2
P
3
... P
8
H
H H ... H
X
X
...
www.allegromicro.com
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
3
数据表
26185.114B
A6841
DABiC - 5 8位串行输入锁存灌电流驱动器
时序要求和特异性阳离子
(逻辑电平V
DD
和地面)
C
时钟
A
串行
DATA IN
数据
50%
B
50%
t
ρ( CH- SQX )
串行
数据输出
D
频闪
50%
50%
数据
E
OUTPUT ENABLE
LOW = ALL OUTP UTS ê NABLE
t
P( STH- QH )
t
P( STH- QL )
90%
OUT
N
数据
10%
HIGH = ALL OUTP UTS布兰克D( DIS ABLE D)
OUTPUT ENABLE
50%
t
EN( BQ )
t
r
t
DIS ( BQ )
OUT
N
10%
t
f
90%
50%
数据
关键
A
B
C
D
E
描述
数据活动时间时钟脉冲之前(数据建立时间)
数据活动时间时钟脉冲后(数据保持时间)
时钟脉冲宽度
之间的时钟激活和选通时间
选通脉冲宽度
符号
t
SU( D)
t
H( D)
t
瓦特(CH)
t
SU( C)
t
W( STH )
时间(纳秒)
25
25
50
100
50
注:时间是代表一个10 MHz的时钟。更高的速度可能
实现的;工作在高温下会降低特定网络版马克西
妈妈的时钟频率。
加电与处于低状态的输入保证了寄存器和
锁存电在低状态(POR) 。
S
erial数据出现在输入端传送到移位寄存器的逻辑
0到时钟输入脉冲的逻辑1的转换。在以后的时钟
脉冲,寄存器转向串行数据的数据信息OUT-
PUT 。串行数据之前必须的上升沿出现在输入
时钟输入波形。
信息中存在的任何寄存器被转移到相应的锁存器
当STROBE为高电平(串行到并行转换)。锁存器将
继续,只要选通高举接受新的数据。应用
系统蒸发散在那里锁存器被旁路(频闪拉高)将需要
输出使能输入是串行数据输入过程中的高。
当输出使能输入为高电平时,所有的输出缓冲器是
禁用(OFF)状态。存储在锁存器或移位寄存器中的信息是不
受OUTPUT ENABLE输入。随着输出使能
输入为低电平时,输出由它们各自的锁存器的状态进行控制。
www.allegromicro.com
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
4
数据表
26185.114B
A6841
DABiC - 5 8位串行输入锁存灌电流驱动器
终端列表表
名字
VEE
CLK
DATA IN
GND
V
DD
数据输出
ST
OE
K
NC
OUT
8
OUT
7
OUT
6
OUT
5
OUT
4
OUT
3
OUT
2
OUT
1
描述
电源地与基材
时钟
在串行数据
逻辑地
逻辑电源
串行数据输出,用于级联设备
频闪
输出使能(低电平有效)
常见到+ V
L
,对于感性负载
没有连接
沉型输出8
沉输出7
沉输出6
沉输出5
沉输出4
沉输出3
沉型输出2
沉输出1
针
18-pin
1, 9
2
3
4
5
6
7
8
10
–
11
12
13
14
15
16
17
18
20-pin
1, 9
2
3
4
5
6
7
8
12
10, 11
13
14
15
16
17
18
19
20
允许的封装功耗,P
D
2.5
2.0
18 -P采用DIP ,R
θ
JA
= 60 ° C / W
20 - LE AD S伊斯兰会议组织,R
θ
JA
= 70 ° C / W
P OWE DIS的IP一件T ION ( W)
18 - LE AD S伊斯兰会议组织,R
θ
JA
= 80 ° C / W
1.5
1.0
0.5
0
25
50
75
100
125
一个MB IE NT T E MP è R A牛逼UR E( C)
150
www.allegromicro.com
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
5