A63L7332系列
128K ×32位同步高速SRAM
突发计数器和流水线数据输出
初步
文档标题
128K ×32位同步高速SRAM与突发计数器和流水线
数据输出
修订历史
版本号
0.0
1.0
1.1
历史
创刊号
4.5 / 5 ns的快速改变访问时间为4.2 / 4.5 / 5.0纳秒
改变DC和经营特色 -
I
CC1
(最大) : 300毫安至350mA
I
SB1
(最大) : 25毫安到38毫安
发行日期
1998年6月2日
1998年8月27日
1998年12月18日
备注
初步
1.2
修改100引脚LQFP符号y维度 -
马克斯。在MM: 0.08
→
0.1
马克斯。 (英寸) : 0.003
→
0.004
1998年12月31日
初步
( 1998年12月, 1.2版)
AMIC Technology,Inc.的
A63L7332系列
128K ×32位同步高速SRAM
突发计数器和流水线数据输出
初步
特点
n
n
n
n
n
快速访问时间: 4.2 / 4.5 / 5.0纳秒( 143/133/100 MH
Z
)
单+ 3.3V + 10 %或+ 3.3V - 5 %电源
同步Burst功能
单个字节写入控制和全局写
注册输出管线的应用
n
三个独立的芯片能够让各种各样的
对于CE控制选项,地址流水线
n
可选的突发模式
n
睡眠模式( ZZ引脚)提供
n
可提供100引脚LQFP封装
概述
该A63L7332是一种高速,低功耗SRAM
含4,194,304比特位同步内存,
32位组织为131,072字。
该A63L7332结合先进的同步
外围电路, 2位的猝发控制,输入寄存器
输出寄存器和一个128K ×32的SRAM核心提供
广泛的数据RAM的应用程序。
的正边沿触发的单时钟输入(CLK)
控制所有的同步输入通过
寄存器。同步输入包括所有地址( A0 -
A16 ) ,所有的数据输入( I / O
1
- I / O
32
) ,低电平有效芯片
启用(
CE
) ,另外两个芯片使能( CE2 ,
CE2
),
突发控制输入(
ADSC
,
ADSP
,
ADV
) ,字节写
使(
BWE
,
BW1
,
BW2
,
BW3
,
BW4
)和全球
写(
GW
) 。异步输入包括输出使能
(
OE
) ,时钟( CLK ) ,突发模式( MODE )和SLEEP
模式( ZZ) 。
突发操作可以通过任一地址开始
状态处理器(
ADSP
)或地址状态控制器
(
ADSC
)输入引脚。随后一阵一阵的序列
地址可以由A63L7332在内部产生
与由脉冲串提前控制(
ADV
)引脚。写
周期是内部自定时和同步的
的时钟(CLK)的上升沿。
此功能简化了写接口。单个字节
使允许写入单个字节。
BW1
控制I / O
1
- I / O
8
,
BW2
控制I / O
9
- I / O
16
,
BW3
控制I / O
17
- I / O
24
和
BW4
控制I / O
25
- I / O
32
,所有
条件是
BWE
是低的。
GW
低的原因
所有字节写入。
初步
( 1998年12月, 1.2版)
1
AMIC Technology,Inc.的
A63L7332系列
引脚说明
PIN号
32 - 37, 44 - 50, 81, 82,
99, 100
89
87, 93 - 96
88
86
92, 97, 98
83
84
85
31
符号
A0 - A16
地址输入
描述
CLK
BWE
,
BW1
-
BW4
GW
OE
CE2
,CE2,
CE
ADV
ADSP
ADSC
时钟
字节写使能
全局写
OUTPUT ENABLE
芯片使
突发地址进展
处理器地址状态
控制器地址状态
突发模式:高开或常闭(交叉存取突发)
LOW (线性脉冲)
异步掉电(贪睡) :高(休眠)
低开或常闭(唤醒)
数据输入/输出
模式
64
ZZ
2, 3, 6 - 9, 12, 13, 18, 19,
22 - 25, 28, 29, 52, 53,
56 - 59, 62, 63, 68, 69,
72 - 75, 78, 79
1, 14, 16, 30, 38, 39, 42,
43, 51, 66, 80
15, 41, 65, 91
17, 40, 67, 90
4, 11, 20, 27,
54, 61, 70, 77
5, 10, 21, 26,
55, 60, 71, 76
I / O
1
- I / O
32
NC
无连接
VCC
GND
VCCQ
电源
地
隔离输出缓冲器供应
GNDQ
隔离输出缓冲地
初步
( 1998年12月, 1.2版)
4
AMIC Technology,Inc.的