A6278
和
A6279
串行输入恒流锁存
LED驱动器,具有LED开路检测
特点和优点
3.0 5.5 V逻辑电源电压范围
施密特触发器输入,提高了抗噪声能力
上电复位( POR )
截至90毫安恒流下沉输出
LED开路检测
低功耗CMOS逻辑电路和锁存
高数据输入速率
在输出端20 ns的典型惊人延迟
内部欠压锁定和热关断( TSD )电路
描述
在A6278和A6279器件是特别设计
LED显示应用。每个BiCMOS工艺设备
包括CMOS移位寄存器,随附的数据锁存
和NPN恒流灌电流驱动器。在A6278中含有
8水槽的驱动,同时有在A6279 16 。
CMOS移位寄存器和锁存允许直接连接
以微处理器为基础的系统。用3.3或5 V逻辑
供,典型的串行数据输入速率可以达到高达25兆赫。
LED的驱动电流是由用户的选择来确定
单个电阻器。 CMOS串行数据输出允许级联
在需要额外的应用程序的多个装置之间
驱动线路。打开LED的连接可被检测并发出信号
返回主机的微处理器通过串行数据
OUT引脚。
提供四种封装形式:一个MLP / QFN表面贴装,
0.90毫米总高度标称值(仅A6279 ) ;一个DIP (A型)
对于通孔的应用;和含铅表面贴装,一
SOIC (类型LW)和外露散热垫的TSSOP (类型
LP ) 。为A6278全包的款式都是相同的电
给对方,因为是A6279封装形式。所有封装
有铅(Pb )免费,采用100%雾锡电镀引脚框。
包:
28引脚MLP / QFN封装(后缀ET )
16和24引脚DIP (后缀A)
16和24引脚TSSOP (后缀LP )
16和24引脚SOIC (后缀LW )
不按比例
功能框图
逻辑
供应
串行
DATA IN
时钟
V
DD
串行 - 并行移位寄存器
串行
数据输出
V
DD
UVLO
产量
启用
LATCH
启用
控制逻辑
块
锁存器
输出控制驱动器和开路检测
REXT
I
O
调节器
裸露焊盘
( ET和LP包)
OUT7 ( A6278 )
OUT15 ( A6279 )
GND
OUT0 OUT1
V
LED
6278 -DS ,第4
A6278
和
A6279
串行输入,恒流锁存
LED驱动器,具有LED开路检测
选购指南
产品型号
A6278EA-T
A6278ELP-T
A6278ELPTR-T
A6278ELW-T
A6278ELWTR-T
A6279EA-T
A6279ELP-T
A6279ELPTR-T
A6279ELW-T
A6279ELWTR-T
A6279EET-T
A6279EETTR-T
填料
每管25件
每管96件
4000件每13英寸卷轴
每管47件
1000件每13英寸卷轴
每管15件
每管65件
4000件每13英寸卷轴
每管31件
1000件每13英寸卷轴
73件每管
1500件每7英寸卷轴
DIP
套餐类型
码头
LED驱动线路
TSSOP带有外露散热垫
SOICW
DIP
TSSOP带有外露散热垫
SOICW
MLP表面贴装
16
8
24
16
28
16
绝对最大额定值
参数
逻辑电源电压范围
负载电源电压范围
的OUTx电流(任何单个输出)
地电流
逻辑输入电压范围
工作温度范围( E)
结温
存储温度范围
符号
V
DD
V
LED
I
O
I
GND
V
I
T
A
T
J
T
S
A6278
A6279
条件
分钟。
–
–0.5
–
–
–
–0.4
–40
–
–55
–
–
–
典型值。
–
–
–
–
–
MAX 。单位
7.0
17
90
750
1475
V
DD
+ 0.4
85
150
150
V
V
mA
mA
mA
V
°C
°C
°C
Allegro MicroSystems公司
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
www.allegromicro.com
2
A6278
和
A6279
套餐A, LW , LP
16-pin
GND
在串行数据
时钟
LATCH ENABLE
OUT0
OUT1
OUT2
OUT3
1
2
3
4
5
6
7
8
EP
串行输入,恒流锁存
LED驱动器,具有LED开路检测
引脚排列图
套餐A, LW , LP
24-pin
GND
在串行数据
时钟
LATCH ENABLE
OUT0
OUT1
OUT2
OUT3
OUT4
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
16逻辑电源
15 REXT
14串行数据输出
13 OUTPUT ENABLE
12 OUT7
11 OUT6
10 OUT5
9
OUT4
逻辑电源
REXT
串行数据输出
OUTPUT ENABLE
OUT15
OUT14
OUT13
OUT12
OUT11
OUT10
OUT9
OUT8
EP
18
17
16
15
14
13
包装ET
21 OUT10
20 OUT9
19 OUT8
17 OUT7
16 OUT6
15 OUT5
18 NC
OUT5
OUT6
OUT7
OUT11 22
OUT12 23
OUT13 24
OUT14 25
OUT15 26
OUTPUT ENABLE 27
NC 28
1
2
3
4
5
6
7
EP
14 OUT4
13 OUT3
12 OUT2
11 OUT1
10 OUT0
9
8
LATCH ENABLE
NC
串行数据输出
逻辑电源
REXT
在串行数据
GND
NC
终端列表表
数
A, LW , LP
A6278 A6279
1
2
3
4
5至12
13
14
15
16
–
–
1
2
3
4
5至20
21
22
23
24
–
–
ET
A6279
5
6
7
9
10至26
27
1
2
3
4, 8, 18,
28
–
名字
GND
在串行数据
时钟
LATCH ENABLE
的OUTx
OUTPUT ENABLE
串行数据输出
REXT
逻辑电源
NC
EP
时钟
功能
参考终端的逻辑地和电源地
串行数据输入到移位寄存器
时钟输入端;数据被移位在时钟的上升沿。
数据选通输入端;串行数据被锁存以高电平输入
目前沉输出端子
(低电平有效)设置低,使输出驱动器;为高,以关闭
(空白)所有输出驱动器
CMOS串行数据输出;级联到下一个设备(该
设备的串行数据输入引脚) ;阅读OCD位。
在这个终端的外部电阻确定了输出电流为所有
的灌电流驱动器。
(V
DD
)逻辑电源电压(通常为3.3或5.0 V )
无连接
只有LP和ET包;散热裸露热焊盘
Allegro MicroSystems公司
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
www.allegromicro.com
3
A6278
和
A6279
串行输入,恒流锁存
LED驱动器,具有LED开路检测
工作特性
特征
符号
测试条件
分钟。
典型值。
最大
单位
°
C,V
在T有效的电气特性
A
= 25
DD
= 3.0 5.5 V时,除非另有说明
操作
3.0
5.0
5.5
V
逻辑电源电压范围
V
DD
V
DD
= 0.0
→
5.0 V
2.4
–
2.85
V
欠压锁定
V
DD ( UV)
V
DD
= 5.0
→
0.0 V
2.15
–
2.55
V
V
CE
= 0.7 V ,R
EXT
= 225
Ω
64.2
75.5
86.8
mA
输出电流(任何单个输出)
I
O
34.1
40.0
45.9
mA
V
CE
= 0.7 V ,R
EXT
= 470
Ω
V
CE
= 0.6 V ,R
EXT
= 3900
Ω
4.25
5.0
5.75
mA
V
CE ( A)
= V
CE ( B)
= 0.7 V ,R
EXT
= 225
Ω
–
+1.0
+6.0
%
输出电流匹配(任意两个之间的区别
V
CE ( A)
= V
CE ( B)
= 0.7 V ,R
EXT
= 470
Ω
ΔI
O
–
+1.0
+6.0
%
在相同的V输出
CE
)
V
CE ( A)
= V
CE ( B)
= 0.6 V ,R
EXT
= 3900
Ω
–
+1.0
+6.0
%
输出漏电流
I
CEX
V
OH
= 15 V
–
1.0
5.0
μA
0.7V
DD
–
V
DD
V
V
IH
逻辑输入电压
V
IL
GND
–
0.3V
DD
V
逻辑输入电压迟滞
V
IHYS
所有数字输入
200
–
400
mV
V
OL
I
OL
= 500
μA
–
–
0.4
V
串行数据输出电压
V
OH
I
OH
= –500
μA
V
DD
– 0.4
–
–
V
输出使能输入,上拉
150
300
600
kΩ
输入阻抗
R
I
LATCH ENABLE输入,下拉
100
200
400
kΩ
R
EXT
=打开,V
OE
= 5 V
–
–
1.4
mA
I
DD ( OFF )
R
EXT
= 470
Ω,
V
OE
= 5 V
–
–
5.0
mA
R
EXT
= 225
Ω,
V
OE
= 5 V
–
–
8.0
mA
逻辑电源电流
R
EXT
= 3900
Ω,
V
OE
= 0 V
–
–
3.0
mA
R
EXT
= 470
Ω,
V
OE
= 0 V
I
DD ( ON)
–
–
18.0
mA
R
EXT
= 225
Ω,
V
OE
= 0 V
–
–
32.0
mA
热关断温度
T
JTSD
温度的升高
–
165
–
°C
热关断迟滞
T
JTSDhys
–
15
–
°C
LED开路检测阈值
V
CE ( ODC )
I
O
> 5毫安,V
CE
≥
0.6 V
–
0.30
–
V
开关特性在T有效
A
= 25
°
C,V
DD
= V
IH
= 3.0 5.5 V ,V
CE
= 0.7 V, V
IL
= 0 V ,R
EXT
= 470
Ω,
I
O
= 40 mA时, V
LED
= 3 V ,R
LED
=
58
Ω,
C
LED
= 10pF的,除非另有说明
时钟脉冲宽度
t
高,
t
低
20
–
–
ns
10
–
–
ns
串行数据建立时间
t
SU( D)
串行数据保持时间
t
H( D)
10
–
–
ns
锁存使能建立时间
t
SU( LE )
20
–
–
ns
锁存使能保持时间
t
H( LE )
20
–
–
ns
输出使能建立时间
t
SU( OE)的
40
–
–
ns
普通模式
输出使能保持时间
t
H( OE )
20
–
–
ns
输出使能脉冲宽度
t
W( OE )
600
–
–
ns
时钟串行数据输出传播延迟时间
t
P( DO )
30
–
–
ns
–
75
–
ns
输出使能到OUT0传播延迟时间
t
P( OE )
惊人的延迟(连续输出之间)
t
D
10
20
40
ns
总的延迟时间( 15 ×吨
D
)
t
DTOTAL
–
300
–
ns
时钟脉冲宽度
t
高,
t
低
20
–
–
ns
20
–
–
ns
串行数据建立时间
t
SU( D)
串行数据保持时间
t
H( D)
20
–
–
ns
锁存使能建立时间
t
SU( LE )
40
–
–
ns
锁存使能保持时间
t
H( LE )
20
–
–
ns
输出使能建立时间
t
SU( OE)的
40
–
–
ns
测试模式,V
DD
= 4.5 5.5 V
20
–
–
ns
输出使能保持时间
t
H( OE )
输出使能脉冲宽度*
t
W( OE )
2.0
–
–
us
30
–
–
ns
时钟串行数据输出传播延迟时间
t
P( DO )
输出使能到OUT0传播延迟时间
t
P( OE )
–
75
–
ns
惊人的延迟(连续输出之间)
t
D
10
20
40
ns
总的延迟时间( 15 ×吨
D
)
t
DTOTAL
–
300
–
ns
输出下降时间
t
f
90 %至10 %的电压
–
75
150
ns
输出上升时间
t
r
10%至90 %的电压
–
75
150
ns
*请参阅LED开路检测(测试)模式的时序图。
Allegro MicroSystems公司
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
www.allegromicro.com
4
A6278
和
A6279
串行输入,恒流锁存
LED驱动器,具有LED开路检测
真值表
串行
数据
输入
H
L
X
时钟
输入
移位寄存器的内容
I
0
I
1
I
2
…
I
n-1
I
n
R
n-2
R
n-1
R
n-2
R
n-1
R
n-1
R
n
X
X
串行
数据
OUT
R
n-1
R
n-1
R
n
X
P
n
L
H
R
0
R
1
R
2
…
P
0
P
1
P
2
…
X
L =低逻辑电(电压)电平
H =高逻辑电(电压)电平
X =无关
P =现状
R =以前的状态
N = 7为A6278 , N = 15为A6279
X X
…
R
n-1
R
n
P
n-1
P
n
X
X
L
H
P
0
P
1
P
2
…
H
H H
…
P
n-1
P
n
H
H
LATCH
启用
输入
锁存器的内容
I
0
I
1
I
2
…
I
n-1
I
n
产量
启用
输入
输出内容
I
0
I
1
I
2
…
I
n-1
I
n
H·R
0
R
1
…
L R
0
R
1
…
R
0
R
1
R
2
…
X
X X
…
P
0
P
1
P
2
…
P
n-1
P
n
输入和输出等效电路
V
DD
V
DD
V
DD
V
DD
IN
IN
LE
IN
OUT
OUTPUT ENABLE
(低电平有效)
时钟和
在串行数据
LATCH ENABLE
串行数据输出
Allegro MicroSystems公司
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
www.allegromicro.com
5