数据表
可编程定时控制中心
TM
移动P4
TM
系统
推荐应用:
CK410M兼容的主时钟
输出特点:
2 - 0.7V电流模式差分的CPU对
4 - 0.7V电流模式差分的PCI Express *对
1 - 0.7V电流模式差分CPU / PCI Express的
选择一双
1 - 0.7V电流模式差分的SATA对
1 - 0.7V电流模式差分LCDCLK / PCI Express的
选择一双
4 - PCI ( 33MHz的)
2 - PCICLK_F , ( 33MHz的)自由运行
1 - USB , 48MHz的
1 - DOT ,的96MHz , 0.7V电流差分对
2 - REF , 14.318MHz
954226
关键的特定连接的阳离子:
CPU输出循环周期抖动< 85ps
PCI Express的输出循环周期抖动<精度为125ps
SATA输出循环周期抖动<精度为125ps
PCI输出循环周期抖动为500ps <
+/- 300ppm的频率精度的CPU , PCI Express的
和SATA时钟
+/-对USB时钟100ppm的频率精度
特点/优势:
支持紧ppm的精度的时钟串行ATA和
PCI Express的
支持可编程扩频百分比
频率
使用外部14.318MHz晶振,外部晶振的负载
盖所需的频率调谐
支持无驱动差分CPU , PCI Express的双
在PD的电源管理。
PEREQ #引脚,支持PCI Express和SATA电源
管理。
MLF引脚配置
REF1/FSLC/TEST_SEL
PCICLK2/REQ_SEL**
PCI / SRC_STOP #
TSSOP引脚配置
VDDpci
GND
PCICLK3
PCICLK4
PCICLK5
GND
VDDpci
ITP_EN/PCICLK_F0
**SELPCIEX_LCDCLK#/PCICLK_F1
VTT_PWRGD # / PD
VDD48
FS
L
A/USB_48MHz
GND
DOTT_96MHz
DOTC_96MHz
FS
L
B / TEST_MODE
LCDCLK_SS/PCIEX0T
LCDCLK_SS/PCIEX0C
PCIEXT1
PCIEXC1
VDDPCIEX
PCIEXT2
PCIEXC2
PCIEXT3
PCIEXC3
SATACLKT
SATACLKC
VDDPCIEX
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
PCICLK2/REQ_SEL**
PCI / SRC_STOP #
CPU_STOP #
REF1/FS
L
C / TEST_SEL
REF0
GND
X1
X2
VDDref
SDATA
SCLK
GND
CPUCLKT0
CPUCLKC0
VDDcpu
CPUCLKT1
CPUCLKC1
IREF
GNDA
VDDA
CPUCLKT2_ITP/PCIEXT6
CPUCLKC2_ITP/PCIEXC6
VDDPCIEX
PEREQ1#*/PCIEXT5
PEREQ2#*/PCIEXC5
PCIEXT4
PCIEXC4
GND
CPU_STOP #
PCICLK5
PCICLK4
PCICLK3
VDDpci
REF0
GND
GND
GND
X1
56 55
VDDpci
1
ITP_EN/PCICLK_F0
2
**SELPCIEX_LCDCLK#/PCICLK_F1
3
VTT_PWRGD # / PD
4
VDD48
5
FSLA/USB_48MHz
6
GND
7
DOTT_96MHz
8
DOTC_96MHz
9
FSLB / TEST_MODE
10
LCDCLK_SS/PCIEXT0
11
LCDCLK_SS/PCIEXC0
12
PCIEXT1
13
PCIEXC1
14
15 16
PCIEXT2
VDDPCIEX
54 53 52 51 50 49 48 47 46 45 44 43
42
VDDref
41
SDATA
40
SCLK
39
GND
38
CPUCLKT0
37
CPUCLKC0
X2
ICS 954226AKLF
36
VDDcpu
35
CPUCLKT1
34
CPUCLKC1
33
IREF
32
GNDA
31
VDDA
30
CPUCLKT2_ITP/PCIEXT6
29
CPUCLKC2_ITP/PCIEXC6
17 18 19 20 21 22 23 24 25 26 27 28
SATACLKC
PCIEXC2
PCIEXT3
PCIEXC3
GND
PCIEXC4
PCIEXT4
PEREQ2#*/PCIEXC5
PEREQ1#*/PCIEXT5
SATACLKT
VDDPCIEX
VDDPCIEX
56-MLF
*内部上拉电阻
**内部下拉电阻
56-TSSOP
*内部上拉电阻
**内部下拉电阻
表1 :频率选择表
FS
L
B6b2 FS
L
B B6b1 FS
L
一个B6b0
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
中央处理器
兆赫
266.66
133.33
200.00
166.66
333.33
100.00
400.00
200.00
PCIEX
兆赫
100.00
100.00
100.00
100.00
100.00
100.00
100.00
100.00
PCI
兆赫
33.33
33.33
33.33
33.33
33.33
33.33
33.33
33.33
REF
兆赫
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
U
SB
兆赫
48.00
48.00
48.00
48.00
48.00
48.00
48.00
48.00
DOT
兆赫
96.00
96.00
96.00
96.00
96.00
96.00
96.00
96.00
流传%
0.5 %向下
0.5 %向下
0.5 %向下
0.5 %向下
0.5 %向下
0.5 %向下
0.5 %向下
0.5 %向下
IDT
可编程定时控制中心
TM
移动P4
TM
系统
ICS954226
0930A—04/13/10
1
954226
可编程定时控制中心
TM
移动P4
TM
系统
TSSOP引脚说明
针#
1
2
3
4
5
6
7
8
VDDpci
GND
PCICLK3
PCICLK4
PCICLK5
GND
VDDpci
ITP_EN/PCICLK_F0
引脚名称
TYPE
PWR
PWR
OUT
OUT
OUT
PWR
PWR
I / O
描述
电源为PCI时钟,标称3.3V
接地引脚。
PCI时钟输出。
PCI时钟输出。
PCI时钟输出。
接地引脚。
电源为PCI时钟,标称3.3V
通过I2C自由运行PCI时钟不受PCI_STOP # 。
ITP_EN :锁存输入引脚选择功能
1 = CPU_2_ITP对
0 = PCIEX_6对
选择锁存输入LCDCLK / PCIEX输出0 = LCDCLK , 1 = PCIEX /
自由运行的3.3V PCI时钟输出。
VTT_PWRGD #是低电平有效输入用于确定被锁存时输入
已准备好进行采样。 PD是用于异步高电平有效输入引脚
为使器件进入低功耗状态。内部时钟,锁相环和
晶体振荡器停止。
电源引脚为48MHz的output.3.3V
宽容3.3V输入CPU的频率选择。是指输入电
特性Vil_FS和Vih_FS值。 /固定的48MHz USB时钟
输出。 3.3V 。
接地引脚。
差分对的96.00MHz点时钟的真实时钟。
差分对的96.00MHz点时钟的补充时钟。
宽容3.3V输入CPU的频率选择。是指输入电
特性Vil_FS和Vih_FS值。 TEST_MODE是一个实时
输入而在测试模式下的Hi- Z和REF / N分频模式之间进行选择。
请参考测试澄清表。
LCDCLK_SS输出的真实时钟/的PCI Express的差分时钟真
对。通过SELPCIEX_LCDCLK #选定
对PCI的LCDCLK_SS输出/互补时钟互补时钟
表示差分对。通过SELPCIEX_LCDCLK #选定
差分PCI_Express对真正的时钟。
差分PCI_Express对补钟。
电源支持PCI Express时钟,标称3.3V
差分PCI_Express对真正的时钟。
差分PCI_Express对补钟。
差分PCI_Express对真正的时钟。
差分PCI_Express对补钟。
差分对SATA的真实时钟。
补充SATA差分对的时钟。
电源支持PCI Express时钟,标称3.3V
9
**SELPCIEX_LCDCLK#/PCICLK_F1
I / O
10
11
12
13
14
15
16
VTT_PWRGD # / PD
VDD48
FSLA/USB_48MHz
GND
DOTT_96MHz
DOTC_96MHz
FSLB / TEST_MODE
IN
PWR
I / O
PWR
OUT
OUT
IN
17
18
19
20
21
22
23
24
25
26
27
28
LCDCLK_SS/PCIEX0T
LCDCLK_SS/PCIEX0C
PCIEXT1
PCIEXC1
VDDPCIEX
PCIEXT2
PCIEXC2
PCIEXT3
PCIEXC3
SATACLKT
SATACLKC
VDDPCIEX
OUT
OUT
OUT
OUT
PWR
OUT
OUT
OUT
OUT
OUT
OUT
PWR
IDT
可编程定时控制中心
TM
移动P4
TM
系统
0930A—04/13/10
2
954226
可编程定时控制中心
TM
移动P4
TM
系统
TSSOP引脚说明(续)
针#
29
30
31
32
GND
PCIEXC4
PCIEXT4
PEREQ2#*/PCIEXC5
引脚名称
TYPE
PWR
OUT
OUT
I / O
描述
接地引脚。
差分PCI_Express对补钟。
差分PCI_Express对真正的时钟。
实时输入引脚控制SATACLK和PCIEXCLK输出是
通过I2C选择。 1 =禁用, 0 =启用。 /补时钟
差的PCI Express输出。
实时输入引脚控制SATACLK和PCIEXCLK输出是
通过I2C选择。 1 =禁用, 0 =启用。 /真的时钟
差的PCI Express输出。
电源支持PCI Express时钟,标称3.3V
CPU_ITP / PCIEX差分对CPU_ITP / PCIEX的互补时钟
输出。这些都是当前模式的输出。外部电阻器是必需的
电压偏差。通过ITP_EN输入选定。
的差分对CPU输出真实时钟。这些都是当前模式
输出。外部电阻器所需的偏压。 /真的时钟
差分对PCIEX
3.3V电源为PLL内核。
接地引脚PLL内核。
该引脚建立基准电流的差分电流模式
输出对。该引脚需要一个固定的精密电阻连接到地
命令建立相应的电流。 475欧姆的标准值。
的差分对CPU输出互补时钟。这些都是当前
模式的输出。外部电阻器所需的偏压。
的差分对CPU输出真实时钟。这些都是当前模式
输出。外部电阻器所需的偏压。
供应CPU时钟,标称3.3V
的差分对CPU输出互补时钟。这些都是当前
模式的输出。外部电阻器所需的偏压。
的差分对CPU输出真实时钟。这些都是当前模式
输出。外部电阻器所需的偏压。
接地引脚。
SMBus的电路, 5V容限的时钟引脚。
数据引脚SMBus的电路, 5V容限。
参考文献, XTAL电源,标称3.3V
晶振输出,名义上14.318MHz
晶振输入,名义上14.318MHz 。
接地引脚。
14.318 MHz参考时钟。
14.318 MHz参考时钟。 / 3.3V宽容输入CPU频率
选择。参阅输入电特性为Vil_FS和Vih_FS
值。 / TEST_Sel : 3级的锁存输入,使测试模式。请参考测试
澄清表
停止所有CPUCLK ,除了那些设置为自由运行的时钟
停止所有PCICLKs和SRCCLKs除了自由运行时钟的逻辑0
级,当输入为低电平
3.3V PCI时钟输出/锁存器中选择输入引脚。 0 = PCIEXCLK , 1 = PEREQ #
33
34
35
PEREQ1#*/PCIEXT5
VDDPCIEX
CPUCLKC2_ITP/PCIEXC6
I / O
PWR
OUT
36
37
38
39
CPUCLKT2_ITP/PCIEXT6
VDDA
GNDA
IREF
OUT
PWR
PWR
OUT
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
CPUCLKC1
CPUCLKT1
VDDcpu
CPUCLKC0
CPUCLKT0
GND
SCLK
SDATA
VDDref
X2
X1
GND
REF0
REF1/FSLC/TEST_SEL
CPU_STOP #
PCI / SRC_STOP #
PCICLK2/REQ_SEL**
OUT
OUT
PWR
OUT
OUT
PWR
IN
I / O
PWR
OUT
IN
PWR
OUT
I / O
IN
IN
I / O
IDT
可编程定时控制中心
TM
移动P4
TM
系统
0930A—04/13/10
3
954226
可编程定时控制中心
TM
移动P4
TM
系统
MLF引脚说明
针#
1
2
VDDpci
ITP_EN/PCICLK_F0
引脚名称
TYPE
PWR
I / O
描述
电源为PCI时钟,标称3.3V
自由运行PCI时钟不受PCI_STOP # 。
ITP_EN :锁存输入引脚选择功能
1 = CPU_ITP对
0 = SRC对
选择锁存输入LCDCLK / PCIEX输出0 = LCDCLK , 1 = PCIEX /
自由运行的3.3V PCI时钟输出。
VTT_PWRGD #是低电平有效输入用于确定被锁存时输入
已准备好进行采样。 PD是用于异步高电平有效输入引脚
为使器件进入低功耗状态。内部时钟,锁相环和
晶体振荡器停止。
电源引脚为48MHz的output.3.3V
宽容3.3V输入CPU的频率选择。是指输入电
特性Vil_FS和Vih_FS值。 /固定的48MHz USB时钟
输出。 3.3V 。
接地引脚。
通过I2C自由运行PCI时钟不受PCI_STOP # 。
ITP_EN :锁存输入引脚选择功能
1 = CPU_2_ITP对
0 = PCIEX_6对
差分对的96.00MHz点时钟的补充时钟。
宽容3.3V输入CPU的频率选择。是指输入电
特性Vil_FS和Vih_FS值。 TEST_MODE是一个实时
输入而在测试模式下的Hi- Z和REF / N分频模式之间进行选择。
请参考测试澄清表。
LCDCLK_SS输出的真实时钟/的PCI Express的差分时钟真
对。通过SELPCIEX_LCDCLK #选定
对PCI的LCDCLK_SS输出/互补时钟互补时钟
表示差分对。通过SELPCIEX_LCDCLK #选定
差分PCI_Express对真正的时钟。
差分PCI_Express对补钟。
电源支持PCI Express时钟,标称3.3V
差分PCI_Express对真正的时钟。
差分PCI_Express对补钟。
差分PCI_Express对真正的时钟。
差分PCI_Express对补钟。
差分对SATA的真实时钟。
补充SATA差分对的时钟。
电源支持PCI Express时钟,标称3.3V
接地引脚。
差分PCI_Express对补钟。
差分PCI_Express对真正的时钟。
实时输入引脚控制SATACLK和PCIEXCLK输出是
通过I2C选择。 1 =禁用, 0 =启用。 /补时钟
差的PCI Express输出。
实时输入引脚控制SATACLK和PCIEXCLK输出是
通过I2C选择。 1 =禁用, 0 =启用。 /真的时钟
差的PCI Express输出。
电源支持PCI Express时钟,标称3.3V
3
**SELPCIEX_LCDCLK#/PCICLK_F1
I / O
4
5
6
7
8
9
10
VTT_PWRGD # / PD
VDD48
FSLA/USB_48MHz
GND
DOTT_96MHz
DOTC_96MHz
FSLB / TEST_MODE
IN
PWR
I / O
PWR
OUT
OUT
IN
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
LCDCLK_SS/PCIEXT0
LCDCLK_SS/PCIEXC0
PCIEXT1
PCIEXC1
VDDPCIEX
PCIEXT2
PCIEXC2
PCIEXT3
PCIEXC3
SATACLKT
SATACLKC
VDDPCIEX
GND
PCIEXC4
PCIEXT4
PEREQ2#*/PCIEXC5
OUT
OUT
OUT
OUT
PWR
OUT
OUT
OUT
OUT
OUT
OUT
PWR
PWR
OUT
OUT
I / O
27
28
PEREQ1#*/PCIEXT5
VDDPCIEX
I / O
PWR
IDT
可编程定时控制中心
TM
移动P4
TM
系统
0930A—04/13/10
4
954226
可编程定时控制中心
TM
移动P4
TM
系统
MLF引脚说明(续)
针#
29
引脚名称
CPUCLKC2_ITP/PCIEXC6
TYPE
OUT
描述
CPU_ITP / PCIEX差分对CPU_ITP / PCIEX的互补时钟
输出。这些都是当前模式的输出。外部电阻器是必需的
电压偏差。通过ITP_EN输入选定。
的差分对CPU输出真实时钟。这些都是当前模式
输出。外部电阻器所需的偏压。 /真的时钟
差分对PCIEX
3.3V电源为PLL内核。
接地引脚PLL内核。
该引脚建立基准电流的差分电流模式
输出对。该引脚需要一个固定的精密电阻连接到地
命令建立相应的电流。 475欧姆的标准值。
的差分对CPU输出互补时钟。这些都是当前
模式的输出。外部电阻器所需的偏压。
的差分对CPU输出真实时钟。这些都是当前模式
输出。外部电阻器所需的偏压。
供应CPU时钟,标称3.3V
的差分对CPU输出互补时钟。这些都是当前
模式的输出。外部电阻器所需的偏压。
的差分对CPU输出真实时钟。这些都是当前模式
输出。外部电阻器所需的偏压。
接地引脚。
SMBus的电路, 5V容限的时钟引脚。
数据引脚SMBus的电路, 5V容限。
参考文献, XTAL电源,标称3.3V
晶振输出,名义上14.318MHz
晶振输入,名义上14.318MHz 。
接地引脚。
14.318 MHz参考时钟。
14.318 MHz参考时钟。 / 3.3V宽容输入CPU频率
选择。参阅输入电特性为Vil_FS和Vih_FS
值。 / TEST_Sel : 3级的锁存输入,使测试模式。请参考测试
澄清表
停止所有CPUCLK ,除了那些设置为自由运行的时钟
停止所有PCICLKs和SRCCLKs除了自由运行时钟的逻辑0
级,当输入为低电平
3.3V PCI时钟输出/锁存器中选择输入引脚。 0 = PCIEXCLK , 1 = PEREQ #
电源为PCI时钟,标称3.3V
接地引脚。
PCI时钟输出。
PCI时钟输出。
PCI时钟输出。
接地引脚。
30
31
32
33
CPUCLKT2_ITP/PCIEXT6
VDDA
GNDA
IREF
OUT
PWR
PWR
OUT
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
CPUCLKC1
CPUCLKT1
VDDcpu
CPUCLKC0
CPUCLKT0
GND
SCLK
SDATA
VDDref
X2
X1
GND
REF0
REF1/FSLC/TEST_SEL
CPU_STOP #
PCI / SRC_STOP #
PCICLK2/REQ_SEL**
VDDpci
GND
PCICLK3
PCICLK4
PCICLK5
GND
OUT
OUT
PWR
OUT
OUT
PWR
IN
I / O
PWR
OUT
IN
PWR
OUT
I / O
IN
IN
I / O
PWR
PWR
OUT
OUT
OUT
PWR
IDT
可编程定时控制中心
TM
移动P4
TM
系统
0930A—04/13/10
5