9328 DM9328双8位移位寄存器
1989年6月
9328 DM9328双8位移位寄存器
概述
的' 9328是一个高速串行存储元件提供
存储的16位中的2形式的8位寄存器的
此装置的多功能能力由sever-提供
人特点1 )附加选通输入端,以提供
两个移位寄存器,使得输入容易地复
两个源2)每个寄存器的时钟可以是间
单独或一起提供3 )无论是真实的COM
互补输出从各个8位寄存器提供
而这两个寄存器可以从主共同清除
输入
接线图
双列直插式封装
逻辑符号
TL F 9793 - 1
订单号9328DMQB 9328FMQB或DM9328N
见NS包装数J16A N16E或W16A
TL F 9793 - 2
V
CC
e
PIN码16
GND
e
引脚8
引脚名称
S
D0 D1
CP
描述
数据选择输入
数据输入
时钟脉冲输入(高电平有效)
公共端(引脚9 )
单独的(引脚7和10)的
主复位输入(低电平有效)
末级输出
互补输出
MR
Q7
Q7
C
1995年全国半导体公司
TL F 9793
RRD - B30M115印制在U S A
电气特性
在推荐工作的自由空气的温度范围内(除非另有说明) (续)
符号
I
OS
I
CC
参数
短路
输出电流
电源电流
条件
V
CC
e
最大
(注2 )
V
CC
e
最大
米尔
COMM
民
b
20
b
20
典型值
(注1 )
最大
b
70
b
70
单位
mA
mA
77
注1
所有标准被定在V
CC
e
5V牛逼
A
e
25 C
注2
不超过一个的输出应在同一时间被短路
开关特性
V
CC
E A
5 0V牛逼
A
E A
25 C(见第1波形和负载配置)
符号
参数
民
f
最大
t
PLH
t
PHL
t
PHL
最大右移频率
传播延迟
CP到Q7或者Q7
传播延迟MR到Q7
20
20
35
50
C
L
e
15 pF的
R
L
e
400X
最大
兆赫
ns
ns
单位
功能说明
这两个8位的移位寄存器有一个共同的时钟输入端(引脚
9 )和独立的时钟输入端(引脚10和7 )的时钟
每个寄存器由内寻的OR功能控制
独的和共同的时钟输入,每个寄存器的COM -
提出了八个主频RS主从触发器和一个
门数时钟或门驱动八个时钟
该触发器的输入端并联。当两个时钟输入
(单独和共同地)到或门是低
从锁存器是稳定的,但数据可以进入主
通过R和S输入锁存器在所述第一低到高
或者同时在两个时钟或两者的过渡
输入的数据输入端( R和S)被禁止,这样以后的
改变输入数据不会影响主那么现在
在主俘获的信息传送给从机
当传输完成主机和该
奴隶是稳定的,只要其中一个或两个时钟输入重
主要高在过去的高到低转换
居高不下的时钟输入来自主传输路径
以从被禁止离开首次从稳定其压力
耳鼻喉科状态的数据输入端( R和S)被使能,使得新
数据输入的时钟输入主任可
用作时钟抑制输入施加一个逻辑高电平信号
每个8位的移位寄存器具有在前面一个2输入多路转换器
该串行数据输入端的两个数据输入端D0和D1是
由数据选择输入(S)以下的布尔控制
表达
在s的串行数据
D
e
SD0
a
SD1
提供异步主复位这爱科特时
通过一个低逻辑电平氧基团将清除所有的16个阶段indepen-
任何其它输入信号的dently
按住Shift键选择表
输入
S
L
L
H
H
D0
L
H
X
X
D1
X
X
L
H
产量
Q7 (T
n
a
8
)
L
H
L
H
H
e
高电压电平
L
e
低电压电平
X
e
非物质
n
a
8
e
表明经过八年的时钟脉冲状态
3