初步数据表
视频同步锁相PLL
描述
该IDT9173B提供模拟PLL电路块
实现倍频。因为该装置是
配置为使用外部分频器的PLL时钟
反馈路径中,一个大的除法器可以用来产生一个
大型倍频比。这是非常有用的时候
使用低频率的输入时钟以产生高
频率的输出时钟。该IDT9173B包含相
检测器,电荷泵,环路滤波器,和电压控制
振荡器(VCO) 。该ICS674-01可以用作
外部反馈分压器。
在IDT9173B的一个常见的应用是
实现视频同步锁相回路。因为这,
在IDT9173B输入的负向运行的时钟
边缘。
该IDT9173B引脚和功能兼容的
AV9173-01/15.
IDT9173B
特点
相位检测器/ VCO电路块
理想的同步锁相系统
参考时钟范围12 kHz至1 MHz的全输出
时钟范围
1.25 75兆赫( -01 ) ,并以0.625的输出时钟范围
37.5兆赫( -15 ) 。请参阅“允许的输入频率
输出频率“表条件
片上环路滤波器
采用5 V单电源供电
低功耗CMOS技术
8引脚SOIC封装
框图
IDT
视频同步锁相PLL
1
IDT9173B
REV A 092308
IDT9173B
视频同步锁相PLL
时钟合成器
引脚分配
FBIN
IN
GND
FS0
1
2
3
4
8引脚SOIC
8
7
6
5
CLK2
VDD
CLK1
OE
引脚说明
引脚数
1
2
3
4
5
6
7
8
引脚名称
FBIN
IN
GND
FS0
OE
CLK1
VDD
CLK2
PIN TYPE
输入
输入
动力
输入
输入
产量
动力
产量
反馈输入。
引脚说明
输入参考同步脉冲。
地面上。
频率选择0输入。
输出使能。
时钟输出1 。
电源( + 5V) 。
时钟输出2(分频的2从时钟1 ) 。
允许的输入频率输出频率为IDT9173B -01 (以MHz为单位)
( IDT9173B - 15输出的IDT9173B -01的频率正好有一半运行)
f
OUT
为FS = 0
f
IN
(千赫)
12 < F
IN
< 14千赫
14 < F
IN
< 17千赫
17 < F
IN
< 30千赫
30 < F
IN
< 35千赫
35 < F
IN
< 1000千赫
CLK1输出
44.0 75
30.0 75
25.0 75
15.0 75
10.0 75
CLK2输出
22.0 37.5
15.0 37.5
12.5 37.5
7.5至37.5
5.0至37.5
f
OUT
为FS = 1
CLK1输出
11.0到18.75
7.5至18.75
6.25到18.75
3.75到18.75
2.5 18.75
CLK2输出
5.5到9.375
3.75到9.375
3.125到9.375
1.875到9.375
1.25 9.375
IDT
视频同步锁相PLL
2
IDT9173B
REV A 092308
IDT9173B
视频同步锁相PLL
时钟合成器
使用同步锁相应用IDT9173B
大多数视频源,例如视频摄像机,是
异步的,自由运行的设备。数字化视频或
一个视频源同步到另一自由运行
参考视频源,视频“同步锁相” (发电机锁)
电路是必需的。该IDT9173B集成了模拟
块,使任务更容易。
在完整的视频同步锁相电路,初级的功能
该IDT9173B是提供所需的模拟电路
产生内锁相环(PLL)的视频点时钟。此应用程序
示于图1,一种用于此的输入参考信号
电路是水平同步(H- SYNC)信号。如果
复合视频参考源被使用时,该
水平同步脉冲必须从复合信号中分离出来。
视频同步分离电路,如国家
半导体LM1881 ,可用于这一目的。
在图1所示的时钟反馈分频器是一个数字
在PLL内使用分频器乘以基准
频率。它的分频比建立多少个视频点
时钟周期出现每股H同步脉冲。例如,如果880
像素时钟每水平同步脉冲所希望的,那么除法器
比被设定为880。因此,共同的H同步频率和
外部的分压比确定的点时钟频率:
f
OUT
= f
IN
X N,其中N是外部的分频比
两个输入引脚和FBIN只响应负向
输入信号的时钟边沿。该H- SYNC信号必须
在12 kHz至1 MHz范围内,稳定的恒定频率
(低时钟抖动),用于建立一个稳定的输出时钟。
输出钩起坐IDT9173B都是由支配
期望的像点时钟频率。首要考虑的是
内部VCO其工作在一个频率范围内
10兆赫到75兆赫。由于可选择的VCO输出
分频器和输出CLK2 ,四个额外的除法
不同的输出频率范围可以达到。该
下面的表列出了在这些范围和相应的
设备的配置。
FS0
状态
0
0
1
1
产量
二手
CLK1
CLK2
CLK1
CLK2
频率/范围
IDT9173B-01
10至75兆赫
5 37.5兆赫
2.5至18.75兆赫
1.25 9.375兆赫
频率/范围
IDT9173B-15
5 37.5兆赫
2.5至18.75兆赫
1.25 9.375兆赫
0.625至4.6875兆赫
注意,这两个输出, CLK1和CLK2 ,可
即使只有一个通过反馈操作过程中
外部时钟分频器。
引脚5 , OE ,在逻辑低两个三态CLK1和CLK2
输入。此功能可用于恢复点时钟控制到
系统时钟,当不处于同步锁定模式(因此,当在
同步锁相模式下,系统点时钟必须三态) 。
当未使用,输入FS0和OE必须连接到任何
GND (逻辑低电平)或VDD (高电平) 。
图1 : IDT9173B的视频同步锁相系统的典型应用
IDT
视频同步锁相PLL
3
IDT9173B
REV A 092308
IDT9173B
视频同步锁相PLL
时钟合成器
绝对最大额定值
上面讲下面列出的收视率可能会导致对IDT9173B永久性损坏。这些评价,这是
对于IDT商业额定零件标准值,只是应力额定值。该器件在功能操作
以上这些在规范的业务部门所标明的任何其他条件不暗示。
暴露在绝对最大额定值条件下长时间会影响产品的可靠性。电动
参数都保证只在推荐的工作温度范围。
项
电源电压(VDD)
储存温度
在我的电压/ O引脚参考GND
结温
焊接温度
功耗
7V
-65到+ 150°C
等级
GND - 0.5 V至VDD + 0.5 V
125° C
260° C
0.5瓦
推荐工作条件
参数
在偏置工作温度
电源电压(测量相对于
GND )
分钟。
-0
+4.75
典型值。
+5 V
马克斯。
+70
+5.25
单位
°
C
V
IDT
视频同步锁相PLL
4
IDT9173B
REV A 092308
IDT9173B
视频同步锁相PLL
时钟合成器
DC电气特性
除非另有说明,否则
VDD = 5V ± 5 % ,
环境温度0 + 70°C
参数
工作电源电流
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
输出高电压
1
输出高电压
1
输出高电压
1
符号
国际直拨电话
V
IH
V
IL
I
IL
I
IH
V
OL
V
OH1
V
OH2
V
OH3
条件
无负载, 50 MHz的
VDD = 5 V
VDD = 5 V
VIN = 0V
VIN = VDD
I
OL
= 8毫安
I
OH
= -1毫安
I
OH
= -4毫安
I
OH
= -8毫安
分钟。
典型值。
20
马克斯。
50
0.8
单位
mA
V
V
A
2.0
-5
-5
VDD-0.4
VDD-0.8
2.4
5
0.4
A
V
V
V
V
注意事项:
测得为1.4 V. 1.占空比
2.输入参考频率为25 kHz时,输出频率为25兆赫。相邻的垂直之间测量抖动
像素。
3. CLK1频率适用于FS = 0。 FS = 1条件下,通过4因素分为允许CLK1范围。
AC电气特性
除非另有说明,否则
VDD = 5V ± 5 % ,
环境温度0 + 70°C
参数
输出时钟上升时间
1
输出时钟下降时间
1
输出上升时间
1
输出上升时间
1
输出下降时间
1
输出下降时间
1
输出占空比
1
一西格玛抖动
1, 5
抖动,绝对
1, 5
一西格玛抖动
1, 5
抖动,绝对
1, 5
线对线抖动
1
,绝对
2
输入频率
1
, IN或FBIN
符号
ICLK
r
ICLK
f
t
r1
t
r2
t
f1
t
f2
T1
S
1
T
ABS
1
T1
S
2
T
ABS
2
T
的LAB
f
IN
条件
分钟。
典型值。
MAX 。单位
10
10
ns
ns
ns
ns
ns
ns
%
ps
ps
%
%
ns
1000
千赫
15 pF负载, 20 %至80%
15 pF负载, 20 %至80%
15 pF负载,80%至20%的
15 pF负载,80%至20%的
15 pF负载
CLK1频率
3
, 25兆赫
CLK1频率
3
, 25兆赫
CLK1频率< 25兆赫
CLK1频率< 25兆赫
-400
40
0.6
1.4
0.8
0.8
47
120
±250
1.5
3.0
2.0
2.0
55
250
400
1
2
±4
见下文允许的网络连接
12
IDT
视频同步锁相PLL
5
IDT9173B
REV A 092308