87C196KR KQ 87C196JV JT 87C196JR JQ
先进的16位微控制器CHMOS
汽车
Y
Y
Y
Y
b
40℃
a
125 C环境
Y
高性能CHMOS 16位CPU
高达48 KB的片上EPROM
截至1 5字节的片内寄存器
内存
高达512字节的附加内存
(代码RAM )
寄存器 - 寄存器结构
最多8通道10位与A D
采样保持
截至37优先级的中断源
最多7个8位( 56 )I O端口
全双工串行I O端口
专用波特率发生器
处理器间通信从
PORT
设备
引脚封装
68引脚PLCC
68引脚PLCC
52引脚PLCC
52引脚PLCC
52引脚PLCC
52引脚PLCC
EPROM
16K
12K
48K
32K
16K
12K
注册RAM
488
360
1 5K
1 0K
488
360
Y
Y
Y
高速外设交易
服务器( PTS)的
两个16位定时器软件
10高速捕获比较( EPA )
全双工同步串行I O
端口( SSIO )
两个灵活的16位定时计数器
正交计数输入
灵活的8位16位外部总线
可编程总线( HLD HLDA )
1 75
ms
16 ×16乘法
3
ms
32 16鸿沟
68引脚和52引脚PLCC封装
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
Y
代码RAM
256
128
512
512
256
128
I O
56
56
41
41
41
41
EPA
10
10
6
6
6
6
SIO
Y
Y
Y
Y
Y
Y
SSIO
Y
Y
Y
Y
Y
Y
A D
8
8
6
6
6
6
87C196KR
87C196KQ
87C196JV
87C196JT
87C196JR
87C196JQ
该87C196KR KQ合资JT JR JQ设备代表了第四代MCS 96单片机的精良
UCTS英特尔先进的1微米制程技术来实现这些产品均基于
以改善用于汽车应用80C196KB设备的指令集是一个真正的超级集合
80C196KB的87C196JR是87C196KR设备的52引脚版本,而87C196KQ JQ的记忆
在87C196KR JR的标量
该87C196JV JT A段设备( JV -A JT -A )是MCS 96微控制器系列的最新成员
这些器件是87C196JR D-步骤( JR- D)的存储器标量和被设计为严格的功能和
电气兼容性JT -A拥有32 KB的片上EPROM 1 0字节寄存器RAM和512的
代码RAM的JV- A的字节数具有48 KB的片上EPROM 1 5字节寄存器RAM和512字节
代码的RAM
其他品牌和名称是其各自所有者的财产
本文档中的信息均与英特尔产品相关的英特尔概不承担任何责任,包括侵犯任何专利或
版权销售英特尔产品和使用,除非在英特尔的条款和条件出售此类产品的英特尔保留作出正确的规定
修改这些参数,恕不另行通知微电脑产品随时可能有轻微的变化,以本规范勘误表
版权
英特尔公司1995年
1995年11月
订单号270827-006
87C196KR KQ 87C196JV JT 87C196JR JQ
在MCS 96单片机的家庭成员都
高性能的微控制器具有一个16位的
CPU的87C196Kx JX产品系列的成员上市
以上是由高速(16 MHz)的
芯以及以下外设高达48
可编程的EPROM字节多达1 5字节
的注册RAM 512字节的代码RAM ( 16位
寻址模式)与执行能力
这个RAM空间的8通道,10位
g
3 LSB
模拟到数字转换器,具有可编程中文
与转化倍
k
5
ms
在16 MHz的
异步同步串行I O端口( 8096
兼容)有一个专用的16位波特率发生器
员额外的同步串行IO口( 8096
兼容)有一个专用的16位波特率发生器
员有一个额外的同步串行IO口
全双工主从收发器灵活的时序
带预分频器级联器计数器结构和
正交功能10模块化多路复用
用于捕获和比较高速的输入输出(被称为
事件处理器阵列),具有250 ns的分辨率和
双缓冲输入一个复杂的优先IN-
中断结构的可编程外设
事务服务器( PTS )的PTS有几个
渠道模式,包括单次突发传输块
从任何存储单元中存储的任何FERS某些地区可能
和灰中所用的PWM和PWM切换模式
与EPA和A D扫描模式结合
其他SFR空间分配给EPA和
可以''窗'到下部寄存器RAM的
区域
请参考下面的数据表为高
设备的频率的版本包含在此
数据表20 MHz的87C196JT订单
272529
20 MHz的87C196JV订单号272580
截至37中断向量
多达512字节码的RAM的
截至1 5字节寄存器RAM的
''窗' '允许8位寻址,有些
16位地址
1 75
ms
16 ×16乘法
3
ms
32 16鸿沟
振荡器失效检测
外设特性
可编程A D转换和S H与
10捕捉比较I O 2与灵活的定时器
同步串行I O端口全双工Seri-
人I O
所有可用引脚( IO Mux'd利用总量
与控制)
2个16位定时器,具有预分频级联和
正交计数功能
多达12个外部触发中断
新指令
XCH XCHB
交换两个位置无论是Word中的内容
或支持字节
BMOVi
中断的块移动指令允许用户
在执行长块移动被打断
架构
该87C196KR KQ合资JT JR JQ的成员
在MCS 96单片机系列具有相同的AR-
民族形式并使用相同的指令集的
80C196KB KC许多新功能已经添加 -
包括编
TIJMP
表间接跳转该指令采用了
通过这样做复杂的情况下一级分行
一条指令这种储蓄代码的一个例子
多个中断源,只有一个中断向量
器的TIJMP指令排序,通过
来源和分支到相应的子代码列弗
埃尔在一个指令,此指令加入上课 -
pecially的EPA结构,但有其他代码
节能优势
CPU特性
掉电和空闲模式
16 MHz工作频率
一种高性能外设交易Serv-
ER ( PTS )
EPTS DPTS
启用和禁用PTS中断(类似工程EI
和DI )
2
87C196KR KQ 87C196JV JT 87C196JR JQ
SFR操作
另外一个256字节的SFR寄存器中添加 -
ED的8XC196KR设备,这些位置是
加入到支持宽范围的片peripher-的
阿尔斯该8XC196KR具有该存储空间
( 1F00 - 1FFFH )具有要处理的能力
通过'窗''直8位地址
技术不限32 64或128个字节的部分可以是
重新定位在上层32 64或128个字节的
内部寄存器RAM( 080 - FFH )的地址空间
270827 –1
图1框图
270827– 15
图2中的8XC196KR家庭命名
3
87C196KR KQ 87C196JV JT 87C196JR JQ
270827 –2
270827– 3
图3包图
4
87C196KR KQ 87C196JV JT 87C196JR JQ
引脚说明
符号
V
CC
V
SS
V
SS
V
SS
V
REF
主电源电压(
a
5V)
数字电路接地( 0V )有三个V
SS
销所有这一切都必须是
连接到单一的接地平面
参考的A D转换器(
a
5V) V
REF
也与电源电压的
AD转换器的模拟部分,用于读取端口0必须是逻辑
连接的A D和端口0功能
编程电压为EPROM的零件应该
a
12为5V
编程也从关机电路回报的时机销
连接该引脚为1
mF
电容V
SS
和一个1的MX电阻到V
CC
如果这
功能没有被使用V
PP
可以连接到V
CC
参考地为AD转换器必须在举行名义上相同
势为V
SS
输入振荡器的反相器和所述内部时钟发生器
振荡器变频器的输出
内部时钟发生器的输出的频率是
频率它有一个50%的占空比也LSIO销
振荡器
名称和功能
V
PP
ANGND
XTAL1
XTAL2
P2 7 CLKOUT
RESET
复位输入到芯片输入低至少16倍的状态将复位芯片的
随后从低到高的过渡CLKOUT重新同步,并开始一个10
状态的时间序列,其中所述的PSW清零字节从2018H读和
201AH加载城市商业银行,并跳转到的位置2080H执行输入为高电平
正常操作复位有一个内部上拉
输入总线宽度的选择。如果CCR位1是一个和CCR1第2位是一本销
动态控制总线周期正在进行中的总线宽度。如果BUSWIDTH是
发生低8位的周期。如果BUSWIDTH是高16位的周期发生如果CCR位1
是''0' '和CCR1位2 ''1' '所有的总线周期是8位,如果CCR位1 ''1' '和CCR1
位2 ''0 ''所有的总线周期是16位CCR位1
e
''0' '和CCR1位2
e
''0' '是
非法此外,当不使用如BUSWIDTH一个LSIO销
一个正跳变通过内存不可屏蔽中断向量
位置203EH使用的英特尔( GND该引脚)
输出过程中读取外部存储器的高表示读操作的指令
取INST是整个总线周期INST有效仅在外部被激活
在内部EP ROM读取INST保持低内存也取LSIO
当不INST
输入存储器选择(外部访问) EA等于高导致内存
存取位置2000H通过5FFFH被定向到芯片上的EPROM
ROM中的EA等于低的原因访问到这些位置被引导到离
片内存储器EA
E A
12 5V使执行开始编程
EA模式锁定在复位
地址锁存使能或地址有效输出选择CCR两个引脚
选项提供一个闩锁,以解复用的地址数据总线的地址
当该引脚为ADV它变为无效(高)的总线周期ADV年底能
仅在被用作芯片选择用于外部存储器的ALE ADV是活性
外部存储器同时访问LSIO时不作为ALE
P5 7 BUSWIDTH
NMI
P5 1 INST
EA
P5 0 ALE ADV
5