85C72/82/92
1K / 2K / 4K 5.0V的CMOS串行EEPROM
特点
低功耗CMOS技术
两线串行接口总线,I
2
C
兼容
5伏只有操作
自定时写周期(包括自动擦除)
页写缓冲
1ms的写周期时间为单字节
百万擦除/写周期保证
数据保留>200年
8引脚DIP或SOIC封装
适用于扩展级温度范围:
- 商业: 0 ° C至+ 70°C
- 工业级: -40 ° C至+ 85°C
- 汽车: -40°C至+ 125°C
套餐类型
DIP
A0
A1
A2
V
SS
1
2
3
4
8
V
CC
NC
SCL
SDA
85C72
85C82
85C92
7
6
5
8-lead
SOIC
A0
A1
A2
1
2
3
4
8
V
CC
NC
SCL
SDA
85C72
85C82
85C92
7
6
5
85C72
组织
页写
卜FF器
128 x 8
2个字节
85C82
256 x 8
2个字节
85C92
2 x 256 x 8
8个字节
14-lead
SOIC
V
SS
NC
A0
1
2
3
4
5
6
7
14
13
12
NC
V
CC
NC
NC
SCL
SDA
NC
描述
Microchip的85C72 / 82/ 92是一个1K /
2K / 4K位电可擦除PROM 。该装置是
组织为示出一个两线串行接口。
先进的CMOS技术允许一个显着的
减少权力NMOS串口设备。该
85C72 / 82/ 92还具有长达一个页写功能
8个字节的数据(见图表) 。多达八个85C72 / 82 / 92S
可被连接到两线总线。在85C72 / 82 /
92是标准的8引脚DIP和表面贴装可
SOIC封装。
A1
NC
A2
V
SS
NC
85C92
11
10
9
8
框图
数据
卜FF器
(FIF0)
数据寄存器。
SDA
V
CC
V
SS
V
PP
R / W放大器
SLAVE ADR 。
AP
DO
内存
D I
RN
ARRAY
(E T) A0到
性S E A7
SR
增量
SCL
控制
逻辑
A0 A1 A2
I
2
C是飞利浦公司的商标
1995年Microchip的科技公司
DS11182C第1页
85C72/82/92
1.0
1.1
电气特性
最大额定值*
表1-1:
名字
A0, A1, A2
V
SS
SDA
SCL
NC
V
CC
引脚功能表
功能
芯片地址输入
地
串行地址/数据输入/输出
串行时钟
无连接
+ 5V电源
V
CC
........................................................................ 7.0V
所有输入和输出w.r.t. V
SS
....- 0.6V至V
CC
+1.0V
储存温度...........................- 65 ° C至+ 150°C
环境温度。电源采用......- 65°C至+ 125°C
引线焊接温度( 10秒) ... + 300°C
所有引脚的ESD保护..................................... 4千伏
*注意:
条件超过上述“绝对最大值”上市
可能对器件造成永久性损坏。这是一个压力额定
荷兰国际集团的设备仅运行在超过或任何
上述其他条件,在操作列表说明
本规范是不是暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
表1-2:
DC特性
广告
产业
汽车
符号
V
TH
V
IH
V
IL
V
OL
V
IH
V
IL
I
LI
I
LO
C
IN
,
C
OUT
I
CCO
民
2.8
V
CC
x 0.7
-0.3
最大
4.5
V
CC
+ 1
V
CC X
0.3
0.4
V
CC
- 0.5 V
CC
+ 0.5
-0.3
—
—
—
—
0.5
10
10
7.0
3.5
4.25
(C):
(I):
(E):
单位
V
V
V
V
V
V
A
A
pF
mA
mA
A
A
V
IN
= 0V
TO
VCC
V
OUT
= 0V
TO
VCC
V
IN
/V
OUT
= 0V (注1)
TAMB = + 25°C, F = 1兆赫
F
CLK
= 100 kHz时,程序循环时间= 1毫秒,
V
CC
= 5V ,环境温度Tamb = 0°C至+ 70°C
F
CLK
= 100 kHz时,程序循环时间= 1毫秒,
V
CC
= 5V ,环境温度Tamb = ( I)和( E)
V
CC
= 5V ,环境温度Tamb = (C ) , ( I)和( E)
SDA ,SCL = = V
CC
= 5V (没有程序激活)
I
OL
= 3.2 MA( SDA 0nly )
环境温度Tamb = 0°C至+ 70°C
环境温度Tamb = -40°C至+ 85°C
环境温度Tamb = -40 ° C至125°C
条件
V
CC
= +5V (10%)
参数
V
CC
检测阈值
SCL和SDA引脚:
高电平输入电压
低电平输入电压
低电平输出电压
A0 , A1 & A2引脚:
高电平输入电压
低电平输入电压
输入漏电流
输出漏电流
引脚电容
(所有输入/输出)
工作电流
读周期
待机电流
I
CCR
I
CCS
—
—
750
100
注1:此参数是周期性采样,而不是100 %测试。
图1-1:
总线时序START / STOP
V
HYS
SCL
T
SU : STA
SDA
T
高清: STA
T
苏: STO
开始
停止
DS11182C第2页
1995年Microchip的科技公司
85C72/82/92
表1-3:
AC特性
参数
时钟频率
时钟高电平时间
时钟低电平时间
SDA和SCL上升时间
SDA和SCL下降时间
START条件保持时间
启动条件建立时间
数据输入保持时间
数据输入建立时间
数据输出的延迟时间
停止条件的建立时间
总线空闲时间
符号
F
CLK
T
高
T
低
T
R
T
F
T
高清: STA
T
SU : STA
T
HD
:
DAT
T
SU
:
DAT
T
PD
T
SU
:
申通快递
T
BUF
民
—
4000
4700
—
—
4000
4700
0
250
300
4700
4700
典型值
—
—
—
—
—
—
—
—
—
—
—
—
最大
100
—
—
1000
300
—
—
—
—
3500
—
—
单位
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
时间总线必须是自由的
新传输之前
可以启动
注1
在此之后的第一个科幻
产生时钟脉冲
仅与重复
启动条件
备注
输入滤波器的时间常数
( SDA和SCL引脚)
项目周期
T
I
T
WC
—
—
—
.4
.4N
100
1
N
ns
ms
ms
字节模式
页模式, N = #字节
要写入的
注1 :由于发射器的器件必须提供内部最小延迟时间,以弥补理解过程把网络定义区域( MIN-
imum 300 ns的SCL的下降沿),以避免产生意外的启动或停止条件。
图1-2:
总线时序数据
t
F
t
高
t
低
t
R
SCL
t
SU : STA
t
高清: STA
SDA
IN
t
AA
SDA
OUT
t
AA
t
高清: DAT
t
苏: DAT
t
苏: STO
t
BUF
1995年Microchip的科技公司
DS11182C第3页
85C72/82/92
2.0
功能说明
3.3
停止数据传输( C)
在85C72 / 92分之82支持双向两线总线
和数据传输协议。发送的设备
数据放到总线德网络定义为发送器,以及
装置接收的数据作为接收器。该总线必须
由主设备产生的控制
串行时钟( SCL ) ,控制总线访问, ,并生成
一个起始和停止条件,而
85C72 /九十二分之八十二作品的奴隶。在这两方面,主机和从机
可以作为发送器或接收器,但由主操作
设备确定哪种模式被激活。
多达八个85C72 / 82 / 92S可以连接到总线上,
由A0,A1和A2的片地址输入进行选择。
其他设备可以连接到总线上,而是需要
比85C72 / 82/ 92种不同设备代码(参照
部分从地址) 。
从低到SDA线,而高的转换
时钟( SCL )为高电平产生停止条件。所有
操作必须以一个停止条件。
3.4
数据有效(D )
数据线的状态代表有效数据时,
后一个启动条件,数据线是稳定的
持续时间的时钟信号的高电平期间。
线上的数据必须在LOW改变
周期的时钟信号的。有每一个时钟脉冲的
数据位。
每次数据传输开始于一个启动条件
并终止了与停止条件。数
START和之间传送的数据的字节
停止条件由主器件决定
而在理论上是无限的。
3.0
总线特性
以下
总线协议
已经去连接定义:
数据传输,可以只启动,当公交车
不忙。
在数据传输,数据线必须保持
稳定,只要时钟线为高电平。变化
中时,数据线,时钟线为高电平,将
解释为启动或停止条件。
因此,以下总线条件已
德网络定义(见图3-1) 。
3.5
应答
每个接收设备,被寻址的责任
生成各接收一个应答信号
字节。主器件必须产生一个额外的时钟
一个与此应答位相关的脉冲。
注意:
的85C72 / 92分之82不产生任何
确认位,如果内部编程
铭周期正在进行中。
3.1
总线不忙( A)
数据和时钟线保持高电平。
3.2
启动数据传输( B)
前高后SDA线同时从高到低的跳变
时钟( SCL )为高电平产生启动条件。
所有命令必须在前面加一个启动条件
化。
应答的器件,具有拉下
在应答时钟脉冲在这样的SDA线
方式, SDA线是在高稳定低
期间应答相关的时钟脉冲。的
当然,建立和保持时间必须要考虑的
帐户。主器件必须信号数据的的结束
从站通过不产生应答位上的最后一个
字节已同步输出的奴隶。在这
情况下,从必须保持数据线为高电平,使
主机产生停止条件
图3-1:
(A)
SCL
(B)
数据传输序列串行总线上
(D)
(D)
(C)
(A)
SDA
启动条件
地址
允许数据
OR
要改变
应答
有效
停止
条件
DS11182C第4页
1995年Microchip的科技公司
85C72/82/92
4.0
从机地址
5.0
字节编程模式
该芯片的地址输入A0 , A1和各85C72的A2 /
92分之82必须从外部连接到无论是V
CC
or
地面(V
SS
) ,分配给每个85C72 / 82/ 92独特
3位地址。多达八个85C72 / 82 / 92S可能是CON-
,连接到该总线上。芯片的选择然后完成
通过软件通过设置位A0 , A1和A2的
所传输的从机地址到对应的
硬连线逻辑电平的选择85C72 / 82/ 92 。
后产生一个起始条件,总线主控器
发送地址由4位器件
码(1010 )为85C72 / 82/ 92中,其次是在芯片
地址位A0 ,A1和A2 。在85C92第七
该字节(BA)的位被用来选择上部块
(地址100 - 1FF )或更低的块( 000 - FFF )的
的阵列。
从机地址的第8位决定主
设备要读取或写入85C72 / 82/ 92(见
图4-1 ) 。
在85C72 / 92分之82监视总线以其相应
荷兰国际集团的从机地址的所有时间。它会产生一个应答
边缘比特,如果从站地址是真实的,它不是在
编程模式。
在这种模式下,主机发送地址和一个
数据字节到85C72 / 82/ 92
在启动条件,设备代码( 4位) ,
从地址( 3位) ,和R / W位,这是逻辑
LOW ,被放置到总线上由主机。该信
凯茨到寻址85C72 / 82/ 92,其具有一个字节
字地址会按照它产生后
应答位。因此,下一个字节发送
由主是字地址,将被写入
入85C72 / 82/ 92的地址指针。后
收到确认85C72 / 82/ 92 ,该
主装置发送将要写入的数据字
被寻址的存储位置。在85C72 / 92分之82
再次承认和主产生
停止条件。这将启动内部编程
在85C72 / 82/ 92铭周期(见图6-1) 。
6.0
页编程模式
图4-1:
从机地址
分配
读/写
开始
从机地址
读/写
A
1
0
1
0
A2
A1
A0
编程的85C72 / 82/ 92,主机发送
地址和数据到85C72 / 82/ 92,它是
从站(见图6-1) 。这是通过提供一个完成的
起始条件的4位器件代码,
3位从机地址和R / W位被德网络定义为
逻辑低电平为写。这将指示被寻址的
奴隶,一个字地址将遵循这样从输出
把应答脉冲主在
第九个时钟脉冲。当接收到该字地址
由85C72 / 82/ 92中,它把它的低8比特的
地址指针去连接宁其存储位置是
被写入。在85C72 / 92分之82会产生一个应答
边后收到并存储它们每8位CON-
secutively在一个2字节的RAM ,直到符合停止条件
检测到启动内部编程
周期。如果多于2个字节被用中,主机发送
之三,将85C72 /九十二分之八十二将终止写周期。这
不会影响EEPROM的擦除/写入周期
数组。
如果主机产生后传输一个停止条件
mitting的网络连接第一个数据字(图6-1点'P' ) ,字节
进入编程模式。
内部,完全自定时编程周期
开始一直所产生的停止条件后,
主机和所有接收(最多两个)数据字节
被写在一个串行的方式。
程序循环取n毫秒,从而有N个
是接收到的数据字节的数目(N最大= 2)。
图6-1:
编程模式(擦/写)
确认来自SLAVE
开始
SLAVE
地址
0 A
字
地址
A
数据字节1
A
数据字节n
一个停止
读/写
P
1995年Microchip的科技公司
DS11182C第5页