IDT 79RC32334 -REV 。
包装
该RC32334是使用256引线PBGA封装打包,以
1.0毫米间距。
散热注意事项
该RC32334功耗小于2.1瓦峰值功率。该装置是
保证在0℃至+ 70℃的环境温度范围
商业级温度器件; -40 °C至+ 85 °,工业级温度
设备。
2001年9月14日:
在表6的复位类别:切换
mem_addr [ 19:17 ]从Tsu22和Thld22到Tsu10和Thld10 ;
切换mem_addr [ 22:20 ]从Tsu10和Thld10到Tsu22和
Thld22 ;移动ejtag_pcst [ 2 : 0]复位到调试接口类
下Tsu20和Thld20 。
2001年11月1日:
加入的输入电压下冲参数
2脚注到表10 。
2002年3月20日:
在AC时序的本地系统接口部分
特性表,在民改列值的最后一个类别
信号( Tdoh3 )从2.5到1.5的所有速度。在表8中, PCI驱动
输出焊盘的条件参数V
OL
, V
OH
, V
IL
和V
IH
为
改为每PCI 2.2 。
2002年5月2日:
改变的环境温度上限为商业
使用回从+ 85 ° C至+ 70 ° C( 70 85错误地改变
于2001年3月13日) 。增加了复位状态状态栏表1 。
修订后的JTAG_TRST_N的描述如表1 ,改变该引脚为
下拉的一个上拉代替。
2002年7月3日:
本数据手册描述了现在改版硅是
不再适用于修订Z.
2002年7月12日:
表6 : PCI部分,改变THLD最小值
从1至零; DMA的部分,改变Thld9最小值为2 1;在
PIO的部分,改变Thld9最小值为2 1;在定时器部分,
改变Thld10最小值为2 1.修订Y数据表变更
从初步到最后。
2002年9月18日:
加入cpu_coldreset_n上升时间至表5中,
时钟参数。加入mem_addr [16]和sdram_addr [16]到表
1和12改逻辑图,包括sdram_addr [ 16 ] 。
2002年12月18日:
在表6中, AC时序复位部
特点,建立时间和保持时间类别cpu_coldreset_n
已被删除。
二〇〇三年七月三十〇日:
在表8 ,增加3个新的类别(输入焊盘, PCI
输入垫,及所有的衬垫)和加入的脚注2和3 。
2004年3月24日:
在表1中,改变了描述在卫星模式
为pci_rst_n 。指定的“冷”复位11 12页,改变了
为Vcc的最大值为4.0表10 ,绝对最大额定值,
并改变脚注1到表中。新增功率斜坡上升部上
第21页。
2004年8月31日:
新增“绿色”可订购的零件30页。
修订历史
2000年5月16日:
最初的版本。
2000年6月8日:
在表1中的CPU内核的特定部分的信号,
改变cpu_dr_r_n引脚从输入到输出。从更新的文件
推进到初步信息。
2000年6月15日:
在表1中,切换判断和解除断言为
debug_cpu_dma_n信号。在AC时序特性表,
在重置部分添加SPI部分和调整参数。
2000年7月12日:
去掉“初步信息”的声明。额外
对于外部上拉和下拉的PIN信息
说明表。做了细微的修改,在数据表中的其他部分。
2000年8月3日:
加入引脚布局图,显示能力和
接地引脚。修订后的功率曲线段,以反映支持的只有2个,
的3倍,以及4x 。
2000年8月30日:
增加了待机模式和价值观电源
消耗表。扩展功率曲线图,以75兆赫。
2000年9月25日:
改变MIPS32 ISA来增强MIPS- II 。在
表6的本地系统接口部分,改变Thld2值
mem_data [31:0 ]为1.8 1.5纳秒和改变Tdoh3值
mem_addr [25 : 2 ],等等。从1.8至1.5纳秒。
二〇〇〇年十二月十二日:
对于cpu_masterclock改变最大值
周期表5中,并添加注脚。在表1中,添加第二个备用
功能SPI_MOSI , SPI_MISO , SPI_SCK 。在表10中,删除了“1”的
从Alt键列cpu_masterclk和Alt键栏添加了“ 2 ”的销
G3,G4 H 2。在RC32334备用信号功能表:增加了T2脚;
在Alt键添加#引脚名称2列引脚G3 , G4 , H2 ;新增PIO [11] ,以
ALT # 2列引脚R3。
2001年1月4日:
在表6中下中断处理,感动了
值Tsu9从最大到最小的列。
2001年3月13日:
改变的环境温度上限为工业
从+ 70 °C商业用途至+ 85° C。
2001年6月7日:
在时钟参数表中,添加脚注3
output_clk类别和NA添加到最小和最大列。在图3中
(复位规格) ,增强型信号线cpu_masterclk 。在本地
AC时序特性表中的系统接口部分,改
用于对信号( Tdoh3 )最后一类为1.5 2.5的最小列值
所有的速度。在同一个表中的SDRAM控制器部分,改
供的信号最后一类(9信号)从1到2.5的最小列值
所有的速度。
4 30
2004年8月31日