添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符7型号页 > 首字符7的型号第321页 > 79RC32334-100BBG
IDT
TM
INTERPRISE
TM
集成
通信处理器
79RC32334 -REV 。
特点
RC32300 32位微处理器
- 高达150 MHz运行
- 增强型MIPS -II指令集架构( ISA )
- 高速缓存预取指令
- 条件移动指令
- DSP指令
- 支持或大或小端操作
- MMU具有32页的TLB
- 8KB指令缓存, 2路组相联
- 2KB数据缓存, 2路组相联
- 每行缓存锁定
- 可编程以页为单位执行写通
无写分配,写通写分配,或回写
高速缓存管理算法
- 兼容多种操作系统
本地总线接口
- 高达75 MHz工作频率
- 26位地址总线
32位数据总线
- 直接控制本地内存和外设
- 可编程系统看门狗定时器
- 大和little endian支持
中断控制器简化了异常管理
个通用32位定时器/计数器
可编程I / O ( PIO )
- 输入/输出/中断源
- 可单独编程
SDRAM控制器( 32位内存只)
- 4银行,非交错
- 高达512MB总共支持SDRAM内存
- 实现全面,直接控制离散, SODIMM ,或者DIMM的
回忆
- 通过512Mb的SDRAM器件的深度支持16Mb的
- 自动刷新代
串行外设接口( SPI )主控模式接口
UART接口
- 两个16550兼容的UART
- 波特率支持高达1.5 Mb / s的
- 可在一个通道调制解调器控制信号
内存&外设控制器
- 6银行,高达64MB银行
- 支持8位,16位和32位接口
- 支持闪存ROM ,SRAM,双端口存储器,并
外围设备
- 支持外部等待状态产生
- 8位引导PROM支持
- 灵活的I / O时序协议
框图
EJTAG
在线仿真器接口
RISCore32300
RC5000
增强型MIPS - II ISA兼容
CPU整数
CP0
32-page
TLB
中断控制
可编程I / O
32位定时器
SPI控制
DMA控制
当地
内存/ IO
控制
双UART
IPBUS
2kB
2套,可锁定
数据缓存
8kB
2-set
可锁定
INSTR 。缓存
图1 RC32334框图
IDT
外设
公共汽车
PCI桥接器
SDRAM
控制
注意:
本数据手册并不适用于修改硅。请联系您的IDT销售代表就修改Z.信息
IDT和IDT标志是集成设备技术, Inc.的商标。
1 30
2004年集成设备技术有限公司
2004年8月31日
DSC 5701
IDT 79RC32334 -REV 。
4通道DMA
- 4个通用DMA ,每个字节序交换者和
字节通道数据对齐
- 支持分散/收集,通过记录链表链接
- 支持内存到内存,内存到I / O,内存,用于─
PCI , PCI至PCI和I / O到I / O传输
- 支持非对齐传输
- 支持突发传输
- 可编程DMA总线事务突发大小
(最多16个字节)
PCI总线接口
- 32位PCI ,高达66兆赫
- 版本2.2兼容
- 目标或主
- 主机或卫星
- 三个PCI插槽仲裁者
- 串行EEPROM的支持,装载配置寄存器
关闭的,现成的开发工具
JTAG接口( IEEE 1149.1标准兼容)
256球BGA ( 1.0毫米间距)
具有5V容限I 3.3V工作电压/ O
EJTAG仿真器接口
CPU核心的执行
该RC32334集成了RISCore32300 ,相同的CPU内核
在获奖的RC32364微处理器中。
该RISCore32300实现了增强型MIPS - II ISA 。因此,它
是与各种编写的应用程序向上兼容
的MIPS体系结构的处理器,并且它是内核的兼容
支持IDT的64位RISController现代操作系统
产品系列。
该RISCore32300被明确定义和设计英特
磨碎的处理器产品,如RC32334 。的关键属性
该产品中发现的执行核心包括:
高速, 5级流水线标量执行到150MHz的。这
高性能使RC32334以执行各种
性能密集型任务,例如路由, DSP算法,
等等
32位架构的关键功能增强。因此,
该RC32334可以执行现有的32位程序,而
使设计人员能够采取的最新进展的优势
CPU架构。
算上领先的零/的人。这些指令是通用的一
各种各样的任务,包括模拟调制解调器, IP语音
压缩,解压等
高速缓存预取指令的支持,其中包括一个专门的
形成旨在帮助记忆的一致性。系统程序员
可以分配和舞台使用的内存带宽达到
最大性能。
的2路8kB的组相联高速缓存中的指令
设备概述
在IDT RC32334设备是基于所述一个集成的处理器
RC32300 CPU核心。该产品采用了高性能,低
成本的32位CPU核心功能共用的大量
嵌入式应用。该RC32334集成了这些功能,
允许使用低成本的PC商品市场的内存和I / O
设备,使咄咄逼人的价格/性能特点
CPU能够实现快速进入低成本系统。
串行
频道
可编程I / O
串行
EEPROM
RC32334
集成
CORE
调节器
SDRAM
当地
内存
I / O总线
FL灰
本地I / O
32位, 66MHz的PCI
根据图2 RC32334系统图
2 30
2004年8月31日
IDT 79RC32334 -REV 。
的2路2KB组相联高速缓存中的数据,能够进行回写
和直写操作。
每行缓存锁定,以加快实时系统和关键
系统功能
片上的TLB使多任务处理能力的现代操作系统
系统
EJTAG接口,使复杂的低成本的在电路
仿真。
同步DRAM接口
该RC32334集成了SDRAM控制器,可直接
系统SyncDRAM控制速度为75MHz的运行。
SDRAM控制器的主要功能包括:
直接控制4银行的SDRAM (最多2个64位宽的DIMM )
片上比较器页面优化访问延迟。
速度为75MHz的
可编程的地址映射。
支持16 , 64 , 128 , 256 ,或512Mb的SDRAM器件
自动刷新生成由片上定时器驱动
支持分立器件, SODIMM ,或者DIMM模块。
因此,系统可以利用的全系列商品的优势
可用内存,使系统优化的成本,实
房地产,或其他属性。
66 MHz工作
PCI版本2.2兼容
CPU /本地内存之间的可编程地址映射
和PCI内存和I / O
片上PCI仲裁器
广泛的缓冲允许PCI与本地同时运行
内存传输
可选字节序交换技术
5V容限I / O 。
片内DMA控制器
为了尽量减少CPU的异常处理,最大限度地提高工作效率
系统带宽的RC32334集成了一个非常复杂的4-
芯片上的通道DMA控制器。
该RC32334 DMA控制器能够:
链接和散射/通过使用一个聚集支持
灵活,链接的DMA描述符的交易列表
能够memory<->memory , memory<->I / O和
PCI<->memory DMA
非对齐传输支持
字节,半字,字,四字DMA支持。
片上外设
该RC32334还集成外围设备所共有的一个宽
各种嵌入式系统中。
双通道16550兼容UART ,具有调制解调器控制
接口上的一个通道。
SPI主模式接口,可直接接口的EEPROM ,
A / D转换,等等。
中断控制器,以加速中断解码和管理
4个32位的片上定时器/计数器
可编程I / O模块
本地内存和I / O控制器
本地存储器和I / O控制器实现的直接控制的
外部存储器装置,包括引导ROM ,以及其他
存储区,并且还实现直接控制外部外设的
数常量。
本地存储器控制器是高度灵活的,允许一个宽范围
设备可以直接由RC32334处理器控制的。为
例如,一个系统可使用一个8位的引导ROM被内置, 16位的FLASH
卡(可能在PCMCIA) ,一个32位的SRAM或双口存储器,和一个
各种低成本的外设。
主要功能包括:
直接控制的EPROM ,FLASH, RAM ,以及双端口存储器
6片选输出,支持高达每存储空间64MB
支持8位,16位和32位宽度的存储器区域的混合物
灵活的时序协议允许直接控制的各种
器件
可编程地址映射为2片选
自动等待状态的产生。
调试支持
为了方便快速的上市时间,该RC32334提供了广泛的
系统调试支持。
首先,该产品集成了电路的EJTAG EMULA-
化模块,允许低成本仿真器进行互操作与程序
执行器上。通过使用增强的JTAG接口,将
RC32334是能够重复使用开发的相同的低成本仿真器
周围的RC32364 CPU 。
其次, RC32334实现了额外的信号报告
打算用逻辑的时候,以简化系统调试任务
分析仪。该产品允许使用逻辑分析仪来区分交易
可以提供那些由CPU发起发起DMA和进一步使
CPU交易被分成取指令与数据获取。
最后, RC32334实现了一个完整的边界扫描功能,
允许板制造诊断和调试。
PCI总线桥
为了充分利用低成本外围设备的广泛可用性
在PC市场,以及简化的附加功能设计,
RC32334集成了一个完整的32位PCI总线桥。这个关键属性
桥梁包括:
3 30
2004年8月31日
IDT 79RC32334 -REV 。
包装
该RC32334是使用256引线PBGA封装打包,以
1.0毫米间距。
散热注意事项
该RC32334功耗小于2.1瓦峰值功率。该装置是
保证在0℃至+ 70℃的环境温度范围
商业级温度器件; -40 °C至+ 85 °,工业级温度
设备。
2001年9月14日:
在表6的复位类别:切换
mem_addr [ 19:17 ]从Tsu22和Thld22到Tsu10和Thld10 ;
切换mem_addr [ 22:20 ]从Tsu10和Thld10到Tsu22和
Thld22 ;移动ejtag_pcst [ 2 : 0]复位到调试接口类
下Tsu20和Thld20 。
2001年11月1日:
加入的输入电压下冲参数
2脚注到表10 。
2002年3月20日:
在AC时序的本地系统接口部分
特性表,在民改列值的最后一个类别
信号( Tdoh3 )从2.5到1.5的所有速度。在表8中, PCI驱动
输出焊盘的条件参数V
OL
, V
OH
, V
IL
和V
IH
改为每PCI 2.2 。
2002年5月2日:
改变的环境温度上限为商业
使用回从+ 85 ° C至+ 70 ° C( 70 85错误地改变
于2001年3月13日) 。增加了复位状态状态栏表1 。
修订后的JTAG_TRST_N的描述如表1 ,改变该引脚为
下拉的一个上拉代替。
2002年7月3日:
本数据手册描述了现在改版硅是
不再适用于修订Z.
2002年7月12日:
表6 : PCI部分,改变THLD最小值
从1至零; DMA的部分,改变Thld9最小值为2 1;在
PIO的部分,改变Thld9最小值为2 1;在定时器部分,
改变Thld10最小值为2 1.修订Y数据表变更
从初步到最后。
2002年9月18日:
加入cpu_coldreset_n上升时间至表5中,
时钟参数。加入mem_addr [16]和sdram_addr [16]到表
1和12改逻辑图,包括sdram_addr [ 16 ] 。
2002年12月18日:
在表6中, AC时序复位部
特点,建立时间和保持时间类别cpu_coldreset_n
已被删除。
二〇〇三年七月三十〇日:
在表8 ,增加3个新的类别(输入焊盘, PCI
输入垫,及所有的衬垫)和加入的脚注2和3 。
2004年3月24日:
在表1中,改变了描述在卫星模式
为pci_rst_n 。指定的“冷”复位11 12页,改变了
为Vcc的最大值为4.0表10 ,绝对最大额定值,
并改变脚注1到表中。新增功率斜坡上升部上
第21页。
2004年8月31日:
新增“绿色”可订购的零件30页。
修订历史
2000年5月16日:
最初的版本。
2000年6月8日:
在表1中的CPU内核的特定部分的信号,
改变cpu_dr_r_n引脚从输入到输出。从更新的文件
推进到初步信息。
2000年6月15日:
在表1中,切换判断和解除断言为
debug_cpu_dma_n信号。在AC时序特性表,
在重置部分添加SPI部分和调整参数。
2000年7月12日:
去掉“初步信息”的声明。额外
对于外部上拉和下拉的PIN信息
说明表。做了细微的修改,在数据表中的其他部分。
2000年8月3日:
加入引脚布局图,显示能力和
接地引脚。修订后的功率曲线段,以反映支持的只有2个,
的3倍,以及4x 。
2000年8月30日:
增加了待机模式和价值观电源
消耗表。扩展功率曲线图,以75兆赫。
2000年9月25日:
改变MIPS32 ISA来增强MIPS- II 。在
表6的本地系统接口部分,改变Thld2值
mem_data [31:0 ]为1.8 1.5纳秒和改变Tdoh3值
mem_addr [25 : 2 ],等等。从1.8至1.5纳秒。
二〇〇〇年十二月十二日:
对于cpu_masterclock改变最大值
周期表5中,并添加注脚。在表1中,添加第二个备用
功能SPI_MOSI , SPI_MISO , SPI_SCK 。在表10中,删除了“1”的
从Alt键列cpu_masterclk和Alt键栏添加了“ 2 ”的销
G3,G4 H 2。在RC32334备用信号功能表:增加了T2脚;
在Alt键添加#引脚名称2列引脚G3 , G4 , H2 ;新增PIO [11] ,以
ALT # 2列引脚R3。
2001年1月4日:
在表6中下中断处理,感动了
值Tsu9从最大到最小的列。
2001年3月13日:
改变的环境温度上限为工业
从+ 70 °C商业用途至+ 85° C。
2001年6月7日:
在时钟参数表中,添加脚注3
output_clk类别和NA添加到最小和最大列。在图3中
(复位规格) ,增强型信号线cpu_masterclk 。在本地
AC时序特性表中的系统接口部分,改
用于对信号( Tdoh3 )最后一类为1.5 2.5的最小列值
所有的速度。在同一个表中的SDRAM控制器部分,改
供的信号最后一类(9信号)从1到2.5的最小列值
所有的速度。
4 30
2004年8月31日
IDT 79RC32334 -REV 。
引脚说明表
下表列出了设置在RC32334销。请注意,这些管脚名称后面加上“ _n ”为低电平有效的信号。所有外部上拉
下拉功能要求
10kΩ的电阻。
名字
TYPE
RESET
DRIVE
状态
实力
状态能力
描述
本地系统接口
mem_data [31 :0]的
mem_addr [25 :2]
I / O
I / O
Z
[25:10] Z
[9:2] L
本地系统数据总线
主数据总线存储器。 I / O和SDRAM 。
[ 25:17 ]低
存储器地址总线
这些信号提供存储器或DRAM的地址,一个存储器或DRAM总线事务期间。中
[16: 2]高每个字数据,地址增量无论是在直链或子块的顺序,这取决于交易
化类型。下表指示如何在存储器的写使能信号被用来寻址谨慎
内存接口宽度类型。
端口宽度
管脚信号
mem_we_n[3]
mem_we_n[3]
mem_we_n[2]
mem_we_n[1]
mem_we_n[0]
mem_we_n[0]
mem_we_n[0]
字节写低
启用
字节写使能
的DMA ( 32位) mem_we_n [3]
32-bit
16-bit
8-bit
mem_we_n [2] mem_we_n [1]
mem_we_n [2] mem_we_n [1]
未使用(驱动
低)
mem_addr[0]
高字节写使能mem_addr [ 1 ]
未使用(拉高) mem_addr [ 1 ]
mem_addr [22]复用功能: reset_boot_mode [ 1 ] 。
mem_addr [21]复用功能: reset_boot_mode [ 0 ] 。
mem_addr [20]复用功能: reset_pci_host_mode 。
mem_addr [19]复用功能: modebit [ 9 ] 。
mem_addr [18]复用功能: modebit [ 8 ] 。
mem_addr [17]复用功能: modebit [ 7 ] 。
mem_addr [16]复用功能: sdram_addr [ 16 ] 。
mem_addr [15]复用功能: sdram_addr [ 15 ] 。
mem_addr [14]复用功能: sdram_addr [ 14 ] 。
mem_addr [13]复用功能: sdram_addr [ 13 ] 。
mem_addr [11]复用功能: sdram_addr [ 11 ] 。
mem_addr [10]复用功能: sdram_addr [ 10 ] 。
mem_addr [9]复用功能: sdram_addr [ 9 ] 。
mem_addr [8]复用功能: sdram_addr [ 8 ] 。
mem_addr [7]替换功能: sdram_addr [ 7 ] 。
mem_addr [6]复用功能: sdram_addr [ 6 ] 。
mem_addr [5]可替代的函数: sdram_addr [5]。
mem_addr [4]复用功能: sdram_addr [ 4 ] 。
mem_addr [3]复用功能: sdram_addr [ 3 ] 。
mem_addr [2]可替代的函数: sdram_addr [2]。
mem_cs_n [5:0 ]
产量
H
低配
国内
引体向上
内存芯片选择取反
建议外部上拉。
记忆银行正在积极选择的信号。
存储器输出使能取反
建议外部上拉。
信号,一个记忆库可以输出它的数据线到cpu_ad总线。
表1引脚说明(第7第1部分)
mem_oe_n
产量
H
5 30
2004年8月31日
查看更多79RC32334-100BBGPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    79RC32334-100BBG
    -
    -
    -
    -
    终端采购配单精选

查询更多79RC32334-100BBG供应信息

深圳市碧威特网络技术有限公司
 复制成功!