集成电路
数据表
对于一个完整的数据资料,也请下载:
该IC06 74HC / HCT / HCU / HCMOS逻辑系列规格
该IC06 74HC / HCT / HCU / HCMOS逻辑包装信息
该IC06 74HC / HCT / HCU / HCMOS逻辑包装纲要
74HC/HCT181
4位算术逻辑单元
产品speci fi cation
取代1993年9月数据
在集成电路, IC06文件
1998年6月10日
飞利浦半导体
产品speci fi cation
4位算术逻辑单元
特点
全先行进位的高速运算
长字操作
提供了16个算术运算:加,减,
相比较,双,加上12人
提供两个变量的所有16个逻辑操作:
异或,比较, AND, NAND , NOR ,或加
其他10个逻辑运算
输出能力:
I
CC
类别: MSI
概述
该74HC / HCT181是高速硅栅CMOS器件
引脚与低功率肖特基TTL兼容
( LSTTL ) 。它们与JEDEC规定的遵守
没有标准。 7A 。
该74HC / HCT181是4位高速并行
算术逻辑单元( ALU ) 。由四个控制
功能选择输入(S
0
向S
3
)和模式控制输入
(M),它们可以执行所有的16个可能的逻辑运算
或高电平有效16种不同的算术运算或
低电平有效操作数(参见功能表) 。
当模式控制输入端( M)为高电平时,所有的内部
携带被禁止的设备3执行逻辑
上的各个位的操作,列出。当M为低电平时,
在带有使能, “ 181 ”进行算术
操作上的两个4位的字。在“ 181 ”整合
全面的内部先行进位,并提供了两种纹波
使用C设备之间进行
n+4
输出,或随身携带
先行使用随身携带的包间
传播( P) ,进行生成( G)信号。 P和
G的不受携带英寸
订购信息
TYPE
数
74HC181N3;
74HCT181N3
74HC181N;
74HCT181N
74HC181D;
74HCT181D
包
名字
DIP24
DIP24
SO24
描述
塑料双列直插式封装; 24引线( 300万)
塑料双列直插式封装; 24引线( 600万)
塑料小外形封装; 24线索;体宽7.5毫米
标准,
A = B漏极开路
74HC/HCT181
当速度要求不严格,它可以用来
在通过连接进一个简单的纹波进位模式
输出(C
n+4
)信号到所述进位输入端(C
n
)下一单位。
对于高速运行的设备一起使用
用“ 182 ”先行进位电路。一进
前瞻包需要每组4个
“ 181 ”的设备。携带先行可在设置
多层次,提供高速性能比
极长的字长。
该装置的比较器的输出(A = B)变为高电平
当所有四个功能输出(F
0
到f
3
)高,可
被用于指示逻辑等价超过4位时的
单元是在减法模式。 A = B是一个集电极开路
输出可以连接,并与其他A = B输出
得到超过4位的比较。漏极开路
输出A = B应与外部上拉使用
电阻器,以建立一个逻辑高电平。在A = B
信号也可以与C中使用
n+4
信号以指示
A
& GT ;
B和A
& LT ;
B.
功能表列出了算术运算
无进位执行。传入的套利加一
到的每个操作。因此,选择代码生成LHHL
A减B减1 (二进制补码表示法)无
随身携带,并产生一个减B时,进位应用。
由于减法是通过实际执行
另外补充( 1的补) ,一开展
是指借款;因而,当没有进位产生
下流动并没有进位时,有产生
下溢流。
如所指出的, “ 181 ”,可与任一低电平有效使用
投入生产低电平有效输出或具有高电平有效
投入生产高电平输出。
对于这两种情况下的表列出了该操作
执行的操作数。
VERSION
SOT222-1
SOT101-1
SOT137-1
1998年6月10日
2