74VHC112双JK触发器与预置和清除
1995年9月
修订后的1999年4月
74VHC112
双J-K·触发器与预置和清除
概述
该VHC112是一种先进的高速CMOS器件
制造与硅栅CMOS技术。它实现
类似相当于双极高速运转
肖特基TTL同时保持CMOS低功耗耗散
而不能使。
该VHC112包含两个独立的,高速的JK倒装
触发器与直接设置和清除输入。同步状态
变化由时钟的下降沿启动。时触发
杰灵发生在时钟的电压电平,而不是
直接关系到过渡时间。在J和K输入可以
改变时的时钟是在任一状态,而不会影响
触发器,只要它们是在所希望的状态能很好地协同
相对于荷兰国际集团推荐的建立和保持时间
落下的时钟的边缘。公关或CLR低信号
防止分别时钟和力量Q和Q HIGH 。
在PR和CLR力既Q同时低信号
和Q HIGH 。
输入保护电路,确保0V至7V可以
施加到输入引脚没有考虑到电源电压
年龄。这种装置可以被用于连接5V至3V系统
和两个电源系统,例如备用电池。该税务局局长
CUIT防止设备损坏,由于供应不匹配
和输入电压。
特点
s
高速:F
最大
= 200 MHz(典型值),在V
CC
= 5.0V
s
低功耗:我
CC
= 2
A
(最大)在T
A
= 25°C
s
高抗干扰性: V
美国国立卫生研究院
= V
NIL
= 28% V
CC
(分钟)
s
掉电保护提供所有输入
s
引脚和功能与74HC112兼容
订购代码:
订单号
74VHC112M
74VHC112SJ
74VHC112MTC
74VHC112N
包装数
M16A
M16D
MTC16
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
表面贴装封装也可在磁带和卷轴。通过附加的后缀字母“X”的订货代码指定。
接线图
引脚说明
引脚名称
J
1
, J
2
, K
1
, K
2
CLK
1
, CLK
2
CLR
1
, CLR
2
PR
1
公关
2
Q
1
, Q
2
, Q
1
, Q
2
数据输入
时钟脉冲输入(主动下降沿)
直接清除输入(低电平有效)
直接预置输入(低电平有效)
输出
描述
1999仙童半导体公司
DS012123.prf
www.fairchildsemi.com
74VHC112
真值表
输入
PR
L
H
L
H
H
H
H
CLR
H
L
L
H
H
H
H
CP
X
X
J
X
X
X
h
l
h
l
K
X
X
X
h
h
l
l
输出
Q
H
L
H
Q
0
L
H
Q
0
Q
L
H
H
Q
0
H
L
Q
0
X
H (h)
=
高电压电平
L (l)
=
低电压电平
X
=
非物质
=
HIGH到LOW时钟转换
Q
0
(Q
0
)
=
钟高至低跳变前
小写字母表示的参考输入或输出1建立时间之前HIGH到LOW时钟过渡的状态。
逻辑图
(一个半部分所示)
www.fairchildsemi.com
2
74VHC112
绝对最大额定值
(注1 )
电源电压(V
CC
)
直流输入电压(V
IN
)
直流输出电压(V
OUT
)
输入二极管电流(I
IK
)
输出二极管电流(I
OK
)
直流输出电流(I
OUT
)
DC V
CC
/ GND电流(I
CC
)
存储温度(T
英镑
)
引线温度(T
L
)
(焊接, 10秒)
260°C
0.5V
to
+7.0V
0.5V
to
+7.0V
0.5V
到V
CC
+
0.5V
20
mA
±20
mA
±25
mA
±50
mA
65°C
to
+150°C
推荐工作
条件
(注2 )
电源电压(V
CC
)
输入电压(V
IN
)
输出电压(V
OUT
)
工作温度(T
OPR
)
输入上升和下降时间(t
r
, t
f
)
V
CC
=
3.3V
±
0.3V
V
CC
=
5.0V
±
0.5V
0
为100 ns / V
0
20纳秒/ V
2.0V至
+5.5V
0V至
+5.5V
0V至V
CC
40°C
to
+85°C
注1 :
绝对最大额定值是值超出该设备
可能被损坏或有其使用寿命降低。本数据手册规范
系统蒸发散应满足,无例外地,以确保系统的设计是
在可靠的电源,温度和输入/输出负载VARI-
冷杉。飞兆半导体没有外界数据手册规范操作建议
系统蒸发散。
注2 :
未使用的输入必须保持高电平或低电平。他们可能不浮动。
DC电气特性
符号
V
IH
V
IL
V
OH
参数
高层
输入电压
低层
输入电压
高层
输出电压
V
CC
(V)
2.0
3.0
5.5
2.0
3.0
5.5
2.0
3.0
4.5
3.0
4.5
V
OL
低层
输出电压
2.0
3.0
4.5
3.0
4.5
I
IN
I
CC
输入漏电流
静态电源电流
0
5.5
5.5
1.9
2.9
4.4
2.58
3.94
0.0
0.0
0.0
0.1
0.1
0.1
0.36
0.36
±0.1
2.0
2.0
3.0
4.5
T
A
=
25°C
民
1.50
0.7 V
CC
0.50
0.3 V
CC
1.9
2.9
4.4
2.48
3.80
0.1
0.1
0.1
0.44
0.44
±1.0
20.0
V
A
A
I
OL
=
4毫安
I
OL
=
8毫安
V
IN
=
5.5V或GND
V
IN
=
V
CC
或GND
V
V
I
OH
= 4
mA
I
OH
= 8
mA
V
IN
=
V
IH
I
OL
=
50
A
或V
IL
V
典型值
最大
T
A
= 40°C
to
+85°C
民
1.50
0.7 V
CC
0.50
0.3 V
CC
最大
单位
V
V
V
IN
=
V
IH
I
OH
= 50 A
或V
IL
条件
3
www.fairchildsemi.com
74VHC112
AC电气特性
符号
f
最大
参数
最大时钟
频率
5.0
±
0.5
t
PLH
t
PHL
传播延迟
时间( CP到Q
n
或Q
n
)
5.0
±
0.5
t
PLH
t
PHL
传播延迟时间
( PR或CLR到Q
n
或Q
n
)
5.0
±
0.5
C
IN
C
PD
输入电容
功耗
电容
注3 :
C
PD
被定义为从所述工作电流消耗计算出无负载的内部等效电容的值。平均
工作电流可以从方程获得:我
CC
( OPR )。
=
C
PD
* V
CC
* f
IN
+
I
CC
/ 4(每F / F ) ,和C总量
PD
n为触发器件运行时,可以
来计算由下面的方程为:C
PD
(总)
=
30
+
14 n
V
CC
(V)
3.3
±
0.3
T
A
=
25°C
民
110
90
150
120
典型值
150
120
200
185
8.5
10.0
5.1
6.3
6.7
9.7
4.6
6.4
4
18
11.0
15.0
7.3
10.5
10.2
13.5
6.7
9.5
10
最大
T
A
= 40°C
to
+85°C
民
100
80
135
110
1.0
1.0
1.0
1.0
1.0
1.0
1.0
1.0
13.4
16.5
8.8
12.0
11.7
15.0
8.0
11.0
10
最大
单位
兆赫
兆赫
ns
ns
ns
ns
pF
pF
条件
C
L
=
15 pF的
C
L
=
50 pF的
C
L
=
15 pF的
C
L
=
50 pF的
C
L
=
15 pF的
C
L
=
50 pF的
C
L
=
15 pF的
C
L
=
50 pF的
C
L
=
15 pF的
C
L
=
50 pF的
C
L
=
15 pF的
C
L
=
50 pF的
V
CC
=
开放
(注3)
3.3
±
0.3
3.3
±
0.3
AC操作要求
符号
t
W
t
S
t
H
t
REC
最小脉冲宽度
( CP或CLR或PR )
最小建立时间
(J
n
或K
n
到CP
n
)
最小保持时间
(J
n
或K
n
到CP
n
)
最小恢复时间
( CLR或公关CP )
注4 :
V
CC
是3.3
±
0.3V或5.0
±
0.5V
参数
V
CC
(注4 )
(V)
3.3
5.0
3.3
5.0
3.3
5.0
3.3
5.0
T
A
=
25°C
典型值
T
A
= 40°C
to
+85°C
保证最低
5.0
5.0
5.0
4.0
1.0
1.0
6.0
5.0
5.0
5.0
5.0
4.0
1.0
1.0
6.0
5.0
单位
ns
ns
ns
ns
www.fairchildsemi.com
4
74VHC112
物理尺寸
英寸(毫米),除非另有说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
包装数M16A
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
包装数量M16D
5
www.fairchildsemi.com
74VHC112双JK触发器与预置和清除
2007年5月
74VHC112
双J-K·触发器与预置和清除
特点
■
高速:F
最大
= 200MHz的( TYP 。 )在V
CC
= 5.0V
■
低功耗:我
CC
= 2μA (最大值)在T
A
= 25°C
■
高抗干扰性: V
美国国立卫生研究院
= V
NIL
= 28% V
CC
(分)
■
掉电保护提供所有输入
■
引脚和功能与74HC112兼容
tm
概述
该VHC112是一种先进的高速CMOS器件
制造与硅栅CMOS技术。它
实现类似的等效的高速运转
双极肖特基TTL ,同时保持CMOS低
功耗。
该VHC112包含两个独立的,高速的JK
触发器与直接设置和清除输入。同步
状态的改变是由的下降沿启动
时钟。触发发生在时钟的电压电平
并没有直接的关系,以过渡时间。在J和K
当时钟是在任何状态下输入可变更,恕不
出影响触发器,条件是它们是在
建议在安装过程中需要的状态和保持
时间相对于时钟的下降沿。在低
公关或CLR信号阻止时钟和力量Q和
Q高,分别为。在PR同时LOW信号
和CLR力Q和Q HIGH 。
输入保护电路,确保0V至7V可以
施加到输入引脚不考虑供应
电压。这种装置可以被用于连接5V到3V
系统和两个电源系统,例如电池
备份。该电路可以防止因设备损坏
不匹配的电源电压和输入电压。
订购信息
订单号
74VHC112M
74VHC112SJ
74VHC112MTC
包
数
M16A
M16D
MTC16
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150 & QUOT ;窄
16引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
16引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米
WIDE
表面贴装封装也可在磁带和卷轴。通过附加的后缀字母“X”的指定
订购数量。
1995仙童半导体公司
74VHC112修订版1.2
www.fairchildsemi.com
74VHC112双JK触发器与预置和清除
绝对最大额定值
应力超过绝对最大额定值可能会损坏设备。该设备可能不能正常运行或
操作上面推荐的工作条件,并强调部分这些级别是不推荐的。
此外,过度暴露在高于推荐的工作条件下,会影响器件的可靠性。
绝对最大额定值仅为应力额定值。
符号
V
CC
V
IN
V
OUT
I
IK
I
OK
I
OUT
I
CC
T
英镑
T
L
电源电压
直流输入电压
直流输出电压
输入二极管电流
输出二极管电流
直流输出电流
DC V
CC
/ GND电流
储存温度
参数
等级
-0.5V至+ 7.0V
-0.5V至+ 7.0V
-0.5V到V
CC
+ 0.5V
–20mA
±20mA
±25mA
±50mA
-65 ° C至+ 150°C
260°C
引线温度(焊接, 10秒)
推荐工作条件
(1)
推荐的操作条件表德网络网元设备的实际运行情况。推荐
工作条件规定,以确保最佳性能达到数据表规格。飞兆半导体不
建议超过或设计,以绝对最大额定值。
符号
V
CC
V
IN
V
OUT
T
OPR
t
r
, t
f
电源电压
输入电压
输出电压
工作温度
输入上升和下降时间,
V
CC
=
3.3V ± 0.3V
V
CC
=
5.0V ± 0.5V
参数
等级
2.0V至+ 5.5V
0V至+ 5.5V
0V至V
CC
-40 ° C至+ 85°C
0ns/V
100ns/V
0ns/V
20ns/V
注意:
1.未使用的输入必须保持高电平或低电平。他们可能不浮动。
1995仙童半导体公司
74VHC112修订版1.2
www.fairchildsemi.com
3