74VCX16838低电压16位可选择注册/缓冲器,具有3.6V容限输入和输出
1997年7月
修订后的2005年6月
74VCX16838
低电压16位可选择注册/缓冲器
与承受3.6V电压的输入和输出
概述
该VCX16838包含了16个非反相选择
缓冲或注册的路径。该设备可以被配置
在登记的经营,或流过缓冲模式下通过
利用寄存器使能(雷杰)和时钟( CLK )显
良。该器件工作在16位字宽的模式。所有
输出可以通过使用OE的被放置到三态
引脚。这些器件非常适合用于缓存或寄存器
羊羔168针和200针SDRAM DIMM内存模组
ULES 。
该74VCX16838是专为低电压( 1.65V至
3.6V) V
CC
应用程序的I / O兼容性高达3.6V 。
该74VCX16838被制造与先进的CMOS
技术来实现,而可维护性高速运转
荷兰国际集团CMOS低功耗。
特点
s
兼容PC100和PC133 DIMM模块
特定网络阳离子
s
1.65V–3.6V V
CC
电源供电
s
承受3.6V电压的输入和输出
s
t
PD
( CLK与O
n
)
3.0 ns(最大值)为3.0V至3.6V V
CC
4.0 ns(最大值)为2.3V至2.7V V
CC
8.0 ns(最大值)为1.65V至1.95V V
CC
s
断电高阻抗输入和输出
s
支持实时插入和拔出(注1 )
s
静态驱动(我
OH
/I
OL
)
r
24毫安@ 3.0V V
CC
r
18毫安@ 2.3V V
CC
r
6毫安@ 1.65V V
CC
s
采用专利的噪声/ EMI抑制电路
s
理想的SDRAM DIMM模块
s
闭锁性能超过300毫安
s
ESD性能:
人体模型
!
2000V
机器型号
!
200V
注1 :
为了确保上电或断电高阻抗状态
下来, OE应当连接到V
CC
通过一个上拉电阻;最低
电阻器的值是由所述的电流源能力决定
驱动程序。
订购代码:
订单号
74VCX16838MTD
包装数
MTD48
包装说明
48引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
在磁带和卷轴可用的设备也。通过附加后缀字母“X”的订货代码指定。
逻辑符号
引脚说明
引脚名称
OE
I
0
–I
15
O
0
–O
15
CLK
雷杰
描述
输出使能输入(低电平有效)
输入
输出
时钟输入
寄存器使能输入
2005仙童半导体公司
DS500034
www.fairchildsemi.com
74VCX16838
接线图
真值表
输入
CLK
雷杰
H
H
L
L
X
I
n
H
L
H
L
X
OE
L
L
L
L
H
输出
O
n
H
L
H
L
Z
n
n
X
X
X
H逻辑电高
L逻辑电LOW
x无关,但不浮动
Z高阻抗
n
低到高时钟转换
功能说明
该74VCX16838由16可选择非invert-
荷兰国际集团的缓冲区或寄存器与字宽模式。模式功能
族体是通过CLK的操作而选择和
如图所示的真值表REGE引脚。当雷杰举行
在一个逻辑高电平的装置作为一个16位寄存器。
数据是从我转移
n
与O
n
上的上升沿
CLK输入。当雷杰引脚保持为逻辑低电平的
设备通过模式和数据propa-操作的流程
门直接从我向O输出。所有输出可
3 -STATE握住OE引脚为逻辑高电平。
逻辑图
www.fairchildsemi.com
2
74VCX16838
AC电气特性
(注8)
T
A
符号
参数
V
CC
民
f
最大
t
PHL
, t
PLH
t
PHL
, t
PLH
t
PHL
, t
PLH
t
PZL
, t
PZH
t
PLZ
, t
PHZ
t
S
t
H
t
W
t
OSHL
t
OSLH
最大时钟频率
传播延迟我
n
与O
n
(雷杰0 )
传播延迟CLK与O
n
(雷杰1 )
传播延迟REGE与O
n
输出使能时间
输出禁止时间
建立时间
保持时间
脉冲宽度
输出到输出偏斜
(注9 )
250
0.8
0.8
0.8
0.8
0.8
1.0
0.7
1.5
0.5
2.5
3.0
3.0
3.5
3.5
40
q
C到
85
q
C, C
L
V
CC
民
200
1.0
1.0
1.0
1.0
1.0
1.0
0.7
1.5
30 pF的,R
L
500
:
V
CC
民
100
1.8V
r
0.15V
最大
兆赫
7.0
8.0
8.0
9.4
7.0
ns
ns
ns
ns
ns
ns
ns
ns
0.75
ns
单位
3.3V
r
0.3V
最大
2.5V
r
0.2V
最大
3.5
4.0
4.0
4.7
3.9
1.5
1.5
1.5
1.5
1.5
2.5
1.0
4.0
0.5
注8 :
对于C
L
50
P
女,加入约300 PS到AC最大规范。
注9 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。该
规范适用于任何输出以相同的方向切换,无论是高到低(叔
OSHL
)或低到高(T
OSLH
).
扩展交流电气特性
(注10 )
T
A
符号
参数
民
t
PHL
, t
PLH
t
PHL
, t
PLH
t
PHL
, t
PLH
t
PZL
, t
PZH
t
PLZ
, t
PHZ
t
S
t
H
传播延迟我
n
与O
n
( REGE
传播延迟REGE与O
n
输出使能时间
输出禁止时间
建立时间
保持时间
0)
1)
1.0
1.4
1.0
1.0
1.0
1.0
0.7
传播延迟CLK与O
n
( REGE
0
q
C到
85
q
C,R
L
C
L
500
:
V
CC
50 pF的
3.3V
r
0.3V
单位
最大
2.8
3.3
3.3
3.8
3.8
ns
ns
ns
ns
ns
ns
ns
注10 :
此参数是通过特性保证,但未经测试。
动态切换特性
符号
V
OLP
参数
安静的动力输出峰值V
OL
C
L
30 pF的,V
IH
条件
V
CC
, V
IL
0V
V
CC
(V)
1.8
2.5
3.3
V
OLV
安静的输出动态谷V
OL
C
L
30 pF的,V
IH
V
CC
, V
IL
0V
1.8
2.5
3.3
V
OHV
安静的输出动态谷V
OH
C
L
30 pF的,V
IH
V
CC
, V
IL
0V
1.8
2.5
3.3
T
A
25
q
C
0.25
0.6
0.8
典型
单位
V
0.25
0.6
0.8
1.5
1.9
2.2
V
V
电容
符号
C
IN
C
OUT
C
PD
输入电容
输出电容
功率耗散电容
参数
V
CC
V
I
V
I
V
CC
条件
1.8V , 2.5V或3.3V ,V
I
0V或V
CC
, V
CC
0V或V
CC
, f
10兆赫,
0V或V
CC
T
A
25
q
C
6
7
20
典型
单位
pF
pF
pF
1.8V , 2.5V或3.3V
1.8V , 2.5V或3.3V
5
www.fairchildsemi.com