74LVTH273低电压八路D型触发器与Clear
1999年7月
修订后的2005年3月
74LVTH273
低电压八路D型触发器与Clear
概述
该LVTH273是一个高速,低功耗的正边沿
触发八路D型触发器设有独立的D型
输入的每个触发器。缓冲时钟( CP )和Clear
(CLR)的共同所有的触发器。
每个D型输入的状态下,一个设置的时间之前的
正时钟跳变,传输到相应的
触发器的输出。
该LVTH273数据输入包括bushold ,消除了
无需外部上拉电阻持有未使用的输入。
这些八进制触发器被设计用于低电压(3.3V )
V
CC
应用,但与有能力提供一个TTL
接口为5V环境。该LVTH273被制造
采用先进的BiCMOS技术,以实现高
同时保持低类似于5V ABT速运行
功耗。
特点
s
在输入输出接口功能的系统
5V V
CC
s
Bushold上输入的数据不再需要
外部上拉电阻持有未使用的输入
s
输出源/汇
32毫安/
64毫安
s
与74系列273功能兼容
s
闭锁性能超过500 mA。
s
ESD性能:
人体模型
!
2000V
机器型号
!
200V
带电器件模型
!
1000V
订购代码:
订单号
74LVTH273WM
74LVTH273SJ
74LVTH273MTC
74LVTH273MTCX_NL
(注1 )
包
数
M20B
M20D
MTC20
MTC20
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
无铅20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
无铅20引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米
WIDE
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
根据JEDEC J- STD- 020B无铅封装。
注1 :
“ _NL ”表示无铅封装(每JEDEC J- STD- 020B ) 。设备只在磁带和卷轴可用。
逻辑符号
IEEE / IEC
2005仙童半导体公司
DS500100
www.fairchildsemi.com
74LVTH273
接线图
引脚说明
引脚名称
D
0
–D
7
CP
CLR
O
0
–O
7
描述
数据输入
时钟脉冲输入
明确
输出
真值表
输入
D
n
H
L
X
X
CP
输出
CLR
H
H
H
L
O
n
H
L
O
o
L
X
H或L
H亮电压电平
l低电压电平
X无形
低到高的转变
O
o
上一页
o
之前HIGH到LOW CP的
功能说明
该LVTH273由八个正边沿触发的触发器与个别的D型输入。缓冲的时钟和清除
通用于所有触发器。八触发器将存储的满足设置其个人的D型输入的状态和
按住低到高的时钟( CP )的过渡时间要求。当时钟为高电平或低电平时, D-输入信
纳尔具有在输出没有影响。当清除( CLR )为低电平时,所有输出将被强制为低。
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74LVTH273
绝对最大额定值
(注2 )
符号
V
CC
V
I
V
O
I
IK
I
OK
I
O
I
CC
I
GND
T
英镑
参数
电源电压
直流输入电压
直流输出电压
DC输入二极管电流
DC输出二极管电流
直流输出电流
每个电源引脚DC电源电流
每个接地引脚直流接地电流
储存温度
价值
条件
单位
V
V
输出高电平或者低电平状态(注3 )
V
I
GND
V
O
GND
V
O
!
V
CC
V
O
!
V
CC
输出高国
输出低电平状态
V
mA
mA
mA
mA
mA
0.5
4.6
0.5
7.0
0.5
7.0
50
50
64
128
r
64
r
128
65
150
q
C
推荐工作条件
符号
V
CC
V
I
I
OH
I
OL
T
A
电源电压
输入电压
高电平输出电流
低电平输出电流
自由空气工作温度
输入边沿速率,V
IN
0.8V–2.0V, V
CC
3.0V
参数
民
2.7
0
最大
3.6
5.5
单位
V
V
mA
mA
32
64
40
0
85
10
q
C
NS / V
'
t/
'
V
注2 :
绝对最大额定值连续超出其可能会损坏设备的价值。暴露于这些条件或条件
以外的指示可能器件的可靠性产生不利影响。在绝对最大额定条件下的功能操作不暗示。
注3 :
I
O
绝对最大额定值必须遵守。
DC电气特性
符号
V
IK
V
IH
V
IL
V
OH
参数
输入钳位二极管电压
输入高电压
输入低电压
输出高电压
V
CC
(V)
2.7
2.7–3.6
2.7–3.6
2.7–3.6
2.7
3.0
V
OL
输出低电压
2.7
2.7
3.0
3.0
3.0
I
我( HOLD )
I
我(OD)的
I
I
Bushold输入最小驱动
Bushold输入过驱动
目前的状态改变
输入电流
控制引脚
数据引脚
I
关闭
I
CCH
I
CCL
关机漏电流
电源电流
电源电流
增加电源电流
(注7 )
注4 :
所有典型值是在V
CC
3.3V ,T
A
25
q
C.
T
A
40
q
C到
85
q
C
民
典型值
(注4 )
最大
单位
V
V
0.8
V
CC
0.2
2.4
2.0
0.2
0.5
0.4
0.5
0.55
75
V
V
V
I
I
条件
1.2
2.0
18毫安
V
O
d
0.1V或
V
O
t
V
CC
0.1V
I
OH
I
OH
I
OH
I
OL
I
OL
I
OL
I
OL
I
OL
V
I
V
I
100
P
A
8毫安
32毫安
100
P
A
24毫安
16毫安
32毫安
64毫安
0.8V
2.0V
3.0
3.0
3.6
3.6
3.6
0
3.6
3.6
3.6
75
500
P
A
P
A
10
(注5 )
(注6 )
V
I
V
I
V
I
V
I
5.5V
0V或V
CC
0V
V
CC
500
r
1
5
1
P
A
P
A
P
A
P
A
P
A
mA
mA
mA
r
100
0.19
5
0.2
0V
d
V
I
或V
O
d
5.5V
输出高电平
输出低电平
一个输入在V
CC
0.6V
其他输入在V
CC
或GND
'
I
CC
3
www.fairchildsemi.com
74LVTH273
DC电气特性
(续)
注5 :
外部驱动器,必须有至少指定的电流以从低到高的转换。
注6 :
外部驱动器必须吸收至少指定电流从高电平到低电平切换。
注7 :
这是增加的电源电流为每个输入的情况下在指定的电压电平,而不是V
CC
或GND 。
动态切换特性
符号
V
OLP
V
OLV
参数
静默输出最大动态V
OL
安静的输出最低动态V
OL
V
CC
(V)
3.3
3.3
(注8)
T
A
民
25
q
C
典型值
0.8
最大
单位
V
V
条件
C
L
为50 pF ,R
L
(注9 )
(注9 )
500
:
0.8
注8 :
其特征在于, SOIC封装。保证参数,但未经测试。
注9 :
定义为(n )输出最大数量。
1数据输入驱动0V至3V 。被测的输出保持低电平。
AC电气特性
T
A
C
L
符号
参数
民
V
CC
40
q
C到
85
q
C
为50 pF ,R
L
500
:
V
CC
民
2.7V
最大
单位
3.3V
r
0.3V
典型值
(注10 )
最大
f
最大
t
PLH
t
PHL
t
PHL
t
W
t
S
最大时钟频率
传播延迟
CP与O
n
传播延迟CLR与O
n
脉冲持续时间
建立时间
数据高或低CP之前
CP之前CLR高
150
1.7
1.9
1.6
3.3
2.3
2.3
0
4.9
4.8
4.8
150
1.7
1.9
1.6
3.3
2.7
2.7
0
5.5
5.1
5.4
兆赫
ns
ns
ns
ns
ns
t
H
保持时间
数据高或低CP后
3.3V ,T
A
25
q
C.
注10 :
所有典型值是在V
CC
电容
符号
C
IN
C
OUT
(注11 )
参数
条件
V
CC
V
CC
0V, V
I
0V或V
CC
0V或V
CC
3.0V, V
O
典型
3
6
单位
pF
pF
输入电容
输出电容
注11 :
电容的测量是在频率f
1 MHz时,每MIL -STD- 883B ,方法3012 。
www.fairchildsemi.com
4
74LVTH273
物理尺寸
英寸(毫米),除非另有说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
包装数M20B
5
www.fairchildsemi.com