74LVT16244 74LVTH16244低Voltage16位缓冲器/线与3态输出驱动器
1999年3月
修订后的2001年7月
74LVT16244 74LVTH16244
低Voltage16位缓冲器/线路驱动器
具有三态输出
概述
该LVT16244和LVTH16244包含16非invert-
荷兰国际集团缓冲器三态输出设计,采用
作为存储器和地址驱动器,时钟驱动器,或总线ori-
ented发射机/接收机。该装置是受控的半字节。
3个人的状态控制输入可以短接在一起
为8位或16位操作。
该LVTH16244数据输入包括bushold ,消除
无需外部上拉电阻持有未使用
输入。
这些缓冲器和线路驱动器是专为低电压
(3.3V) V
CC
的应用程序,但有能力提供
TTL接口到5V的环境。该LVT16244和
LVTH16244均选用先进的BiCMOS
技术来实现类似的5V高速操作
ABT同时保持低功耗
特点
s
在输入输出接口功能的系统
5V V
CC
s
Bushold数据输入不再需要外部
上拉电阻持有未使用的输入( 74LVTH16244 )
也有不bushold功能( 74LVT16244 ) 。
s
直播插入/拔出许可
s
上电/掉电高阻抗提供无干扰
总线负载
s
输出源/汇
32毫安/
+
64毫安
s
与74系列16244功能兼容
s
闭锁性能超过500 mA。
s
ESD性能:
人体模型
& GT ;
2000V
机器型号
& GT ;
200V
带电驱动器型号
& GT ;
1000V
s
也封装在一个塑料细间距球栅阵列
( FBGA )
订购代码:
订单号
74LVT16244GX
(注1 )
74LVT16244MEA
(注2 )
74LVT16244MTD
(注2 )
74LVTH16244GX
(注1 )
74LVTH16244MEA
(注2 )
74LVTH16244MTD
(注2 )
包
数
BGA54A
(初步)
MS48A
MTD48
BGA54A
MS48A
MTD48
包装说明
54球细间距球栅阵列( FBGA ) , JEDEC MO- 205 , 5.5毫米宽
[磁带和卷轴]
48引脚收缩小外形封装( SSOP ) , JEDEC MO- 118 , 0.300"宽
48引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
54球细间距球栅阵列( FBGA ) , JEDEC MO- 205 , 5.5毫米宽
[磁带和卷轴]
48引脚收缩小外形封装( SSOP ) , JEDEC MO- 118 , 0.300"宽
48引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
注1 :
BGA封装中只有磁带和卷轴可用。
注2 :
也可在磁带和卷轴装置。通过附加后缀字母“X”的订货代码指定。
逻辑符号
2001仙童半导体公司
DS500151
www.fairchildsemi.com
74LVT16244 74LVTH16244
连接图
引脚分配为SSOP和TSSOP
引脚说明
引脚名称
OE
n
I
0
–I
15
O
0
–O
15
NC
描述
输出使能输入(低电平有效)
输入
输出
无连接
FBGA引脚分配
1
A
B
C
D
E
F
G
H
J
O
0
O
2
O
4
O
6
O
8
O
10
O
12
O
14
O
15
2
NC
O
1
O
3
O
5
O
7
O
9
O
11
O
13
NC
3
OE
1
NC
V
CC
GND
GND
GND
V
CC
NC
OE
4
4
OE
2
NC
V
CC
GND
GND
GND
V
CC
NC
OE
3
5
NC
I
1
I
3
I
5
I
7
I
9
I
11
I
13
NC
6
I
0
I
2
I
4
I
6
I
8
I
10
I
12
I
14
I
15
真值表
输入
引脚分配为FBGA
OE
1
L
L
H
输入
OE
2
L
L
H
输入
OE
3
(直通顶视图)
L
L
H
输入
OE
4
L
L
H
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
输出
I
0
–I
3
L
H
X
O
0
–O
3
L
H
Z
输出
I
4
–I
7
L
H
X
O
4
–O
7
L
H
Z
输出
I
8
–I
11
L
H
X
O
8
–O
11
L
H
Z
输出
I
12
–I
15
L
H
X
O
12
–O
15
L
H
Z
逻辑图
功能说明
该LVT16244和LVTH16244包含16非invert-
荷兰国际集团缓冲器三态输出。该装置是半字节
( 4位)控制的低四位的功能相同,
但独立于其他的。控制引脚可
短接在一起,以获得完整的16位操作。
www.fairchildsemi.com
2
74LVT16244 74LVTH16244
绝对最大额定值
(注3)
符号
V
CC
V
I
V
O
I
IK
I
OK
I
O
I
CC
I
GND
T
英镑
参数
电源电压
直流输入电压
输出电压
DC输入二极管电流
DC输出二极管电流
直流输出电流
每个电源引脚DC电源电流
每个接地引脚直流接地电流
储存温度
价值
条件
单位
V
V
输出三态
输出高电平或者低电平状态(注4 )
V
I
& LT ;
GND
V
O
& LT ;
GND
V
O
& GT ;
V
CC
输出高国
V
O
& GT ;
V
CC
输出低电平状态
V
mA
mA
mA
mA
mA
0.5
+
4.6
0.5
+
7.0
0.5
+
7.0
0.5
+
7.0
50
50
64
128
±
64
±
128
65
+
150
°
C
推荐工作条件
符号
V
CC
V
I
I
OH
I
OL
T
A
电源电压
输入电压
高电平输出电流
低电平输出电流
自由空气工作温度
输入边沿速率,V
IN
=
0.8V–2.0V, V
CC
=
3.0V
参数
民
2.7
0
最大
3.6
5.5
单位
V
V
mA
mA
32
64
40
0
+
85
10
°
C
NS / V
t/
V
注3 :
绝对最大额定值连续超出其可能会损坏设备的价值。暴露于这些条件或条件
以外的指示可能器件的可靠性产生不利影响。在绝对最大额定条件下的功能操作不暗示。
注4 :
I
O
绝对最大额定值必须遵守。
DC电气特性
符号
V
IK
V
IH
V
IL
V
OH
参数
输入钳位二极管电压
输入高电压
输入低电压
输出高电压
V
CC
(V)
2.7
2.7–3.6
2.7–3.6
2.7–3.6
2.7
3.0
V
OL
输出低电压
2.7
2.7
3.0
3.0
3.0
I
我( HOLD )
(注5 )
I
我(OD)的
(注5 )
I
I
Bushold输入过驱动
目前的状态改变
输入电流
控制引脚
数据引脚
I
关闭
I
PU / PD
I
OZL
I
OZH
I
OZH
+
关机漏电流
上电/掉电
三态电流
三态输出漏电流
三态输出漏电流
三态输出漏电流
Bushold输入最小驱动
3.0
3.0
3.6
3.6
3.6
0
0 – 1.5V
3.6
3.6
3.6
75
75
500
500
10
±1
5
1
±100
±100
5
5
10
A
A
A
A
A
A
V
CC
0.2
2.4
2.0
0.2
0.5
0.4
0.5
0.55
A
A
V
V
2.0
0.8
T
A
= 40°C
to
+85°C
民
最大
1.2
单位
V
V
V
条件
I
I
= 18
mA
V
O
≤
0.1V或
V
O
≥
V
CC
0.1V
I
OH
= 100 A
I
OH
= 8
mA
I
OH
= 32
mA
I
OL
=
100
A
I
OL
=
24毫安
I
OL
=
16毫安
I
OL
=
32毫安
I
OL
=
64毫安
V
I
=
0.8V
V
I
=
2.0V
(注6 )
(注7 )
V
I
=
5.5V
V
I
=
0V或V
CC
V
I
=
0V
V
I
=
V
CC
0V
≤
V
I
或V
O
≤
5.5V
V
O
=
0.5V至3.0V
V
I
=
GND或V
CC
V
O
=
0.5V
V
O
=
3.0V
V
CC
& LT ;
V
O
≤
5.5V
3
www.fairchildsemi.com
74LVT16244 74LVTH16244
DC电气特性
符号
I
CCH
I
CCL
I
CCZ
I
CCZ
+
I
CC
参数
电源电流
电源电流
电源电流
电源电流
增加电源电流
(注8)
注5 :
适用于bushold版本仅( LVTH16244 ) 。
(续)
V
CC
(V)
3.6
3.6
3.6
3.6
3.6
T
A
= 40°C
to
+85°C
民
最大
0.19
5.0
0.19
0.19
0.2
mA
mA
mA
mA
mA
输出高电平
输出低电平
输出禁用
V
CC
≤
V
O
≤
5.5V,
输出禁用
一个输入在V
CC
0.6V
其他输入在V
CC
或GND
单位
条件
注6 :
外部驱动器,必须有至少指定的电流以从低到高的转换。
注7 :
外部驱动器必须吸收至少指定电流从高电平到低电平切换。
注8 :
这是增加的电源电流为每个输入的情况下在指定的电压电平,而不是V
CC
或GND 。
动态切换特性
符号
V
OLP
V
OLV
参数
静默输出最大动态V
OL
安静的输出最低动态V
OL
V
CC
(V)
3.3
3.3
(注9 )
T
A
=
25°C
单位
V
V
条件
C
L
=
为50 pF ,R
L
=
500
(注10 )
(注10 )
民
典型值
0.8
0.8
最大
注9 :
其特征在于, SSOP封装。保证参数,但未经测试。
注10 :
定义为(n )输出最大数量。 n-1个数据输入驱动0V至3V 。被测的输出保持低电平。
AC电气特性
T
A
= 40°C
to
+85°C
符号
参数
C
L
=
为50 pF ,R
L
=
500
V
CC
=
3.3V
±
0.3V
民
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
t
OSHL
t
OSLH
输出到输出偏斜
(注11 )
输出禁止时间
输出使能时间
传输延迟数据到输出
1.2
1.2
1.2
1.2
2.0
1.5
最大
3.5
3.5
4.0
5.0
4.7
4.2
1.0
民
1.2
1.2
1.2
1.2
2.0
1.5
V
CC
=
2.7V
最大
3.9
3.9
5.0
6.5
5.2
4.4
1.0
ns
ns
ns
ns
单位
注11 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。该
规范适用于任何输出以相同的方向切换,无论是高到低(叔
OSHL
)或低到高(T
OSLH
).
电容
符号
C
IN
C
OUT
(注12 )
参数
条件
V
CC
=
0V, V
I
=
0V或V
CC
V
CC
=
3.0V, V
O
=
0V或V
CC
典型
4
8
单位
pF
pF
输入电容
输出电容
注12 :
电容的测量是在频率f
=
1 MHz时,每MIL -STD -883方法3012 。
www.fairchildsemi.com
4
74LVT16244 74LVTH16244
物理尺寸
英寸(毫米),除非另有说明
54球细间距球栅阵列( FBGA ) , JEDEC MO- 205 , 5.5毫米宽
包装数量BGA54A
5
www.fairchildsemi.com