74LVT16646 74LVTH16646低电压16位收发器/寄存器与3态输出
2000年1月
修订后的2001年10月
74LVT16646 74LVTH16646
低电压16位收发器/寄存器
具有三态输出
概述
该LVT16646和LVTH16646包含16非
反相双向登记总线收发器提供
复用的发送数据直接从输入总线
或从内部存储寄存器。每一个字节有另行
其可以短接到一起为全速率的控制输入
16位操作。在DIR输入确定的方向
数据流过装置。该CPAB和CPBA输入
将数据装载到在低到高的转变寄存器
(参见功能说明) 。
该LVTH16646数据输入包括bushold ,消除
无需外部上拉电阻持有未使用
输入。
这些收发器被设计用于低电压(3.3V )
V
CC
应用,但与有能力提供一个TTL
接口为5V环境。该LVT16646和
LVTH16646均选用先进的BiCMOS
技术来实现类似的5V高速操作
ABT同时保持低功耗。
特点
s
在输入输出接口功能的系统
5V V
CC
s
Bushold数据输入不再需要外部
上拉电阻持有未使用的输入( 74LVTH16646 )
s
也有不bushold功能( 74LVT16646 )
s
直播插入/拔出许可
s
上电/掉电高阻抗提供
无干扰总线负载
s
输出源/汇
32毫安/
+
64毫安
s
闭锁符合JEDEC JED78
s
ESD性能:
人体模型
& GT ;
2000V
机器型号
& GT ;
200V
带电器件模型
& GT ;
1000V
订购代码:
订单号
74LVT16646MEA
(初步)
74LVT16646MTD
(初步)
74LVTH16646MEA
74LVTH16646MTD
包装数
MS56A
MTD56
MS56A
MTD56
包装说明
56引脚紧缩小型封装( SSOP ) , JEDEC MO- 118 , 0.300"宽
56引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
56引脚紧缩小型封装( SSOP ) , JEDEC MO- 118 , 0.300"宽
56引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
2001仙童半导体公司
DS012023
www.fairchildsemi.com
74LVT16646 74LVTH16646
接线图
引脚说明
引脚名称
A
0
–A
15
B
0
–B
15
CPAB
n
, CPBA
n
SAB
n
, SBA
n
OE
1
, OE
2
DIR
n
描述
数据寄存器A输入/ 3态输出
数据寄存器B输入/ 3态输出
时钟脉冲输入
选择输入
输出使能输入
方向控制输入
真值表
(注1 )
输入
OE
1
H
H
H
L
L
L
L
L
L
L
L
DIR
1
X
X
X
H
H
H
H
L
L
L
L
CPAB
1
CPBA
1
SAB
1
H或L
X
SBA
1
X
X
X
X
X
X
X
L
L
H
H
产量
输入
输入
输入
输入
数据I / O
A
0–7
B
0–7
隔离
时钟A
n
数据到寄存器中
时钟B
n
数据到寄存器B
A
n
到B
n
- 加工时间(透明模式)
输出时钟信号
n
数据到寄存器
寄存器A到B
n
(存储模式)
时钟A
n
数据到寄存器和输出到B
n
B
n
到A
n
- 加工时间(透明模式)
时钟B
n
数据到寄存器B
寄存器B到A
n
(存储模式)
时钟B
n
为B寄存器和输出到A
n
输出操作模式
X
X
X
X
X
H或L
X
X
X
L
L
H
H
X
X
X
X
X
X
X
X
X
H或L
H或L
H
=
高电压电平
X
=
非物质
L
=
低电压电平
=
低到高的转变。
X
注1 :
该数据输出功能可被使能或通过在OE和DIR输入的各种信号被禁用。数据输入功能始终处于启用状态;即,
在总线引脚上的数据将被存储在相应的时钟输入每低到高的转变。也适用于数据I / O( A和B : 8-15 )和# 2控制
销。
www.fairchildsemi.com
2
74LVT16646 74LVTH16646
功能说明
在收发器模式中,数据存在于高阻抗
ANCE端口可以被存储在A或B寄存器或
两者。选择( SAB
n
, SBA
n
)控件可以复用
存储和实时性。如下图所示demon-的例子
施特拉特四种基本的总线管理功能
可以进行的。
方向控制( DIR
n
)决定了总线将
接收数据时, OE
n
为LOW 。在隔离模式( OE
n
高) ,所述的数据可被存储在一个寄存器和/或B的数据
可被存储在另一寄存器中。当输出功
化被禁用,则输入功能仍处于启用状态,并可能
被用来存储和传输数据。只有一两个
总线, A或B,可被驱动的时间。
实时传输
BUS B TO总线
实时传输
BUS A TO BUS B
OE DIR CPAB CPBA SAB SBA
L
L
X
X
X
L
OE DIR CPAB CPBA SAB SBA
L
H
X
X
L
X
传输存储
数据为A或B
存储
OE DIR CPAB CPBA SAB SBA
OE DIR CPAB CPBA SAB SBA
L
L
L
H
X
H或L
H或L
X
X
H
H
X
L
L
H
H
H
L
X
X
X
X
L
X
X
X
X
L
X
X
X
X
3
www.fairchildsemi.com
74LVT16646 74LVTH16646
逻辑图
请注意,只对逻辑操作的理解,提供这些图和不应被用来估计的传播延迟。
www.fairchildsemi.com
4
74LVT16646 74LVTH16646
绝对最大额定值
(注2 )
符号
V
CC
V
I
V
O
I
IK
I
OK
I
O
I
CC
I
GND
T
英镑
参数
电源电压
直流输入电压
直流输出电压
DC输入二极管电流
DC输出二极管电流
直流输出电流
每个电源引脚DC电源电流
每个接地引脚直流接地电流
储存温度
价值
条件
单位
V
V
输出三态
输出高电平或者低电平状态(注3 )
V
I
& LT ;
GND
V
O
& LT ;
GND
V
O
& GT ;
V
CC
V
O
& GT ;
V
CC
输出高国
输出低电平状态
V
V
mA
mA
mA
mA
mA
0.5
+
4.6
0.5
+
7.0
0.5
+
7.0
0.5
+
7.0
50
50
64
128
±
64
±
128
65
+
150
°
C
推荐工作条件
符号
V
CC
V
I
I
OH
I
OL
T
A
电源电压
输入电压
高电平输出电流
低电平输出电流
自由空气工作温度
输入边沿速率,V
IN
=
0.8V–2.0V, V
CC
=
3.0V
参数
民
2.7
0
最大
3.6
5.5
单位
V
V
mA
32
64
40
0
85
10
°
C
NS / V
t/
V
注2 :
绝对最大额定值连续超出其可能会损坏设备的价值。暴露于这些条件或条件
以外的指示可能器件的可靠性产生不利影响。在绝对最大额定条件下的功能操作不暗示。
注3 :
I
O
绝对最大额定值必须遵守。
5
www.fairchildsemi.com