74LVQ163
同步可预置4位计数器
s
s
s
s
s
s
s
s
s
s
s
高速:
f
最大
= 180 MHz(典型值),在V
CC
= 3.3 V
兼容TTL输出
低功耗:
I
CC
= 4
A
( MAX 。 )在T
A
=25°C
低噪音:
V
OLP
= 0.3V ( TYP 。 )在V
CC
= 3.3V
75Ω传输线驱动
能力
对称的输出阻抗:
|I
OH
| = I
OL
= 12毫安( MIN)在V
CC
= 3.0 V
保证为24毫安PCI总线水平
平衡传输延迟:
t
PLH
t
PHL
工作电压范围:
V
CC
( OPR) = 2V至3.6V ( 1.2V数据保留)
引脚和功能兼容
74系列163
改进的闭锁抗扰度
SOP
TSSOP
订购代码
包
SOP
TSSOP
管
74LVQ163M
T&R
74LVQ163MTR
74LVQ163TTR
描述
该74LVQ163是低压CMOS
同步预置计数器
制造具有亚微米硅栅和
双层金属布线
2
MOS技术。这是
非常适用于低功耗和低噪音3.3V
应用程序。它是用一个4位的二进制计数器
同步清晰。
该电路有四种基本模式
操作时,按优先顺序排列:同步
复位,并行加载,计数和保持。四
引脚连接和IEC逻辑符号
控制输入,主复位( CLEAR ) ,并行
使能输入( LOAD ) ,计数使能输入( PE )
和计数使能进位输入( TE ) ,确定
操作模式中的真值表所示。一
在清除低电平信号覆盖计数和
并行加载,并允许所有输出变为低电平
在时钟的下一个上升沿。低信号
负载重载计数,并允许
并行数据尺寸Qn输入的信息是
上装入的下一个上升沿触发电路
CLOCK 。随负载而清晰, PE和TE
允许计数,当两者都高。相反,一个
无论是对PE和TE低电平信号抑制计数。
所有输入和输出都配备有
防止静电放电保护电路,使
他们2KV ESD免疫能力和瞬态过剩
电压。
2001年7月
1/13
74LVQ163
输入和输出等效电路
引脚说明
针无
1
2
3, 4, 5, 6
7
10
9
14, 13, 12,
11
15
8
16
符号
明确
时钟
A, B,C ,D
PE
TE
负载
QA到QD
名称和功能
同步
主
RESET
时钟输入(上升沿
触发)
数据输入
计数使能输入
计数使能输入进
平行允许输入
FL IP- FL运算输出
CARRY OUT端子输出计数
GND
地( 0V )
正电源电压
V
CC
真值表
输入
明确
L
H
H
H
H
H
负载
X
L
H
H
H
X
PE
X
X
X
L
H
X
TE
X
X
L
X
H
X
CK
L
A
L
B
L
C
L
D
RESET TO "0"
预置数据
无计数
无计数
算
无计数
输出
功能
没有变化
没有变化
计数
没有变化
X:不关心; A, B,C ,D ;数据输入的逻辑电平;贯彻: TE X QA X QB X QC X QD
2/13
74LVQ163
时序图
绝对最大额定值
符号
V
CC
V
I
V
O
I
IK
I
OK
I
O
T
英镑
T
L
电源电压
直流输入电压
直流输出电压
DC输入二极管电流
DC输出二极管电流
直流输出电流
储存温度
焊接温度( 10秒)
参数
价值
-0.5到+7
-0.5到V
CC
+ 0.5
-0.5到V
CC
+ 0.5
±
20
±
20
±
50
±
300
-65到+150
300
单位
V
V
V
mA
mA
mA
mA
°C
°C
I
CC
还是我
GND
DC V
CC
或接地电流
绝对最大额定值超出这可能会损坏设备的价值。在这些条件下的功能操作
不暗示
4/13
74LVQ163
同步可预置4位计数器
s
s
s
s
s
s
s
s
s
s
s
高速:
f
最大
= 180 MHz(典型值),在V
CC
= 3.3 V
兼容TTL输出
低功耗:
I
CC
= 4
A
( MAX 。 )在T
A
=25°C
低噪音:
V
OLP
= 0.3V ( TYP 。 )在V
CC
= 3.3V
75Ω传输线驱动
能力
对称的输出阻抗:
|I
OH
| = I
OL
= 12毫安( MIN)在V
CC
= 3.0 V
保证为24毫安PCI总线水平
平衡传输延迟:
t
PLH
t
PHL
工作电压范围:
V
CC
( OPR) = 2V至3.6V ( 1.2V数据保留)
引脚和功能兼容
74系列163
改进的闭锁抗扰度
SOP
TSSOP
订购代码
包
SOP
TSSOP
管
74LVQ163M
T&R
74LVQ163MTR
74LVQ163TTR
描述
该74LVQ163是低压CMOS
同步预置计数器
制造具有亚微米硅栅和
双层金属布线
2
MOS技术。这是
非常适用于低功耗和低噪音3.3V
应用程序。它是用一个4位的二进制计数器
同步清晰。
该电路有四种基本模式
操作时,按优先顺序排列:同步
复位,并行加载,计数和保持。四
引脚连接和IEC逻辑符号
控制输入,主复位( CLEAR ) ,并行
使能输入( LOAD ) ,计数使能输入( PE )
和计数使能进位输入( TE ) ,确定
操作模式中的真值表所示。一
在清除低电平信号覆盖计数和
并行加载,并允许所有输出变为低电平
在时钟的下一个上升沿。低信号
负载重载计数,并允许
并行数据尺寸Qn输入的信息是
上装入的下一个上升沿触发电路
CLOCK 。随负载而清晰, PE和TE
允许计数,当两者都高。相反,一个
无论是对PE和TE低电平信号抑制计数。
所有输入和输出都配备有
防止静电放电保护电路,使
他们2KV ESD免疫能力和瞬态过剩
电压。
2001年7月
1/13
74LVQ163
输入和输出等效电路
引脚说明
针无
1
2
3, 4, 5, 6
7
10
9
14, 13, 12,
11
15
8
16
符号
明确
时钟
A, B,C ,D
PE
TE
负载
QA到QD
名称和功能
同步
主
RESET
时钟输入(上升沿
触发)
数据输入
计数使能输入
计数使能输入进
平行允许输入
FL IP- FL运算输出
CARRY OUT端子输出计数
GND
地( 0V )
正电源电压
V
CC
真值表
输入
明确
L
H
H
H
H
H
负载
X
L
H
H
H
X
PE
X
X
X
L
H
X
TE
X
X
L
X
H
X
CK
L
A
L
B
L
C
L
D
RESET TO "0"
预置数据
无计数
无计数
算
无计数
输出
功能
没有变化
没有变化
计数
没有变化
X:不关心; A, B,C ,D ;数据输入的逻辑电平;贯彻: TE X QA X QB X QC X QD
2/13
74LVQ163
时序图
绝对最大额定值
符号
V
CC
V
I
V
O
I
IK
I
OK
I
O
T
英镑
T
L
电源电压
直流输入电压
直流输出电压
DC输入二极管电流
DC输出二极管电流
直流输出电流
储存温度
焊接温度( 10秒)
参数
价值
-0.5到+7
-0.5到V
CC
+ 0.5
-0.5到V
CC
+ 0.5
±
20
±
20
±
50
±
300
-65到+150
300
单位
V
V
V
mA
mA
mA
mA
°C
°C
I
CC
还是我
GND
DC V
CC
或接地电流
绝对最大额定值超出这可能会损坏设备的价值。在这些条件下的功能操作
不暗示
4/13