飞利浦半导体
产品speci fi cation
5伏八路缓冲器/线路驱动器
宽容的输入/输出(三态)
74LVC244A
74LVCH244A
特点
宽容的5伏的输入/输出,与5伏逻辑接口
2.7V至3.6V的电源电压范围
符合JEDEC标准没有。 8-1A
CMOS低功耗
直接接口与TTL电平
高阻抗当V
CC
= 0V
Bushold上的所有数据输入( 74LVCH244A只)
描述
该74LVC244A / 74LVCH244A是一款高性能,低功耗,
低电压,硅栅CMOS器件,优于最先进
CMOS兼容TTL家庭。
输入可以驱动从3.3V或5V器件。在三态
操作时,输出可以处理5V 。这些功能允许使用
这些设备中的混合3.3V / 5V环境的翻译。
该74LVC244A / 74LVCH244A是一个八进制非反相缓冲器/线路
驱动程序具有三态输出。 3态输出的控制
输出使能输入图10E和2OE 。在NOE A HIGH导致
输出呈高阻关断状态。施密特触发器
在所有输入动作使得电路的输入速度较慢的高度宽容
上升和下降时间。
该' 244'在功能上等同于' 240' ,有' 240 '具有
非反相输出端。
快速参考数据
符号
t
PHL
/t
PLH
C
I
C
PD
参数
传播延迟
1A
n
到1Y
n;
2A
n
到2Y
n
输入电容
每个功率耗散电容
卜FF器
注1和2
条件
C
L
= 50pF的
V
CC
= 3 3V
3.3V
典型
3.5
35
4.4
22.6
单位
ns
pF
pF
注意:
1. C
PD
被用于确定所述动态功耗(P
D
in
毫瓦) :
P
D
= C
PD
X V
CC2
架F
i
+
S
(C
L
X V
CC2
架F
o
)其中:
f
i
=以MHz输入频率;
L
=以pF输出负载能力;
f
o
=以MHz输出频率; V
CC
在V =电源电压;
S
(C
L
X V
CC2
架F
o
) =产出的总和。
2.条件为V
I
= GND到V
CC
订购信息
套餐
20引脚塑料小外形( SO )
20引脚塑封缩小外形封装( SSOP ) II型
20引脚塑封薄型小外形封装( TSSOP )I型
20引脚塑料小外形( SO )
20引脚塑封缩小外形封装( SSOP ) II型
20引脚塑封薄型小外形封装( TSSOP )I型
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
外
北美
74LVC244A
74LVC244A DB
74LVC244A PW
74LVCH244A
74LVCH244A DB
74LVCH244A PW
北美
74LVC244A
74LVC244A DB
7LVC244APW DH
74LVCH244A
74LVCH244A DB
LVCH244APW DH
PKG 。 DWG 。 #
SOT163-1
SOT339-1
SOT360-1
SOT163-1
SOT339-1
SOT360-1
1998年5月20日
2
853-1876 19419
飞利浦半导体
产品speci fi cation
5伏八路缓冲器/线路驱动器
宽容的输入/输出(三态)
74LVC244A
74LVCH244A
推荐工作条件
范围
符号
参数
直流电源电压(最大速度性能)
马克斯。
V
CC
V
I
V
O
T
AMB
t
r
, t
f
直流电源电压(对于低电压应用)
直流输入电压范围
DC输出电压范围;输出高电平或低电平
状态
DC输出电压范围;输出三态
工作环境温度范围在自由的空气
输入上升和下降时间
V
CC
= 1.2 2.7V
V
CC
= 2.7 3.6V
条件
民
2.7
27
1.2
0
0
0
–40
0
0
最大
3.6
36
V
3.6
5.5
V
CC
5.5
+85
20
10
°C
NS / V
V
V
单位
绝对最大额定值
1
按照绝对最大额定值系统( IEC 134 )
电压参考GND(地= 0V )
符号
V
CC
I
IK
V
I
I
OK
V
O
I
O
I
GND
, I
CC
T
英镑
P
合计
参数
直流电源电压
DC输入二极管电流
直流输入电压
DC输出二极管电流
直流输出电压;输出高电平或者低电平状态
直流输出电压;输出三态
DC输出源或灌电流
DC V
CC
或GND电流
存储温度范围
每个封装功耗
- 塑料小包装( SO )
- 塑料收缩小包装( SSOP和TSSOP )
高于+ 70 °C减免线性8毫瓦/ K
高于+ 60 °C减免线性5.5毫瓦/ K
V
I
t0
注2
V
O
uV
CC
或V
O
t
0
注2
注2
V
O
= 0至V
CC
条件
等级
-0.5到+6.5
–50
-0.5到+6.5
"50
-0.5到V
CC
+0.5
-0.5 6.5
"50
"100
-65到+150
500
500
单位
V
mA
V
mA
V
mA
mA
°C
mW
注意事项:
1.强调超越那些可能会对设备造成永久性损坏。这些压力额定值只和功能操作
器件在这些或超出下标明的任何其他条件, “推荐工作条件”是不是暗示。接触
绝对最大额定条件下长时间可能会影响器件的可靠性。
2.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
1998年5月20日
4
飞利浦半导体
产品speci fi cation
5伏八路缓冲器/线路驱动器
宽容的输入/输出(三态)
74LVC244A
74LVCH244A
DC电气特性
在推荐工作条件电压参考GND (地= 0V)
范围
符号
参数
测试条件
温度= -40 ° C至+ 85°C
民
V
IH
高电平输入电压
V
CC
= 1.2V
V
CC
= 2.7 3.6V
低电平输入电压
V
CC
= 1.2V
V
CC
= 2.7 3.6V
V
CC
= 2.7V; V
I
= V
IH
或V
IL
; I
O
= -12mA
V
O
OH
高电平输出电压
V
CC
= 3.0V; V
I
= V
IH
或V
IL
; I
O
= –100A
V
CC
= 3.0V; V
I
= V
IH
或V
白细胞介素;
I
O
= -18mA
V
CC
= 3.0V; V
I
= V
IH
或V
白细胞介素;
I
O
= ?? 24毫安
V
CC
= 2.7V; V
I
= V
IH
或V
IL
; I
O
= 12毫安
V
OL
低电平输出电压
V
CC
= 3.0V; V
I
= V
IH
或V
IL
; I
O
= 100A
V
CC
= 3.0V; V
I
= V
IH
或V
白细胞介素;
I
O
= 24毫安
I
I
I
OZ
I
关闭
I
CC
I
CC
I
BHL
I
BHH
I
BHLO
I
BHHO
输入漏电流
三态输出断态电流
断电漏电电源
静态电源电流
额外的静态电源电流
每个输入引脚
bushold维持低
当前
2, 3, 4
bushold维持高
当前
2, 3, 4
Bushold低过载电流2
, 3, 5
Bushold高过载电流2
, 3, 5
V
CC
= 3 6V; V
I
= 5 5V或GND
3.6V;
5.5V
V
CC
= 3.6V; V
I
= V
IH
或V
IL
; V
O
= 5.5V或GND
V
CC
= 0.0V; V
I
或V
O
= 5.5V
V
CC
= 3.6V; V
I
= V
CC
或GND ;我
O
= 0
V
CC
= 2.7V至3.6V ; V
I
= V
CC
-0.6V ;我
O
= 0
V
CC
= 3.0V; V
I
=0.8V
V
CC
= 3.0V; V
I
=2.0V
V
CC
= 3.6V
V
CC
= 3.6V
75
–75
500
–500
"0.1
"0
1
0.1
0.1
0.1
5
–
–
–
–
GND
V
CC
*0.5
V
CC
*0.2
V
CC
*0.6
V
CC
*0.8
0.40
0.20
0.55
"5
"5
"10
10
500
–
–
–
–
A
A
A
A
A
A
A
A
A
V
V
CC
V
V
CC
2.0
GND
V
0.8
典型值
1
最大
V
单位
V
IL
注意事项:
1.所有典型值是在V
CC
= 3.3V和T
AMB
= 25°C.
2.有效期只有bushold部分( LVCH -A )的数据输入。
3.有关数据输入只,控制输入没有bushold电路
4.指定的维持电流在输入的数据不具有bushold电路。
5.在数据输入指定的过驱动电流强制输入到相反的逻辑状态的输入数据。
6.对于bushold部分, bushold电路被关断时, V
I
超过V
CC
允许5.5V的输入端。
1998年5月20日
5
74LVC244A ; 74LVCH244A
八路缓冲器/线路驱动器;三态
牧师06 - 2009年8月13日
产品数据表
1.概述
该74LVC244A ; 74LVCH244A是一个八进制非反相缓冲器/线路具有三态驱动器
输出。三态输出由输出使能控制输入图10E和2OE 。
在NOE A HIGH导致输出呈高阻抗OFF状态。
在所有输入施密特触发器动作使电路的输入速度较慢的上升高度宽容
时间和下降时间。
输入可驱动无论从3.3 V或5.0 V设备。三态运行,输出可
处理5 V.这些特性允许使用这些设备作为翻译在混合
3.3 V和5 V环境。
对输入数据的74LVCH244A总线保持省去了外部上拉
电阻持有未使用的输入。
2.特点
I
I
I
I
I
I
I
I
I
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 V至3.6 V
CMOS低功耗
直接接口与TTL电平
输入接收电压高达5.5 V
高阻抗当V
CC
= 0 V
所有数据输入总线保持( 74LVCH244A只)
符合JEDEC标准没有。 8-1A
ESD保护:
N
HBM JESD22- A114E超过2000伏
N
MM JESD22 - A115 - A超过200 V
I
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C
恩智浦半导体
74LVC244A ; 74LVCH244A
八路缓冲器/线路驱动器;三态
5.管脚信息
5.1钢钉
74LVC244A
74LVCH244A
1OE
2
3
4
5
6
7
8
9
GND 10
2A3 11
GND
(1)
1
1A0
2Y0
1号航站楼
索引区
74LVC244A
74LVCH244A
1OE
1A0
2Y0
1A1
2Y1
1A2
2Y2
1A3
2Y3
1
2
3
4
5
6
7
8
9
20 V
CC
19 2OE
18 1Y0
17 2A0
16 1Y1
15 2A1
14 1Y2
13 2A2
12 1Y3
11 2A3
001aad113
20 V
CC
19
2OE
18
1Y0
17
2A0
16
1Y1
15
2A1
14
1Y2
13
2A2
12
1Y3
1A1
2Y1
1A2
2Y2
1A3
2Y3
GND 10
001aad114
透明的顶视图
(1)模具基体是利用连接到该垫
导电芯片粘接材料。它不能被用作一个
电源引脚或输入。
图4 。
引脚CON组fi guration为SO20和( T) SSOP20
图5 。
引脚CON组fi guration的DHVQFN20和
DHXQFN20U
5.2引脚说明
表2中。
符号
10E, 2OE
1A0, 1A1, 1A2, 1A3
2Y0, 2Y1, 2Y2, 2Y3
GND
2A0, 2A1, 2A2, 2A3
1Y0, 1Y1, 1Y2, 1Y3,
V
CC
引脚说明
针
1, 19
2, 4, 6, 8
3, 5, 7, 9
10
描述
输出使能输入(低电平有效)
数据输入
数据输出
接地( 0 V )
17 ,15, 13 , 11的数据输入
18 ,16, 14 , 12的数据输出
20
电源电压
74LVC_LVCH244A_6
NXP B.V. 2009保留所有权利。
产品数据表
牧师06 - 2009年8月13日
4 18
恩智浦半导体
74LVC244A ; 74LVCH244A
八路缓冲器/线路驱动器;三态
6.功能描述
表3中。
控制
诺埃
L
L
H
[1]
功能表
[1]
输入
为NaN
L
H
X
产量
NYN
L
H
Z
H =高电压电平; L =低电压电平; X =不关心; Z =高阻关断状态。
7.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
I
O
I
CC
I
GND
T
英镑
P
合计
[1]
[2]
[3]
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
输出电流
电源电流
地电流
储存温度
总功耗
条件
V
I
& LT ; 0 V
[1]
民
0.5
50
0.5
-
[2]
[2]
最大
+6.5
-
+6.5
±50
V
CC
+ 0.5
+6.5
±50
100
-
+150
500
单位
V
mA
V
mA
V
V
mA
mA
mA
°C
mW
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
输出高或低
输出三态
V
O
= 0 V到V
CC
0.5
0.5
-
-
100
65
T
AMB
=
40 °C
+125
°C
[3]
-
如果输入电流额定值观察到的最小输入电压额定值可能会超过。
如果输出电流额定值是所观察到的输出电压额定值可能被超过。
对于SO20封装: 70以上
°C
8毫瓦/ K线性降额。
对于(T )采用SSOP20封装: 60岁以上
°C
5.5毫瓦/ K线性降额。
对于DHVQFN20和DHXQFN20U包: 60岁以上
°C
4.5毫瓦/ K线性降额。
74LVC_LVCH244A_6
NXP B.V. 2009保留所有权利。
产品数据表
牧师06 - 2009年8月13日
5 18
飞利浦半导体
产品speci fi cation
与5 V宽容八路缓冲器/线路驱动器
输入/输出(三态)
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
直接接口与TTL电平
输入接收电压高达5.5 V
高阻抗当V
CC
= 0 V
Bushold上的所有数据输入( 74LVCH244A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
描述
74LVC244A;
74LVCH244A
该74LVC244A / 74LVCH244A是一种高性能,
低功率,低电压,硅栅CMOS器件,优于
最先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。在
3 ,工作状态,输出可处理5 V.这些功能
允许在混合使用这些设备作为翻译
3.3和5 V环境。
该74LVC244A / 74LVCH244A是一个八进制非反相
缓冲/线路驱动器,具有三态输出。三态输出
由输出控制使能输入图10E和2OE 。
在NOE A HIGH导致输出假设
高阻关断状态。施密特触发器动作在所有
输入使得电路的输入速度较慢的上升高度宽容
时间和下降时间。
在244在功能上等同于240 ,但240具有
反相输出。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
C
I
C
PD
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
参数
传播延迟1AN到1Yn , 2AN到2Yn
输入电容
每个缓冲区的功率耗散电容
V
CC
= 3.3 V ;注1和2
条件
C
L
= 50 pF的; V
CC
= 3.3 V
典型
2.8
4.0
10
ns
pF
pF
单位
2003年10月30
2
74LVC244A ; 74LVCH244A
八路缓冲器/线路驱动器;三态
启8 - 2013年6月26日
产品数据表
1.概述
该74LVC244A ; 74LVCH244A是一个八进制非反相缓冲器/线路具有三态驱动器
输出。三态输出由输出使能控制输入图10E和2OE 。
在NOE A HIGH导致输出呈高阻抗OFF状态。
在所有输入施密特触发器动作使电路的输入速度较慢的上升高度宽容
时间和下降时间。
输入可驱动无论从3.3 V或5.0 V设备。三态运行,输出可
处理5 V.这些特性允许使用这些设备作为翻译在混合
3.3 V和5 V环境。
对输入数据的74LVCH244A总线保持省去了外部上拉
电阻持有未使用的输入。
2.特点和好处科幻TS
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 V至3.6 V
CMOS低功耗
直接接口与TTL电平
输入接收电压高达5.5 V
高阻抗当V
CC
= 0 V
所有数据输入总线保持( 74LVCH244A只)
符合JEDEC标准:
JESD8-7A ( 1.65 V至1.95 V)
JESD8-5A ( 2.3 V至2.7 V )
JESD8 -C / JESD36 ( 2.7 V至3.6 V )
ESD保护:
HBM JESD22- A114F超过2000伏
MM JESD22- A115B超过200 V
CDM JESD22- C101E超过1000 V
从指定的
40 C
+85
C
和
40 C
+125
C
恩智浦半导体
74LVC244A ; 74LVCH244A
八路缓冲器/线路驱动器;三态
6.功能描述
表3中。
控制
诺埃
L
L
H
[1]
功能表
[1]
输入
为NaN
L
H
X
产量
NYN
L
H
Z
H =高电压电平; L =低电压电平; X =不关心; Z =高阻关断状态。
7.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
I
O
I
CC
I
GND
T
英镑
P
合计
[1]
[2]
[3]
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
输出电流
电源电流
地电流
储存温度
总功耗
条件
V
I
& LT ; 0 V
[1]
民
0.5
50
0.5
-
[2]
[2]
最大
+6.5
-
+6.5
50
V
CC
+ 0.5
+6.5
50
100
-
+150
500
单位
V
mA
V
mA
V
V
mA
mA
mA
C
mW
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
输出高或低
输出三态
V
O
= 0 V到V
CC
0.5
0.5
-
-
100
65
T
AMB
=
40 C
+125
C
[3]
-
如果输入电流额定值观察到的最小输入电压额定值可能会超过。
如果输出电流额定值是所观察到的输出电压额定值可能被超过。
对于SO20封装: 70以上
C
8毫瓦/ K线性降额。
对于(T )采用SSOP20封装: 60岁以上
C
5.5毫瓦/ K线性降额。
对于DHVQFN20和DHXQFN20包: 60岁以上
C
4.5毫瓦/ K线性降额。
74LVC_LVCH244A
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2013年保留所有权利。
产品数据表
启8 - 2013年6月26日
5 19