飞利浦半导体
产品speci fi cation
与5 V容限双缓冲/线路驱动器
输入/输出;反转;三态
特点
宽电源电压范围从1.65至5.5 V
5 V容限输入/输出5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
- JESD8-7 ( 1.65 1.95 V)
- JESD8-5 ( 2.3 2.7 V )
- JESD8B / JESD36 (2.7 3.6 V ) 。
±24
mA输出驱动(V
CC
= 3.0 V)
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
参数
条件
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
V
CC
= 5.0 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲器的输出功率耗散电容启用;注1和2
输出禁用;注1和2
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总开关量输出;
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和。
2.条件为V
I
= GND到V
CC
.
描述
74LVC2G240
该74LVC2G240是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。这
特征允许使用这些设备作为一个翻译
混合3.3和5 V环境。
此设备是针对局部断电完全指定
使用我的应用
关闭
。在我
关闭
电路关闭输出,
防止损坏回流电流通过
设备时,电源断开。
该74LVC2G240是一个双缓冲器/线路驱动器
三态输出。 3态输出的控制
输出使能输入图10E和2OE 。在较高的水平
销NOE会导致输出呈高阻抗
OFF状态。在所有输入施密特触发器动作,使
电路的输入速度较慢的上升和下降时间非常宽容。
典型
4.1
2.6
3.0
2.5
2.0
2
18
5
ns
ns
ns
ns
ns
单位
传播延迟nA的输入输出NY V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
pF
pF
pF
2003年03月11
2
飞利浦半导体
产品speci fi cation
与5 V容限双缓冲/线路驱动器
输入/输出;反转;三态
推荐工作条件
符号
V
CC
V
I
V
O
参数
电源电压
输入电压
输出电压
条件
0
V
CC
= 1.65 5.5 V ;使能模式0
V
CC
= 1.65 5.5 V ;禁止模式0
V
CC
= 0 V ;掉电模式
T
AMB
t
r
, t
f
工作环境温度
输入上升和下降时间
V
CC
= 1.65 2.7 V
V
CC
= 2.7 5.5 V
0
40
0
0
分钟。
1.65
74LVC2G240
马克斯。
5.5
5.5
V
CC
5.5
5.5
+125
20
10
V
V
V
V
V
单位
°C
NS / V
NS / V
极限值
按照绝对最大额定值系统( IEC 60134 ) ;电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入二极管电流
输入电压
输出二极管电流
输出电压
V
I
& LT ; 0
注1
V
O
& GT ; V
CC
或V
O
& LT ; 0
使能模式;注1和2
关闭模式;注1和2
I
O
I
CC
, I
GND
T
英镑
P
D
笔记
1.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
2.当V
CC
= 0 V(掉电模式)时,输出电压可以是5.5 V,在正常的操作。
3.以上110
°C
P的值
D
减额线性8毫瓦/ K 。
输出源或灌电流
V
CC
或GND电流
储存温度
功耗
T
AMB
=
40
+125
°C;
注3
V
O
= 0至V
CC
条件
0.5
0.5
0.5
65
分钟。
0.5
马克斯。
+6.5
50
+6.5
±50
+6.5
+6.5
±50
±100
+150
300
V
mA
V
mA
V
V
mA
mA
°C
mW
单位
V
CC
+ 0.5 V
掉电模式;注1和2
0.5
2003年03月11
5
74LVC2G240
双反相缓冲器/线路驱动器;三态
牧师04 - 2008年2月29日
产品数据表
1.概述
该74LVC2G240与3态输出的双反相缓冲器/线路驱动器。三态
输出由输出控制使能输入图10E和2OE 。在较高的水平
销NOE使输出呈现高阻关断状态。施密特触发器
在所有输入动作使电路包容度很高的输入速度较慢的上升和下降时间。
输入可驱动无论从3.3 V或5 V设备。此功能允许使用的
74LVC2G240在混合3.3 V和5 V环境中的翻译。
它是完全特定网络版使用我的部分断电应用
关闭
。在我
关闭
电路
禁止输出,防止损坏背溢流电流通过设备时,它是
断电。
2.特点
I
I
I
I
宽电源电压范围从1.65 V至5.5 V
5 V容限输入/输出5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
N
JESD8-7 ( 1.65 V至1.95 V)
N
JESD8-5 ( 2.3 V至2.7 V )
N
JESD8 -B / JESD36 ( 2.7 V至3.6 V )
ESD保护:
N
HBM JESD22- A114E超过2000伏
N
MM JESD22 - A115 - A超过200 V
±24
mA输出驱动(V
CC
= 3.0 V)
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
多种封装选择
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C
I
I
I
I
I
I
I
I
恩智浦半导体
74LVC2G240
双反相缓冲器/线路驱动器;三态
3.订购信息
表1中。
订购信息
包
温度范围名称
74LVC2G240DP
74LVC2G240DC
74LVC2G240GT
74LVC2G240GM
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
TSSOP8
VSSOP8
XSON8
XQFN8U
描述
塑料薄小外形封装; 8线索;
体宽3毫米;引线长度0.5毫米
VERSION
SOT505-2
类型编号
塑料非常薄小外形封装; 8线索; SOT765-1
体宽2.3毫米
塑料非常薄小外形封装;没有线索; SOT833-1
8终端;体1
×
1.95
×
0.5 mm
塑料极薄四在佛罗里达州包;没有线索;
8终端; UTLP基础;机身1.6
×
1.6
×
0.5 mm
SOT902-1
4.标记
表2中。
标记代码
标识代码
V240
V40
V40
V40
类型编号
74LVC2G240DP
74LVC2G240DC
74LVC2G240GT
74LVC2G240GM
5.功能图
EN
1OE
1A
2OE
2A
2Y
1Y
EN
001aah782
001aah783
图1 。
逻辑符号
图2 。
IEC逻辑符号
74LVC2G240_4
NXP B.V. 2008保留所有权利。
产品数据表
牧师04 - 2008年2月29日
2 16
恩智浦半导体
74LVC2G240
双反相缓冲器/线路驱动器;三态
6.管脚信息
6.1钢钉
74LVC2G240
1OE
1A
2Y
GND
1
2
3
4
001aaf075
8
7
6
5
V
CC
2OE
1Y
2A
图3 。
引脚CON组fi guration SOT505-2 ( TSSOP8 )和SOT765-1 ( VSSOP8 )
74LVC2G240
74LVC2G240
1OE
1
8
V
CC
1号航站楼
索引区
2OE
1
V
CC
8
7
1OE
1A
2
7
2OE
1Y
2
6
1A
2Y
3
6
1Y
2A
3
4
5
2Y
GND
GND
4
5
2A
001aaf077
001aaf076
透明的顶视图
透明的顶视图
图4 。
引脚CON组fi guration SOT833-1 ( XSON8 )
图5 。
引脚CON组fi guration SOT902-1 ( XQFN8U )
6.2引脚说明
表3中。
符号
引脚说明
针
SOT505-2 , SOT765-1 , SOT902-1
SOT833-1
1OE
1A
2Y
GND
2A
1Y
2OE
V
CC
1
2
3
4
5
6
7
8
7
6
5
4
3
2
1
8
输出使能输入图10E (低电平有效)
数据输入
数据输出
接地( 0 V )
数据输入
数据输出
输出使能输入2OE (低电平有效)
电源电压
描述
74LVC2G240_4
NXP B.V. 2008保留所有权利。
产品数据表
牧师04 - 2008年2月29日
3 16
恩智浦半导体
74LVC2G240
双反相缓冲器/线路驱动器;三态
7.功能描述
表4 。
输入
诺埃
L
L
H
[1]
功能表
[1]
产量
nA
L
H
X
nY
H
L
Z
H =高电压电平; L =低电压电平; X =不关心; Z =高阻关断状态。
8.极限值
表5 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
使能模式
禁止模式
掉电模式
I
O
I
CC
I
GND
T
英镑
P
合计
[1]
[2]
[3]
[1]
[1]
[1][2]
条件
V
I
& LT ; 0 V
[1]
民
0.5
50
0.5
-
0.5
0.5
0.5
-
-
100
65
最大
+6.5
-
+6.5
±50
V
CC
+ 0.5
+6.5
+6.5
±50
100
-
+150
300
单位
V
mA
V
mA
V
V
V
mA
mA
mA
°C
mW
输出电流
电源电流
地电流
储存温度
总功耗
V
O
= 0 V到V
CC
T
AMB
=
40 °C
+125
°C
[3]
-
如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
当V
CC
= 0 V(掉电模式)时,输出电压可以是5.5 V,在正常的操作。
对于TSSOP8封装: 55以上
°C
P的值
合计
减额线性为2.5毫瓦/ K 。
对于VSSOP8包: 110以上
°C
P的值
合计
减额线性为8.0毫瓦/ K 。
对于XSON8和XQFN8U包: 45以上
°C
P的值
合计
减额线性为2.4毫瓦/ K 。
74LVC2G240_4
NXP B.V. 2008保留所有权利。
产品数据表
牧师04 - 2008年2月29日
4 16
飞利浦半导体
产品speci fi cation
与5 V容限双缓冲/线路驱动器
输入/输出;反转;三态
特点
宽电源电压范围从1.65至5.5 V
5 V容限输入/输出5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
- JESD8-7 ( 1.65 1.95 V)
- JESD8-5 ( 2.3 2.7 V )
- JESD8B / JESD36 (2.7 3.6 V ) 。
±24
mA输出驱动(V
CC
= 3.0 V)
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
参数
条件
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
V
CC
= 5.0 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲器的输出功率耗散电容启用;注1和2
输出禁用;注1和2
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总开关量输出;
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和。
2.条件为V
I
= GND到V
CC
.
描述
74LVC2G240
该74LVC2G240是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。这
特征允许使用这些设备作为一个翻译
混合3.3和5 V环境。
此设备是针对局部断电完全指定
使用我的应用
关闭
。在我
关闭
电路关闭输出,
防止损坏回流电流通过
设备时,电源断开。
该74LVC2G240是一个双缓冲器/线路驱动器
三态输出。 3态输出的控制
输出使能输入图10E和2OE 。在较高的水平
销NOE会导致输出呈高阻抗
OFF状态。在所有输入施密特触发器动作,使
电路的输入速度较慢的上升和下降时间非常宽容。
典型
4.1
2.6
3.0
2.5
2.0
2
18
5
ns
ns
ns
ns
ns
单位
传播延迟nA的输入输出NY V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
pF
pF
pF
2003年03月11
2
飞利浦半导体
产品speci fi cation
与5 V容限双缓冲/线路驱动器
输入/输出;反转;三态
推荐工作条件
符号
V
CC
V
I
V
O
参数
电源电压
输入电压
输出电压
条件
0
V
CC
= 1.65 5.5 V ;使能模式0
V
CC
= 1.65 5.5 V ;禁止模式0
V
CC
= 0 V ;掉电模式
T
AMB
t
r
, t
f
工作环境温度
输入上升和下降时间
V
CC
= 1.65 2.7 V
V
CC
= 2.7 5.5 V
0
40
0
0
分钟。
1.65
74LVC2G240
马克斯。
5.5
5.5
V
CC
5.5
5.5
+125
20
10
V
V
V
V
V
单位
°C
NS / V
NS / V
极限值
按照绝对最大额定值系统( IEC 60134 ) ;电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入二极管电流
输入电压
输出二极管电流
输出电压
V
I
& LT ; 0
注1
V
O
& GT ; V
CC
或V
O
& LT ; 0
使能模式;注1和2
关闭模式;注1和2
I
O
I
CC
, I
GND
T
英镑
P
D
笔记
1.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
2.当V
CC
= 0 V(掉电模式)时,输出电压可以是5.5 V,在正常的操作。
3.以上110
°C
P的值
D
减额线性8毫瓦/ K 。
输出源或灌电流
V
CC
或GND电流
储存温度
功耗
T
AMB
=
40
+125
°C;
注3
V
O
= 0至V
CC
条件
0.5
0.5
0.5
65
分钟。
0.5
马克斯。
+6.5
50
+6.5
±50
+6.5
+6.5
±50
±100
+150
300
V
mA
V
mA
V
V
mA
mA
°C
mW
单位
V
CC
+ 0.5 V
掉电模式;注1和2
0.5
2003年03月11
5
飞利浦半导体
产品speci fi cation
与5 V容限双缓冲/线路驱动器
输入/输出;反转;三态
特点
宽电源电压范围从1.65至5.5 V
5 V容限输入/输出5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
- JESD8-7 ( 1.65 1.95 V)
- JESD8-5 ( 2.3 2.7 V )
- JESD8B / JESD36 (2.7 3.6 V ) 。
±24
mA输出驱动(V
CC
= 3.0 V)
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
参数
条件
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
V
CC
= 5.0 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲器的输出功率耗散电容启用;注1和2
输出禁用;注1和2
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总开关量输出;
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和。
2.条件为V
I
= GND到V
CC
.
描述
74LVC2G240
该74LVC2G240是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。这
特征允许使用这些设备作为一个翻译
混合3.3和5 V环境。
此设备是针对局部断电完全指定
使用我的应用
关闭
。在我
关闭
电路关闭输出,
防止损坏回流电流通过
设备时,电源断开。
该74LVC2G240是一个双缓冲器/线路驱动器
三态输出。 3态输出的控制
输出使能输入图10E和2OE 。在较高的水平
销NOE会导致输出呈高阻抗
OFF状态。在所有输入施密特触发器动作,使
电路的输入速度较慢的上升和下降时间非常宽容。
典型
4.1
2.6
3.0
2.5
2.0
2
18
5
ns
ns
ns
ns
ns
单位
传播延迟nA的输入输出NY V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
pF
pF
pF
2003年03月11
2
飞利浦半导体
产品speci fi cation
与5 V容限双缓冲/线路驱动器
输入/输出;反转;三态
推荐工作条件
符号
V
CC
V
I
V
O
参数
电源电压
输入电压
输出电压
条件
0
V
CC
= 1.65 5.5 V ;使能模式0
V
CC
= 1.65 5.5 V ;禁止模式0
V
CC
= 0 V ;掉电模式
T
AMB
t
r
, t
f
工作环境温度
输入上升和下降时间
V
CC
= 1.65 2.7 V
V
CC
= 2.7 5.5 V
0
40
0
0
分钟。
1.65
74LVC2G240
马克斯。
5.5
5.5
V
CC
5.5
5.5
+125
20
10
V
V
V
V
V
单位
°C
NS / V
NS / V
极限值
按照绝对最大额定值系统( IEC 60134 ) ;电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入二极管电流
输入电压
输出二极管电流
输出电压
V
I
& LT ; 0
注1
V
O
& GT ; V
CC
或V
O
& LT ; 0
使能模式;注1和2
关闭模式;注1和2
I
O
I
CC
, I
GND
T
英镑
P
D
笔记
1.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
2.当V
CC
= 0 V(掉电模式)时,输出电压可以是5.5 V,在正常的操作。
3.以上110
°C
P的值
D
减额线性8毫瓦/ K 。
输出源或灌电流
V
CC
或GND电流
储存温度
功耗
T
AMB
=
40
+125
°C;
注3
V
O
= 0至V
CC
条件
0.5
0.5
0.5
65
分钟。
0.5
马克斯。
+6.5
50
+6.5
±50
+6.5
+6.5
±50
±100
+150
300
V
mA
V
mA
V
V
mA
mA
°C
mW
单位
V
CC
+ 0.5 V
掉电模式;注1和2
0.5
2003年03月11
5
飞利浦半导体
产品speci fi cation
与5 V容限双缓冲/线路驱动器
输入/输出;反转;三态
特点
宽电源电压范围从1.65至5.5 V
5 V容限输入/输出5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
- JESD8-7 ( 1.65 1.95 V)
- JESD8-5 ( 2.3 2.7 V )
- JESD8B / JESD36 (2.7 3.6 V ) 。
±24
mA输出驱动(V
CC
= 3.0 V)
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
参数
条件
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
V
CC
= 5.0 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲器的输出功率耗散电容启用;注1和2
输出禁用;注1和2
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总开关量输出;
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和。
2.条件为V
I
= GND到V
CC
.
描述
74LVC2G240
该74LVC2G240是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。这
特征允许使用这些设备作为一个翻译
混合3.3和5 V环境。
此设备是针对局部断电完全指定
使用我的应用
关闭
。在我
关闭
电路关闭输出,
防止损坏回流电流通过
设备时,电源断开。
该74LVC2G240是一个双缓冲器/线路驱动器
三态输出。 3态输出的控制
输出使能输入图10E和2OE 。在较高的水平
销NOE会导致输出呈高阻抗
OFF状态。在所有输入施密特触发器动作,使
电路的输入速度较慢的上升和下降时间非常宽容。
典型
4.1
2.6
3.0
2.5
2.0
2
18
5
ns
ns
ns
ns
ns
单位
传播延迟nA的输入输出NY V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
pF
pF
pF
2003年03月11
2
飞利浦半导体
产品speci fi cation
与5 V容限双缓冲/线路驱动器
输入/输出;反转;三态
推荐工作条件
符号
V
CC
V
I
V
O
参数
电源电压
输入电压
输出电压
条件
0
V
CC
= 1.65 5.5 V ;使能模式0
V
CC
= 1.65 5.5 V ;禁止模式0
V
CC
= 0 V ;掉电模式
T
AMB
t
r
, t
f
工作环境温度
输入上升和下降时间
V
CC
= 1.65 2.7 V
V
CC
= 2.7 5.5 V
0
40
0
0
分钟。
1.65
74LVC2G240
马克斯。
5.5
5.5
V
CC
5.5
5.5
+125
20
10
V
V
V
V
V
单位
°C
NS / V
NS / V
极限值
按照绝对最大额定值系统( IEC 60134 ) ;电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
参数
电源电压
输入二极管电流
输入电压
输出二极管电流
输出电压
V
I
& LT ; 0
注1
V
O
& GT ; V
CC
或V
O
& LT ; 0
使能模式;注1和2
关闭模式;注1和2
I
O
I
CC
, I
GND
T
英镑
P
D
笔记
1.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
2.当V
CC
= 0 V(掉电模式)时,输出电压可以是5.5 V,在正常的操作。
3.以上110
°C
P的值
D
减额线性8毫瓦/ K 。
输出源或灌电流
V
CC
或GND电流
储存温度
功耗
T
AMB
=
40
+125
°C;
注3
V
O
= 0至V
CC
条件
0.5
0.5
0.5
65
分钟。
0.5
马克斯。
+6.5
50
+6.5
±50
+6.5
+6.5
±50
±100
+150
300
V
mA
V
mA
V
V
mA
mA
°C
mW
单位
V
CC
+ 0.5 V
掉电模式;注1和2
0.5
2003年03月11
5