74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
启10 - 2011年12月2日
产品数据表
1.概述
该74LVC1G74是一个正边沿触发的D型佛罗里达州的ip-佛罗里达州运与个别数据(D)
输入时钟(CP)的输入,设定(SD)和复位(RD )输入,以及互补的Q和Q
输出。
这个装置是用我的部分断电应用完全指定
关闭
。在我
关闭
电路禁止输出,防止损坏背溢流电流通过器件
当它被断电。
置位和复位是低电平有效的异步输入的独立运作
时钟输入。对输入的数据信息传送到Q输出端上的
低到高的时钟脉冲的过渡。在D输入必须是稳定的一个建立时间
之前的预测操作低到高的时钟跳变。
在所有输入施密特触发器动作使电路包容度很高的输入速度较慢的上升和
下降时间。
2.特点和好处科幻TS
宽电源电压范围从1.65 V至5.5 V
5 V容限输入为5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
JESD8-7 ( 1.65 V至1.95 V)
JESD8-5 ( 2.3 V至2.7 V )
JESD8 -B / JESD36 ( 2.7 V至3.6 V )
ESD保护:
HBM JESD22- A114F超过2000伏
MM JESD22 - A115 - A超过200 V
24
mA输出驱动(V
CC
= 3.0 V)
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
多种封装选择
从指定的
40 C
+85
C
和
40 C
+125
C
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
3.订购信息
表1中。
订购信息
包
温度范围名称
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GF
74LVC1G74GD
74LVC1G74GM
74LVC1G74GN
74LVC1G74GS
40 C
+125
C
40 C
+125
C
40 C
+125
C
40 C
+125
C
40 C
+125
C
40 C
+125
C
40 C
+125
C
40 C
+125
C
TSSOP8
VSSOP8
XSON8
XSON8
描述
塑料薄小外形封装; 8线索;体
宽3毫米;引线长度0.5毫米
塑料非常薄小外形封装; 8线索;
体宽2.3毫米
VERSION
SOT505-2
SOT765-1
类型编号
塑料非常薄小外形封装;没有线索; 8 SOT833-1
接线端子;体1
1.95
0.5 mm
非常薄小外形封装;没有线索;
8终端;体1.35
1
0.5 mm
SOT1089
SOT996-2
SOT902-1
SOT1116
SOT1203
XSON8U塑料非常薄小外形封装;没有线索;
8终端; UTLP基础;体3
2
0.5 mm
XQFN8U塑料超薄四方扁平封装;没有线索;
8终端; UTLP基础;机身1.6
1.6
0.5 mm
XSON8
XSON8
非常薄小外形封装;没有线索;
8终端;机身1.2
1.0
0.35 mm
非常薄小外形封装;没有线索;
8终端;体1.35
1.0
0.35 mm
4.标记
表2中。
标记代码
标识代码
[1]
V74
V74
V74
Y4
V74
V74
Y4
Y4
类型编号
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GF
74LVC1G74GD
74LVC1G74GM
74LVC1G74GN
74LVC1G74GS
[1]
销1指示符位于该装置的左下角,下面的标记代码。
74LVC1G74
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
产品数据表
启10 - 2011年12月2日
2 25
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
5.功能图
SD
D
CP
SD
D
CP
FF
Q
RD
RD
001aah757
001aah758
Q
Q
S
Q
C1
1D
R
图1 。
逻辑符号
图2 。
IEC逻辑符号
Q
C
C
C
C
D
C
RD
C
C
Q
C
SD
mna421
CP
C
C
图3 。
逻辑图
74LVC1G74
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
产品数据表
启10 - 2011年12月2日
3 25
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
6.管脚信息
6.1钢钉
74LVC1G74
CP
1
8
V
CC
D
2
7
SD
74LVC1G74
CP
D
Q
GND
1
2
3
4
001aab659
8
7
6
5
V
CC
SD
RD
Q
Q
3
6
RD
GND
4
5
Q
001aab658
透明的顶视图
图4 。
引脚配置SOT505-2和SOT765-1
图5 。
引脚配置SOT833-1 , SOT1089 ,
SOT1116和SOT1203
74LVC1G74
1号航站楼
索引区
SD
1
V
CC
8
7
CP
CP
D
Q
GND
1
2
8
7
V
CC
RD
SD
RD
Q
Q
3
4
5
Q
2
6
D
74LVC1G74
3
4
6
5
GND
001aaf641
001aah948
透明的顶视图
透明的顶视图
图6 。
引脚配置SOT996-2
图7 。
引脚配置SOT902-1
74LVC1G74
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
产品数据表
启10 - 2011年12月2日
4 25
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
6.2引脚说明
表3中。
符号
引脚说明
针
SOT505-2 , SOT765-1 , SOT833-1 , SOT1089 , SOT902-1
SOT996-2 , SOT1116和SOT1203
CP
D
Q
GND
Q
RD
SD
V
CC
1
2
3
4
5
6
7
8
7
6
5
4
3
2
1
8
时钟输入端(低到高,边沿触发的)
数据输入
互补输出
接地( 0 V )
真正的输出
异步复位,直接输入(低电平有效)
异步设置,直接输入(低电平有效)
电源电压
描述
7.功能描述
表4 。
输入
SD
L
H
L
[1]
异步操作功能表
[1]
产量
RD
H
L
L
CP
X
X
X
D
X
X
X
Q
H
L
H
Q
L
H
H
H =高电压电平;
L =低电压电平;
X =不在乎。
表5 。
输入
SD
H
H
[1]
同步操作功能表
[1]
产量
RD
H
H
CP
D
L
H
Q
n+1
L
H
Q
n+1
H
L
H =高电压电平;
L =低电压电平;
=低到高CP的过渡;
Q
n+1
=下一个低到高CP转型后的状态。
74LVC1G74
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
产品数据表
启10 - 2011年12月2日
5 25
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
启9 - 2010年8月5日
产品数据表
1.概述
该74LVC1G74是一个正边沿触发的D型佛罗里达州的ip-佛罗里达州运与个别数据(D)
输入时钟(CP)的输入,设定(SD)和复位(RD )输入,以及互补的Q和Q
输出。
这个装置是用我的部分断电应用完全指定
关闭
。在我
关闭
电路禁止输出,防止损坏背溢流电流通过器件
当它被断电。
置位和复位是低电平有效的异步输入的独立运作
时钟输入。对输入的数据信息传送到Q输出端上的
低到高的时钟脉冲的过渡。在D输入必须是稳定的一个建立时间
之前的预测操作低到高的时钟跳变。
在所有输入施密特触发器动作使电路包容度很高的输入速度较慢的上升和
下降时间。
2.特点和好处科幻TS
宽电源电压范围从1.65 V至5.5 V
5 V容限输入为5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
JESD8-7 ( 1.65 V至1.95 V)
JESD8-5 ( 2.3 V至2.7 V )
JESD8 -B / JESD36 ( 2.7 V至3.6 V )
ESD保护:
HBM JESD22- A114F超过2000伏
MM JESD22 - A115 - A超过200 V
±24
mA输出驱动(V
CC
= 3.0 V)
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
多种封装选择
从指定的
40 °C
+85
°C
和
40 °C
+125
°C
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
3.订购信息
表1中。
订购信息
包
温度范围名称
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GF
74LVC1G74GD
74LVC1G74GM
74LVC1G74GN
74LVC1G74GS
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
TSSOP8
VSSOP8
XSON8
XSON8
描述
塑料薄小外形封装; 8线索;体
宽3毫米;引线长度0.5毫米
塑料非常薄小外形封装; 8线索;
体宽2.3毫米
VERSION
SOT505-2
SOT765-1
类型编号
塑料非常薄小外形封装;没有线索; 8 SOT833-1
接线端子;体1
×
1.95
×
0.5 mm
非常薄小外形封装;没有线索;
8终端;体1.35
×
1
×
0.5 mm
SOT1089
SOT996-2
SOT902-1
SOT1116
SOT1203
XSON8U塑料非常薄小外形封装;没有线索;
8终端; UTLP基础;体3
×
2
×
0.5 mm
XQFN8U塑料超薄四方扁平封装;没有线索;
8终端; UTLP基础;机身1.6
×
1.6
×
0.5 mm
XSON8
XSON8
非常薄小外形封装;没有线索;
8终端;机身1.2
×
1.0
×
0.35 mm
非常薄小外形封装;没有线索;
8终端;体1.35
×
1.0
×
0.35 mm
4.标记
表2中。
标记代码
标识代码
[1]
V74
V74
V74
Y4
V74
V74
Y4
Y4
类型编号
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GF
74LVC1G74GD
74LVC1G74GM
74LVC1G74GN
74LVC1G74GS
[1]
销1指示符位于该装置的左下角,下面的标记代码。
74LVC1G74
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
启9 - 2010年8月5日
2 25
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
5.功能图
SD
D
CP
SD
D
CP
FF
Q
RD
RD
001aah757
Q
Q
S
Q
C1
1D
R
001aah758
图1 。
逻辑符号
图2 。
IEC逻辑符号
Q
C
C
C
C
D
C
RD
C
C
Q
C
SD
mna421
CP
C
C
图3 。
逻辑图
74LVC1G74
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
启9 - 2010年8月5日
3 25
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
6.管脚信息
6.1钢钉
74LVC1G74
CP
1
8
V
CC
D
2
7
SD
74LVC1G74
CP
D
Q
GND
1
2
3
4
001aab659
8
7
6
5
V
CC
SD
RD
Q
Q
3
6
RD
GND
4
5
Q
001aab658
透明的顶视图
图4 。
引脚配置SOT505-2和SOT765-1
图5 。
引脚配置SOT833-1 , SOT1089 ,
SOT1116和SOT1203
74LVC1G74
1号航站楼
索引区
SD
1
V
CC
8
7
CP
CP
D
Q
GND
1
2
8
7
V
CC
RD
SD
RD
Q
Q
3
4
5
Q
2
6
D
74LVC1G74
3
4
6
5
GND
001aaf641
001aah948
透明的顶视图
透明的顶视图
图6 。
引脚配置SOT996-2
图7 。
引脚配置SOT902-1
74LVC1G74
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
启9 - 2010年8月5日
4 25
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
6.2引脚说明
表3中。
符号
引脚说明
针
SOT505-2 , SOT765-1 , SOT833-1 , SOT1089 , SOT902-1
SOT996-2 , SOT1116和SOT1203
CP
D
Q
GND
Q
RD
SD
V
CC
1
2
3
4
5
6
7
8
7
6
5
4
3
2
1
8
时钟输入端(低到高,边沿触发的)
数据输入
互补输出
接地( 0 V )
真正的输出
异步复位,直接输入(低电平有效)
异步设置,直接输入(低电平有效)
电源电压
描述
7.功能描述
表4 。
输入
SD
L
H
L
[1]
异步操作功能表
[1]
产量
RD
H
L
L
CP
X
X
X
D
X
X
X
Q
H
L
H
Q
L
H
H
H =高电压电平;
L =低电压电平;
X =不在乎。
表5 。
输入
SD
H
H
[1]
同步操作功能表
[1]
产量
RD
H
H
CP
↑
↑
D
L
H
Q
n+1
L
H
Q
n+1
H
L
H =高电压电平;
L =低电压电平;
↑
=低到高CP的过渡;
Q
n+1
=下一个低到高CP转型后的状态。
74LVC1G74
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
启9 - 2010年8月5日
5 25
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
牧师08 - 2009年12月3日
产品数据表
1.概述
该74LVC1G74是一个正边沿触发的D型佛罗里达州的ip-佛罗里达州运与个别数据(D)
输入时钟(CP)的输入,设定(SD)和复位(RD )输入,以及互补的Q和Q
输出。
该器件是完全特定网络版使用我的部分断电应用
关闭
。在我
关闭
电路禁止输出,防止损坏背溢流电流通过器件
当它被断电。
置位和复位是低电平有效的异步输入的独立运作
时钟输入。对输入的数据信息传送到Q输出端上的
低到高的时钟脉冲的过渡。在D输入必须是稳定的一个建立时间
之前的预测操作低到高的时钟跳变。
在所有输入施密特触发器动作使电路包容度很高的输入速度较慢的上升和
下降时间。
2.特点
I
I
I
I
宽电源电压范围从1.65 V至5.5 V
5 V容限输入为5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
N
JESD8-7 ( 1.65 V至1.95 V)
N
JESD8-5 ( 2.3 V至2.7 V )
N
JESD8 -B / JESD36 ( 2.7 V至3.6 V )
±24
mA输出驱动(V
CC
= 3.0 V)
ESD保护:
N
HBM JESD22- A114F超过2000伏
N
MM JESD22 - A115 - A超过200 V
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
多种封装选择
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C
I
I
I
I
I
I
I
I
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
3.订购信息
表1中。
订购信息
包
温度范围名称
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GF
74LVC1G74GD
74LVC1G74GM
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
TSSOP8
VSSOP8
XSON8
XSON8
描述
塑料薄小外形封装; 8线索;体
宽3毫米;引线长度0.5毫米
塑料非常薄小外形封装; 8线索;
体宽2.3毫米
VERSION
SOT505-2
SOT765-1
类型编号
塑料非常薄小外形封装;没有线索; 8 SOT833-1
接线端子;体1
×
1.95
×
0.5 mm
非常薄小外形封装;没有线索;
8终端;体1.35
×
1
×
0.5 mm
SOT1089
SOT996-2
SOT902-1
XSON8U塑料非常薄小外形封装;没有线索;
8终端; UTLP基础;体3
×
2
×
0.5 mm
XQFN8U塑料极薄四FL的包;没有线索;
8终端; UTLP基础;机身1.6
×
1.6
×
0.5 mm
4.标记
表2中。
标记代码
标识代码
[1]
V74
V74
V74
Y4
V74
V74
类型编号
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GF
74LVC1G74GD
74LVC1G74GM
[1]
销1指示符位于该装置的左下角,下面的标记代码。
5.功能图
SD
D
CP
SD
D
CP
FF
Q
RD
RD
001aah757
Q
Q
S
Q
C1
1D
R
001aah758
图1 。
逻辑符号
图2 。
IEC逻辑符号
74LVC1G74_8
NXP B.V. 2009保留所有权利。
产品数据表
牧师08 - 2009年12月3日
2 21
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
Q
C
C
C
C
D
C
RD
C
C
Q
C
SD
mna421
CP
C
C
图3 。
逻辑图
6.管脚信息
6.1钢钉
74LVC1G74
CP
1
8
V
CC
D
2
7
SD
74LVC1G74
CP
D
Q
GND
1
2
3
4
001aab659
8
7
6
5
V
CC
SD
RD
Q
Q
3
6
RD
GND
4
5
Q
001aab658
透明的顶视图
图4 。
引脚CON组fi guration SOT505-2 ( TSSOP8 )和
SOT765-1 ( VSSOP8 )
图5 。
引脚CON组fi guration SOT833-1和SOT1089
(XSON8)
74LVC1G74_8
NXP B.V. 2009保留所有权利。
产品数据表
牧师08 - 2009年12月3日
3 21
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
74LVC1G74
1号航站楼
索引区
SD
1
V
CC
8
7
CP
CP
D
Q
GND
1
2
8
7
V
CC
RD
SD
RD
Q
Q
3
4
5
Q
2
6
D
74LVC1G74
3
4
6
5
GND
001aaf641
001aah948
透明的顶视图
透明的顶视图
图6 。
引脚CON组fi guration SOT996-2 ( XSON8U )
图7 。
引脚CON组fi guration SOT902-1 ( XQFN8U )
6.2引脚说明
表3中。
符号
引脚说明
针
SOT505-2 , SOT765-1 , SOT833-1 ,
SOT996-2和SOT1089
CP
D
Q
GND
Q
RD
SD
V
CC
1
2
3
4
5
6
7
8
SOT902-1
7
6
5
4
3
2
1
8
时钟输入端(低到高,边沿触发的)
数据输入
互补输出
接地( 0 V )
真正的输出
异步复位,直接输入(低电平有效)
异步设置,直接输入(低电平有效)
电源电压
描述
7.功能描述
表4 。
输入
SD
L
H
L
[1]
异步操作功能表
[1]
产量
RD
H
L
L
CP
X
X
X
D
X
X
X
Q
H
L
H
Q
L
H
H
H =高电压电平;
L =低电压电平;
X =不在乎。
74LVC1G74_8
NXP B.V. 2009保留所有权利。
产品数据表
牧师08 - 2009年12月3日
4 21
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
表5 。
输入
SD
H
H
[1]
同步操作功能表
[1]
产量
RD
H
H
CP
↑
↑
D
L
H
Q
n+1
L
H
Q
n+1
H
L
H =高电压电平;
L =低电压电平;
↑
=低到高CP的过渡;
Q
n+1
=下一个低到高CP转型后的状态。
8.极限值
表6 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
I
O
I
CC
I
GND
P
合计
T
英镑
[1]
[2]
[3]
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
输出电流
电源电流
地电流
总功耗
储存温度
条件
V
I
& LT ; 0 V
[1]
民
0.5
50
0.5
-
[1]
[1][2]
最大
+6.5
-
+6.5
±50
V
CC
+ 0.5
+6.5
±50
100
-
300
+150
单位
V
mA
V
mA
V
V
mA
mA
mA
mW
°C
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
主动模式
掉电模式
V
O
= 0 V到V
CC
0.5
0.5
-
-
100
T
AMB
=
40 °C
+125
°C
[3]
-
65
如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
当V
CC
= 0 V(掉电模式)时,输出电压可以是5.5 V,在正常的操作。
对于TSSOP8封装: 55以上
°C
P的值
合计
减额线性2.5毫瓦/ K 。
对于VSSOP8包: 110以上
°C
P的值
合计
减额线性8.0毫瓦/ K 。
对于XSON8 , XSON8U和XQFN8U套餐: 118以上
°C
P的值
合计
减额线性7.8毫瓦/ K 。
9.推荐工作条件
表7中。
符号
V
CC
V
I
V
O
T
AMB
ΔT/ ΔV
工作条件
参数
电源电压
输入电压
输出电压
环境温度
输入过渡上升和下降率
V
CC
= 1.65 V至2.7 V
V
CC
= 2.7 V至5.5 V
主动模式
掉电模式; V
CC
= 0 V
条件
民
1.65
0
0
0
40
-
-
最大
5.5
5.5
V
CC
5.5
+125
20
10
单位
V
V
V
V
°C
NS / V
NS / V
74LVC1G74_8
NXP B.V. 2009保留所有权利。
产品数据表
牧师08 - 2009年12月3日
5 21
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
牧师08 - 2009年12月3日
产品数据表
1.概述
该74LVC1G74是一个正边沿触发的D型佛罗里达州的ip-佛罗里达州运与个别数据(D)
输入时钟(CP)的输入,设定(SD)和复位(RD )输入,以及互补的Q和Q
输出。
该器件是完全特定网络版使用我的部分断电应用
关闭
。在我
关闭
电路禁止输出,防止损坏背溢流电流通过器件
当它被断电。
置位和复位是低电平有效的异步输入的独立运作
时钟输入。对输入的数据信息传送到Q输出端上的
低到高的时钟脉冲的过渡。在D输入必须是稳定的一个建立时间
之前的预测操作低到高的时钟跳变。
在所有输入施密特触发器动作使电路包容度很高的输入速度较慢的上升和
下降时间。
2.特点
I
I
I
I
宽电源电压范围从1.65 V至5.5 V
5 V容限输入为5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
N
JESD8-7 ( 1.65 V至1.95 V)
N
JESD8-5 ( 2.3 V至2.7 V )
N
JESD8 -B / JESD36 ( 2.7 V至3.6 V )
±24
mA输出驱动(V
CC
= 3.0 V)
ESD保护:
N
HBM JESD22- A114F超过2000伏
N
MM JESD22 - A115 - A超过200 V
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
多种封装选择
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C
I
I
I
I
I
I
I
I
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
3.订购信息
表1中。
订购信息
包
温度范围名称
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GF
74LVC1G74GD
74LVC1G74GM
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
TSSOP8
VSSOP8
XSON8
XSON8
描述
塑料薄小外形封装; 8线索;体
宽3毫米;引线长度0.5毫米
塑料非常薄小外形封装; 8线索;
体宽2.3毫米
VERSION
SOT505-2
SOT765-1
类型编号
塑料非常薄小外形封装;没有线索; 8 SOT833-1
接线端子;体1
×
1.95
×
0.5 mm
非常薄小外形封装;没有线索;
8终端;体1.35
×
1
×
0.5 mm
SOT1089
SOT996-2
SOT902-1
XSON8U塑料非常薄小外形封装;没有线索;
8终端; UTLP基础;体3
×
2
×
0.5 mm
XQFN8U塑料极薄四FL的包;没有线索;
8终端; UTLP基础;机身1.6
×
1.6
×
0.5 mm
4.标记
表2中。
标记代码
标识代码
[1]
V74
V74
V74
Y4
V74
V74
类型编号
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GF
74LVC1G74GD
74LVC1G74GM
[1]
销1指示符位于该装置的左下角,下面的标记代码。
5.功能图
SD
D
CP
SD
D
CP
FF
Q
RD
RD
001aah757
Q
Q
S
Q
C1
1D
R
001aah758
图1 。
逻辑符号
图2 。
IEC逻辑符号
74LVC1G74_8
NXP B.V. 2009保留所有权利。
产品数据表
牧师08 - 2009年12月3日
2 21
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
Q
C
C
C
C
D
C
RD
C
C
Q
C
SD
mna421
CP
C
C
图3 。
逻辑图
6.管脚信息
6.1钢钉
74LVC1G74
CP
1
8
V
CC
D
2
7
SD
74LVC1G74
CP
D
Q
GND
1
2
3
4
001aab659
8
7
6
5
V
CC
SD
RD
Q
Q
3
6
RD
GND
4
5
Q
001aab658
透明的顶视图
图4 。
引脚CON组fi guration SOT505-2 ( TSSOP8 )和
SOT765-1 ( VSSOP8 )
图5 。
引脚CON组fi guration SOT833-1和SOT1089
(XSON8)
74LVC1G74_8
NXP B.V. 2009保留所有权利。
产品数据表
牧师08 - 2009年12月3日
3 21
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
74LVC1G74
1号航站楼
索引区
SD
1
V
CC
8
7
CP
CP
D
Q
GND
1
2
8
7
V
CC
RD
SD
RD
Q
Q
3
4
5
Q
2
6
D
74LVC1G74
3
4
6
5
GND
001aaf641
001aah948
透明的顶视图
透明的顶视图
图6 。
引脚CON组fi guration SOT996-2 ( XSON8U )
图7 。
引脚CON组fi guration SOT902-1 ( XQFN8U )
6.2引脚说明
表3中。
符号
引脚说明
针
SOT505-2 , SOT765-1 , SOT833-1 ,
SOT996-2和SOT1089
CP
D
Q
GND
Q
RD
SD
V
CC
1
2
3
4
5
6
7
8
SOT902-1
7
6
5
4
3
2
1
8
时钟输入端(低到高,边沿触发的)
数据输入
互补输出
接地( 0 V )
真正的输出
异步复位,直接输入(低电平有效)
异步设置,直接输入(低电平有效)
电源电压
描述
7.功能描述
表4 。
输入
SD
L
H
L
[1]
异步操作功能表
[1]
产量
RD
H
L
L
CP
X
X
X
D
X
X
X
Q
H
L
H
Q
L
H
H
H =高电压电平;
L =低电压电平;
X =不在乎。
74LVC1G74_8
NXP B.V. 2009保留所有权利。
产品数据表
牧师08 - 2009年12月3日
4 21
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
表5 。
输入
SD
H
H
[1]
同步操作功能表
[1]
产量
RD
H
H
CP
↑
↑
D
L
H
Q
n+1
L
H
Q
n+1
H
L
H =高电压电平;
L =低电压电平;
↑
=低到高CP的过渡;
Q
n+1
=下一个低到高CP转型后的状态。
8.极限值
表6 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
I
O
I
CC
I
GND
P
合计
T
英镑
[1]
[2]
[3]
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
输出电流
电源电流
地电流
总功耗
储存温度
条件
V
I
& LT ; 0 V
[1]
民
0.5
50
0.5
-
[1]
[1][2]
最大
+6.5
-
+6.5
±50
V
CC
+ 0.5
+6.5
±50
100
-
300
+150
单位
V
mA
V
mA
V
V
mA
mA
mA
mW
°C
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
主动模式
掉电模式
V
O
= 0 V到V
CC
0.5
0.5
-
-
100
T
AMB
=
40 °C
+125
°C
[3]
-
65
如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
当V
CC
= 0 V(掉电模式)时,输出电压可以是5.5 V,在正常的操作。
对于TSSOP8封装: 55以上
°C
P的值
合计
减额线性2.5毫瓦/ K 。
对于VSSOP8包: 110以上
°C
P的值
合计
减额线性8.0毫瓦/ K 。
对于XSON8 , XSON8U和XQFN8U套餐: 118以上
°C
P的值
合计
减额线性7.8毫瓦/ K 。
9.推荐工作条件
表7中。
符号
V
CC
V
I
V
O
T
AMB
ΔT/ ΔV
工作条件
参数
电源电压
输入电压
输出电压
环境温度
输入过渡上升和下降率
V
CC
= 1.65 V至2.7 V
V
CC
= 2.7 V至5.5 V
主动模式
掉电模式; V
CC
= 0 V
条件
民
1.65
0
0
0
40
-
-
最大
5.5
5.5
V
CC
5.5
+125
20
10
单位
V
V
V
V
°C
NS / V
NS / V
74LVC1G74_8
NXP B.V. 2009保留所有权利。
产品数据表
牧师08 - 2009年12月3日
5 21
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
牧师05 - 2007年8月9日
产品数据表
1.概述
该74LVC1G74是一个正边沿触发的D型佛罗里达州的ip-佛罗里达州运与个别数据(D)
输入时钟(CP)的输入,设定(SD)和(RD )输入,以及互补Q及输出。
该器件是完全特定网络版使用我的部分断电应用
关闭
。在我
关闭
电路禁止输出,防止损坏背溢流电流通过器件
当它被断电。
置位和复位是低电平有效的异步输入的独立运作
时钟输入。对输入的数据信息传送到Q输出端上的
低到高的时钟脉冲的过渡。在D输入必须是稳定的一个建立时间
之前的预测操作低到高的时钟跳变。
在所有输入施密特触发器动作使电路包容度很高的输入速度较慢的上升和
下降时间。
2.特点
s
s
s
s
宽电源电压范围从1.65 V至5.5 V
5 V容限输入为5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
x
JESD8-7 ( 1.65 V至1.95 V)
x
JESD8-5 ( 2.3 V至2.7 V )
x
JESD8 -B / JESD36 ( 2.7 V至3.6 V )
±24
mA输出驱动(V
CC
= 3.0 V)
ESD保护:
x
HBM EIA / JESD22- A114E超过2000伏
x
MM EIA / JESD22 - A115 - A超过200 V
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
多种封装选择
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C
s
s
s
s
s
s
s
s
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
3.订购信息
表1中。
订购信息
包
温度范围名称
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GM
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
TSSOP8
VSSOP8
XSON8
XQFN8
描述
塑料薄小外形封装; 8线索;
体宽3毫米;引线长度0.5毫米
塑料非常薄小外形封装;
8线索;体宽2.3毫米
塑料非常薄小外形封装;
没有线索; 8终端;体1
×
1.95
×
0.5 mm
塑料极薄四在佛罗里达州包;没有线索;
8终端;机身1.6
×
1.6
×
0.5 mm
VERSION
SOT505-2
SOT765-1
SOT833-1
SOT902-1
类型编号
4.标记
表2中。
记号
标识代码
V74
V74
V74
V74
类型编号
74LVC1G74DP
74LVC1G74DC
74LVC1G74GT
74LVC1G74GM
5.功能图
7
SD
2
1
D
CP
SD
D
CP
FF
Q
RD
RD
6
mnb139
Q
Q
5
7
1
2
S
C1
1D
R
mnb140
5
Q
3
6
3
图1.逻辑符号
图2. IEC逻辑符号
74LVC1G74_5
NXP B.V. 2007年保留所有权利。
产品数据表
牧师05 - 2007年8月9日
2 19
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
Q
C
C
C
C
D
C
RD
C
C
Q
C
SD
mna421
CP
C
C
图3.逻辑图
6.管脚信息
6.1钢钉
74LVC1G74
CP
D
Q
GND
1
2
3
4
001aab659
8
7
6
5
V
CC
SD
RD
Q
图4.引脚CON组fi guration SOT505-2 ( TSSOP8 )和SOT765-1 ( VSSOP8 )
74LVC1G74
74LVC1G74
CP
1
8
V
CC
1号航站楼
索引区
SD
1
V
CC
8
7
CP
D
2
7
SD
RD
2
6
D
Q
3
6
RD
Q
3
4
5
Q
GND
GND
4
5
Q
001aaf641
001aab658
透明的顶视图
透明的顶视图
图5.引脚CON组fi guration SOT833-1 ( XSON8 )
74LVC1G74_5
图6.引脚CON组fi guration SOT902-1 ( XQFN8 )
NXP B.V. 2007年保留所有权利。
产品数据表
牧师05 - 2007年8月9日
3 19
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
6.2引脚说明
表3中。
符号
引脚说明
针
SOT505-2 , SOT765-1 ,
SOT833-1
CP
D
Q
GND
Q
RD
SD
V
CC
1
2
3
4
5
6
7
8
SOT902-1
7
6
5
4
3
2
1
8
时钟输入端(低到高,边沿触发的)
数据输入
互补输出
接地( 0 V )
真正的输出
异步复位,直接输入(低电平有效)
异步设置,直接输入(低电平有效)
电源电压
描述
7.功能描述
表4 。
输入
SD
L
H
L
[1]
异步操作功能表
[1]
产量
RD
H
L
L
CP
X
X
X
D
X
X
X
Q
H
L
H
Q
L
H
H
H =高电压电平;
L =低电压电平;
X =不在乎。
表5 。
输入
SD
H
H
[1]
同步操作功能表
[1]
产量
RD
H
H
CP
↑
↑
D
L
H
Q
n+1
L
H
Q
n+1
H
L
H =高电压电平;
L =低电压电平;
↑
=低到高CP的过渡;
Q
n+1
=下一个低到高CP转型后的状态。
74LVC1G74_5
NXP B.V. 2007年保留所有权利。
产品数据表
牧师05 - 2007年8月9日
4 19
恩智浦半导体
74LVC1G74
单一的D- FL型IP- FL运算与置位和复位;上升沿触发
8.极限值
表6 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
V
I
I
OK
V
O
I
O
I
CC
I
GND
P
合计
T
英镑
[1]
[2]
[3]
参数
电源电压
输入钳位电流
输入电压
输出钳位电流
输出电压
输出电流
电源电流
地电流
总功耗
储存温度
条件
V
I
& LT ; 0 V
[1]
民
0.5
50
0.5
-
[1][2]
[1][2]
最大
+6.5
-
+6.5
±50
V
CC
+ 0.5
+6.5
±50
100
-
300
+150
单位
V
mA
V
mA
V
V
mA
mA
mA
mW
°C
V
O
& GT ; V
CC
或V
O
& LT ; 0 V
主动模式
掉电模式
V
O
= 0 V到V
CC
0.5
0.5
-
-
100
T
AMB
=
40 °C
+125
°C
[3]
-
65
如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
当V
CC
= 0 V(掉电模式)时,输出电压可以是5.5 V,在正常的操作。
对于TSSOP8封装: 55以上
°C
P的值
合计
减额线性2.5毫瓦/ K 。
对于VSSOP8包: 110以上
°C
P的值
合计
减额线性8.0毫瓦/ K 。
对于XSON8和XQFN8包: 45以上
°C
P的值
合计
减额线性2.4毫瓦/ K 。
9.推荐工作条件
表7中。
符号
V
CC
V
I
V
O
T
AMB
ΔT/ ΔV
推荐工作条件
参数
电源电压
输入电压
输出电压
环境温度
输入转换兴衰
率
V
CC
= 1.65 V至2.7 V
V
CC
= 2.7 V至5.5 V
主动模式
掉电模式; V
CC
= 0 V
条件
民
1.65
0
0
0
40
-
-
典型值
-
-
-
-
-
-
-
最大
5.5
5.5
V
CC
5.5
+125
20
10
单位
V
V
V
V
°C
NS / V
NS / V
74LVC1G74_5
NXP B.V. 2007年保留所有权利。
产品数据表
牧师05 - 2007年8月9日
5 19