74LVC16245A ; 74LVCH16245A
16位总线收发器的方向针;可承受5V电压;三态
牧师08 - 2008年11月6日
产品数据表
1.概述
该74LVC16245A ; 74LVCH16245A是16位收发器具有非反相
在发送和接收方向的三态总线兼容输出。该设备的特点
两个输出使能( NOE )输入,方便级联和两个发送/接收( NDIR )投入
方向控制。 NOE控制输出,这样的公交车得到有效隔离。这
设备可以用作两个8位收发器或一个16位收发器。
输入可驱动无论从3.3 V或5 V设备。禁用时,高达5.5 V即可
施加到输出端。这些特征允许在混合使用这些设备的
3.3 V和5 V的应用程序。
对输入数据的74LVCH16245A总线保持省去了外部上拉
电阻持有未使用的输入。
2.特点
I
I
I
I
I
I
I
I
I
I
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 V至3.6 V
CMOS低功耗
MULTIBYTE溢流,通过标准引脚输出架构
低电感多个电源和地引脚的最小噪声和接地
BOUNCE
直接接口与TTL电平
高阻抗当V
CC
= 0 V
所有的数据输入有总线保持。 ( 74LVCH16245A只)
符合JEDEC标准JESD8 -B / JESD36
ESD保护:
N
HBM JESD22- A114E超过2000伏
N
CDM JESD22- C101C超过1000 V
从特定网络版
40 °C
+85
°C
和
40 °C
+125
°C
I
恩智浦半导体
74LVC16245A ; 74LVCH16245A
16位总线收发器的方向针;可承受5V电压;三态
3.订购信息
表1中。
订购信息
温度范围封装
名字
74LVC16245ADL
74LVCH16245ADL
74LVC16245ADGG
74LVCH16245ADGG
74LVC16245AEV
74LVCH16245AEV
74LVC16245ABQ
74LVCH16245ABQ
40 °C
+125
°C
40 °C
+125
°C
VFBGA56
40 °C
+125
°C
TSSOP48
40 °C
+125
°C
SSOP48
描述
塑料小外形封装; 48线索;
体宽7.5毫米
塑料薄小外形封装;
48线索;体宽6.1毫米
VERSION
SOT370-1
SOT362-1
类型编号
塑料很薄网络NE-间距球栅阵列封装; SOT702-1
56球;机身4.5
×
7
×
0.65 mm
SOT1025-1
HUQFN60U塑料的热增强型超薄四方扁平的
包;没有线索; 60终端; UTLP基础;
体4 ×6× 0.55毫米
4.功能图
1DIR
1OE
1A0
1B0
1A1
1B1
1A2
1B2
1A3
1B3
1A4
1B4
1A5
1B5
1A6
1B6
1A7
1B7
2DIR
2OE
2A0
2B0
2A1
2B1
2A2
2B2
2A3
2B3
2A4
2B4
2A5
2B5
2A6
2B6
2A7
2B7
001aaa789
图1 。
逻辑符号
74LVC_LVCH16245A_8
NXP B.V. 2008保留所有权利。
产品数据表
牧师08 - 2008年11月6日
2 19
恩智浦半导体
74LVC16245A ; 74LVCH16245A
16位总线收发器的方向针;可承受5V电压;三态
1OE
1DIR
2OE
2DIR
G3
3EN1[BA]
3EN2[AB]
G6
6EN1[BA]
6EN2[AB]
1A0
1
2
1B0
1A1
1A2
1A3
1A4
1A5
1A6
1A7
2A0
4
5
2A1
2A2
2A3
2A4
2A5
2A6
2A7
1B1
1B2
1B3
1B4
1B5
1B6
1B7
2B0
2B1
2B2
2B3
2B4
2B5
2B6
2B7
001aaa790
图2 。
IEC逻辑符号
V
CC
数据输入
内部电路
mna705
图3 。
总线保持电路
74LVC_LVCH16245A_8
NXP B.V. 2008保留所有权利。
产品数据表
牧师08 - 2008年11月6日
3 19
恩智浦半导体
74LVC16245A ; 74LVCH16245A
16位总线收发器的方向针;可承受5V电压;三态
5.管脚信息
5.1钢钉
74LVC16245A
74LVCH16245A
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1
2
3
4
5
6
7
8
9
48
1OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
1A4
40
1A5
39
GND
38
1A6
37
1A7
36
2A0
35
2A1
34
GND
33
2A2
32
2A3
31
V
CC
30
2A4
29
2A5
28
GND
27
2A6
26
2A7
25
2OE
001aad110
GND
10
1B6
11
1B7
12
2B0
13
2B1
14
GND
15
2B2
16
2B3
17
V
CC
18
2B4
19
2B5
20
GND
21
2B6
22
2B7
23
2DIR
24
74LVC16245A
球A1
74LVCH16245A
索引区
1 2 3 4 5 6
A
B
C
D
E
F
G
H
J
K
001aad111
透明的顶视图
图4 。
引脚CON组fi guration SOT370-1 ( SSOP48 )和
SOT362-1 ( TSSOP48 )
图5 。
引脚CON组fi guration SOT702-1 ( VFBGA56 )
74LVC_LVCH16245A_8
NXP B.V. 2008保留所有权利。
产品数据表
牧师08 - 2008年11月6日
4 19
恩智浦半导体
74LVC16245A ; 74LVCH16245A
16位总线收发器的方向针;可承受5V电压;三态
1号航站楼
索引区
D1
A32
A31
A30
A29
A28
A27
D4
A1
D5
B20
B19
B18
D8
A26
A2
B1
A3
B2
A4
B3
A5
B4
A6
B5
A7
B6
A8
B7
A9
GND
(1)
B11
B12
B15
B16
B17
A25
A24
A23
A22
74LVC16245A
74LVCH16245A
B14
A21
B13
A20
A19
A18
A10
D6
B8
B9
B10
D7
A17
D2
A11
A12
A13
A14
A15
A16
D3
001aai894
透明的顶视图
(1)在模具基板使用导电管芯连接材料连接到该垫。它不能被用作一个电源引脚或输入。
图6 。
引脚CON组fi guration SOT1025-1 ( HUQFN60U )
74LVC_LVCH16245A_8
NXP B.V. 2008保留所有权利。
产品数据表
牧师08 - 2008年11月6日
5 19
集成电路
数据表
74LVC16245A ; 74LVCH16245A
16位总线收发器与方向
销;可承受5V电压;三态
产品speci fi cation
取代2003年的数据01月30日
2003年11月25
飞利浦半导体
产品speci fi cation
16位总线收发器的方向针;可承受5V电压;
3-state
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE
TM
流通标准引脚输出
架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
高阻抗当V
CC
= 0 V
所有数据输入都bushold ( 74LVCH16245A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
C
I
C
I / O
C
PD
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
参数
输入电容
输入/输出电容
每门功率耗散电容
V
CC
= 3.3 V ;注1和2
条件
描述
74LVC16245A;
74LVCH16245A
该74LVC (H)的16245A是一种高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。输入可以是
无论从3.3或5V器件驱动。三态运行,
输出可处理5伏。这些功能允许使用
这些设备作为混合3.3和5 V环境。
该74LVC (H)的16245A是一个16位收发器具有
非反相三态总线在两个兼容输出发送
和接收方向。该器件具有两个输出
使能( NOE )输入,方便级联和两个
发送/接收( NDIR)输入,用于方向控制。诺埃
控制输出,这样的公交车都有效
孤立的。这个设备可以作为2个8位收发器
或一个16位收发器。
该74LVCH16245A bushold数据输入消除
无需外部上拉电阻持有未使用的输入。
典型
2.2
5.0
10
30
ns
pF
pF
pF
单位
传播延迟楠NBN ; NBN楠
L
= 50 pF的; V
CC
= 3.3 V
2003年11月25
2
飞利浦半导体
产品speci fi cation
16位总线收发器的方向针;可承受5V电压;
3-state
钉扎
符号
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1B6
1B7
2B0
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2DIR
2OE
2A7
2A6
2A5
2A4
2A3
2A2
2A1
2A0
1A7
1A6
1A5
1A4
1A3
1A2
1A1
1A0
1OE
北卡罗来纳州
1
2
3
4, 10, 15, 21, 28, 34, 39, 45
5
6
7, 18, 31, 42
8
9
11
12
13
14
16
17
19
20
22
23
24
25
26
27
29
30
32
33
35
36
37
38
40
41
43
44
46
47
48
针
A1
B2
B1
B3,B4, D3,D4, G3,G4 ,J3,J4
C2
C1
C3,C4, H3,H4
D2
D1
E2
E1
F1
F2
G1
G2
H1
H2
J1
J2
K1
K6
J5
J6
H5
H6
G5
G6
F5
F6
E6
E5
D6
D5
C6
C5
B6
B5
A6
A2,A3, A4,A5, K2,K3, K4,K5
球
74LVC16245A;
74LVCH16245A
描述
方向控制输入
数据输入/输出
数据输入/输出
接地( 0 V )
数据输入/输出
数据输入/输出
电源电压
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
方向控制输入
输出使能输入(低电平有效)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
输出使能输入(低电平有效)
没有连接
2003年11月25
4
飞利浦半导体
产品speci fi cation
16位总线收发器的方向针;可承受5V电压;
3-state
74LVC16245A;
74LVCH16245A
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1
2
3
4
5
6
7
8
9
48
1OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
1A4
40
1A5
39
GND
38
1A6
37
1A7
36
2A0
35
2A1
34
GND
33
2A2
32
2A3
31
V
CC
30
2A4
29
2A5
28
GND
27
2A6
26
2A7
25
2OE
mna710
A
1DIR
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
1OE
B
1B1
1B0
GND
GND
1A0
1A1
C
1B3
1B2
V
CC
GND
V
CC
GND
1A2
1A3
GND
10
1B6
11
1B7
12
2B0
13
2B1
14
GND
15
2B2
16
2B3
17
V
CC
18
2B4
19
2B5
20
GND
21
2B6
22
2B7
23
2DIR
24
D
1B5
1B4
1A4
1A5
E
1B7
1B6
1A6
1A7
16245
F
2B0
2B1
2A1
2A0
G
2B2
2B3
GND
GND
2A3
2A2
H
2B4
2B5
V
CC
GND
V
CC
GND
2A5
2A4
J
2B6
2B7
2A7
2A6
K
2DIR
1
北卡罗来纳州
2
北卡罗来纳州
3
北卡罗来纳州
4
北卡罗来纳州
5
2OE
6
mna707
Fig.1引脚配置SSOP48和TSSOP48 。
图2引脚配置VFBGA56 。
2003年11月25
5