飞利浦半导体
产品speci fi cation
可预置同步4位二进制计数器;
同步复位
74LV163
特点
优化的低电压应用: 1.0 3.6 V
接受V的TTL电平输入
CC
= 2.7 V和V
CC
= 3.6 V
典型的V
OLP
(输出地弹跳) < 0.8 V电压V
CC
= 3.3 V,
典型的V
OHV
(输出V
OH
冲) > 2 V在V
CC
= 3.3 V,
同步计数和加载
两个计数使能输入为n位级联
正边沿触发时钟
同步复位
输出能力:标准
I
CC
类别: MSI
描述
该74LV163是低电压硅栅CMOS器件,其引脚与
功能与74HC / HCT163兼容。
该74LV163是同步预置二进制计数器,它
功能内部的查找头携带,可用于高速
计数。同步操作是由具有所有触发器设置
T
AMB
= 25°C
T
AMB
= 25°C
同时在时钟( CP )的正向优势。
输出(Q
0
以Q
3
)的计数器可以被预设为一高电平或
低电平。在并行的使能输入低电平( PE )禁用
计数操作,并导致在数据输入的数据(D
0
到D
3
)是
装入在时钟的正向边沿计数器
(前提是满足PE的设置和保持时间的要求) 。
采用预置水平的地方,无论在计数使能输入
( CEP和CET ) 。在主复位输入(MR ),低级别将所有
触发器的四个输出端(Q
0
以Q
3
),以之后的下一个低电平
正向上的时钟跳变(CP)的输入端(假定
满足建立和保持用于MR时间的要求) 。
不管发生水平的PE , CET和CEP的这一行动
输入。这种同步复位功能使设计人员
修改,只有一个外部NAND门的最大计数。该
展望进行简化,柜台的串行级联。两
计数使能输入( CEP和CET)必须为高电平来算。该
CET输入前馈,使终端计数输出( TC ) 。
在TC输出从而使会产生一个高电平输出脉冲
持续时间约等于Q的高电平输出
0
。这
脉冲可用来使下一个级联级。该
最大时钟频率为级联计数器确定
由CP为TC传播延迟和CEP到CP的建立时间,
根据下列公式计算:
1
f
最大
+
tp
(最大)
( CP到TC )
)
t
su
( CEP到CP )
快速参考数据
GND = 0 V ;吨
AMB
= 25°C ;吨
r
= t
f
≤
2.5纳秒
符号
参数
传播延迟
CP到Q
n
CP为TC
CET到TC
最大时钟频率
输入电容
每门功率耗散电容
V
I
= GND到V
CC1
条件
C
L
= 15 pF的;
V
CC
= 3.3 V
典型
15
18
9
77
3.5
25
单位
t
PHL
/t
PLH
f
最大
C
I
C
PD
ns
兆赫
pF
pF
注意事项:
1. C
PD
被用于确定所述动态功耗(P
D
in
W)
P
D
= C
PD
×
V
CC2
×
f
i
)
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
L
=以pF输出负载电容;
f
o
=以MHz输出频率; V
CC
在V =电源电压;
(C
L
×
V
CC2
×
f
o
) =的输出的总和。
订购信息
套餐
16引脚塑料DIL
16引脚塑料SO
16引脚塑封SSOP II型
16引脚塑料TSSOP I型
温度范围
-40 ° C至+ 125°C
-40 ° C至+ 125°C
-40 ° C至+ 125°C
-40 ° C至+ 125°C
北美以外的地区
74LV163
74LV163
74LV163 DB
74LV163 PW
北美
74LV163
74LV163
74LV163 DB
74LV163PW DH
PKG 。 DWG 。 #
SOT38-4
SOT109-1
SOT338-1
SOT403-1
1998年4月30日
2
853–1916 19318
飞利浦半导体
产品speci fi cation
可预置同步4位二进制计数器;
同步复位
74LV163
功能表
输入
操作模式
复位(清)
并行加载
算
持有(做什么)
MR
l
h
h
h
h
h
CP
↑
↑
↑
↑
X
X
CEP
X
X
X
h
I
X
CET
X
X
X
h
X
I
PE
X
I
I
h
h
h
D
n
X
I
h
X
X
X
Q
n
L
L
H
算
q
n
q
n
输出
TC
L
L
*
*
*
L
注意事项:
* =在TC输出为高电平时CET为高电平,且计数器在终端计数( HHHH )
H =高电压等级
H =高电平电压电平一个建立时间之前的低到高的时钟转变
L =低电压等级
I =低电平一级建立时间之前低到高时钟转换
Q =小写字母表示的参考输出一个建立时的状态之前低到高时钟转换
X =无关
↑
=低到高的时钟跳变
状态图
0
1
2
3
4
典型时序序列
MR
PE
15
5
D
0
D
1
14
6
D
2
D
3
CP
13
7
CEP
CET
12
11
10
9
8
Q
0
Q
1
Q
2
Q
3
TC
12
13
14
15
0
1
2
抑制
SV00573
RESET预设
算
典型的时序:复位输出为零;预设为二进制12 ;计数
十三,十四,十五,零,一和二;抑制
SV00582
1998年4月30日
4