初步
74LCX32652低压收发器/寄存器与5V容限输入和输出(初步)
2001年8月
修订后的2001年8月
74LCX32652
低电压收发器/寄存器
具有5V容限输入和输出(初步)
概述
该LCX32652包含32非反相双向
tional总线收发器具有三态输出提供
复用的发送数据直接从输入总线
或从内部寄存器。 A或B总线上的数据将
移入寄存器为合适的时钟引脚变为
到高逻辑电平。每个字节都有单独的控制
输入可以被短接在一起,为全32位操作
化。输出使能引脚( OEAB
n
, OEBA
n
)被提供给
控制收发器功能(请参见功能Descrip-
化) 。
该LCX32652是专为低电压( 2.5V或3.3V )
V
CC
与接口为5V信号的能力的应用
环境。
该LCX32652被制造与先进的CMOS技
术来实现高速操作,同时保持
CMOS的低功耗。
特点
s
5V容限输入和输出
s
2.3V–3.6V V
CC
提供规格
s
5.7纳秒吨
PD
马克斯(V
CC
=
3.3V), 20
A I
CC
最大
s
掉电高阻抗输入和输出
s
支持实时插入/提取(注1 )
s
±
24毫安输出驱动器(V
CC
=
3.0V)
s
实现专利的噪声/ EMI抑制电路
s
闭锁性能超过500 mA。
s
ESD性能:
人体模型
& GT ;
2000V
机器型号
& GT ;
200V
s
塑料包装细间距球栅阵列( FBGA )
(初步)
注1 :
为确保高阻抗状态时的功率上升或下降, OE
应该连接到V
CC
和OE连接到GND通过电阻:最小
值或电阻器是由所述的电流源能力决定
驱动程序。
订购代码:
订单号
74LCX32652GX
(注2 )
包装数
BGA114A
(初步)
包装说明
114球细间距球栅阵列( FBGA ) , JEDEC MO- 205 , 5.5毫米宽
[磁带和卷轴]
注2 :
BGA封装中只有磁带和卷轴可用。
2001仙童半导体公司
DS500634
www.fairchildsemi.com
初步
74LCX32652
真值表
(注3)
输入
OEAB
1
OEBA
1
CPAB
1
CPBA
1
L
L
X
H
L
L
L
L
H
H
H
H
H
H
H
X
L
L
L
H
H
L
H或L
SAB
1
X
X
X
X
X
X
X
X
L
H
H
SBA
1
X
X
X
X
X
X
L
H
X
X
H
产量
产量
输入
产量
输入
输入
未指定
产量
产量
未指定
产量
输入
输入
输入
输入/输出(注4 )
1A
0
直通1A
7
输入
1B
0
直通1B
7
输入
经营模式
隔离
商店A和B的数据
商店A,按住B
在这两个寄存器保存一个
持有A, B店
在这两个寄存器存储B
实时B数据到总线
商店B数据到总线
实时的数据到B总线
存储在数据到B总线
存储在数据到B总线和
存储B数据到总线
H
=
高电压电平
L
=
低电压电平
X
=
非物质
=
低到高时钟转换
H或L
X
X
X
H或L
H或L
H或L
H或L
X
X
X
H或L
H或L
注3 :
数据I / O路径(图1A和1B :0 - 7)示出。这也适用于数据I / O (图1A和1B : 8 - 15)和#2的控制管脚,以数据(图2A和2B :0 - 7)和#3的
控制引脚,数据( 2A和2B : 8 - 15 )和# 4控制引脚。
注4 :
该数据输出功能可被使能或通过在OEAB或OEBA输入的各种信号被禁用。数据输入功能始终处于启用状态,
也就是说,在总线引脚的数据将被存储上的时钟输入每低到高的转变。
3
www.fairchildsemi.com
初步
74LCX32652
功能说明
在收发器模式中,数据存在于高阻抗
ANCE端口可以被存储在A或B寄存器或
两者。
选择( SAB
n
, SBA
n
)控件可以复用和存储
实时性。
下面的例子演示了四个基本
可以与执行总线管理功能
74LCX32652数据寄存器I / O 1A和1B : 0 - 7 。
A或B的数据总线上的数据,或者两者都可以被存储在
内部D触发器由低到高的跳变,使
适当的时钟输入( CPAB
n
, CPBA
n
)不管
选择或输出使能输入。当SAB和SBA
当前正在使用的实时传输模式,它也能够
不使用内部D触发器通过同时存储数据
neously使OEAB
n
和OEBA
n
。在该结构中
每个输出加强投入。因此,当所有其它数据
来源两套公交线路处于高阻抗
ANCE状态,每套公交线路将保持在其最后的状态。
REAL -TIME
传输总线B到总线A
REAL -TIME
传输总线A到B总线
OEAB
1
OEBA
1
CPAB
1
CPBA
1
L
L
X
X
SAB
1
X
SBA
1
L
OEAB
1
OEBA
1
CPAB
1
CPBA
1
H
H
X
存储
X
SAB
1
L
SBA
1
X
传输存储
数据为A或B
OEAB
1
OEBA
1
CPAB
1
CPBA
1
H
L
H或L
H或L
SAB
1
H
SBA
1
H
OEAB
1
OEBA
1
CPAB
1
CPBA
1
X
L
L
H
X
H
X
SAB
1
X
X
X
SBA
1
X
X
X
X
www.fairchildsemi.com
4
初步
74LCX32652
逻辑图
请注意,只对逻辑操作的理解,提供这些图和不应被用来估计的传播延迟。
5
www.fairchildsemi.com