集成电路
数据表
对于一个完整的数据资料,也请下载:
该IC06 74HC / HCT / HCU / HCMOS逻辑系列规格
该IC06 74HC / HCT / HCU / HCMOS逻辑包装信息
该IC06 74HC / HCT / HCU / HCMOS逻辑包装纲要
74HC/HCT4515
4至16线译码器/多路分解器
与输入锁存器;反相
产品speci fi cation
在集成电路, IC06文件
1993年9月
飞利浦半导体
产品speci fi cation
4至16线译码器/多路分解器与
输入锁存;反相
特点
反相输出
输出能力:标准
I
CC
类别: MSI
概述
该74HC / HCT4515是高速硅栅CMOS
设备,并且是“ 4000B ”的脚与“ 4515 ”兼容
系列。它们与JEDEC规定的遵守
没有标准。 7A 。
74HC/HCT4515
该74HC / HCT4515是4至16线
有四个二进制加权解码器/解复用器
地址输入(A
0
到A
3
)与锁存器,锁存器的使能输入
(LE )和一个低电平有效使能输入( E)。 16反相
输出(Q
0
以Q
15
)是互斥的低电平有效。
当LE为高电平时,选择输出由所述确定
在数据
n
。当LE变为低电平,出现在最后的数据
A
n
被存储在锁存器和输出保持稳定。
当E为低时,所选择的输出,由判定
该锁存器的内容,是低电平。当E为高电平时,所有输出
是HIGH 。使能输入(E )不影响的状态
闩锁。
当“ 4515 ”被用作为一个多路分解器中,E是数据
输入和一
0
到A
3
是地址输入。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
= 6纳秒
典型
符号
t
PHL
/ t
PLH
C
I
C
PD
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W):
P
D
= C
PD
×
V
CC2
×
f
i
+∑ (C
L
×
V
CC2
×
f
o
)其中:
f
i
=输入MHz的频率
f
o
=输出MHz的频率
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和
C
L
在PF =输出负载电容
V
CC
在V =电源电压
2.对于HC的条件为V
I
= GND到V
CC
对于HCT的条件为V
I
= GND到V
CC
1.5 V
订购信息
SEE
“ 74HC / HCT / HCU / HCMOS逻辑封装信息” 。
参数
传播延迟
n
以Q
n
输入电容
每个封装的功率耗散电容
注1和2
条件
HC
C
L
= 15 pF的; V
CC
= 5 V
25
3.5
44
HCT
26
3.5
46
ns
pF
pF
单位
1993年9月
2
飞利浦半导体
产品speci fi cation
4至16线译码器/多路分解器与
输入锁存;反相
引脚说明
PIN号
1
2, 3, 21, 22
12
23
24
符号
LE
A
0
到A
3
GND
E
V
CC
74HC/HCT4515
名称和功能
锁存使能输入(高电平有效)
地址输入
多路输出(低电平有效)
接地( 0 V )
使能输入(低电平有效)
正电源电压
11, 9, 10, 8, 7, 6, 5, 4,18, 17, 20, 19, 14, 13, 16, 15 Q
0
以Q
15
Fig.1引脚配置。
图2逻辑符号。
图3 IEC逻辑符号。
1993年9月
3