集成电路
数据表
对于一个完整的数据资料,也请下载:
该IC06 74HC / HCT / HCU / HCMOS逻辑系列规格
该IC06 74HC / HCT / HCU / HCMOS逻辑包装信息
该IC06 74HC / HCT / HCU / HCMOS逻辑包装纲要
74HC/HCT4059
可编程分频N计数器
产品speci fi cation
取代1993年9月数据
在集成电路, IC06文件
1998年7月08
飞利浦半导体
产品speci fi cation
可编程分频N计数器
特点
同步可编程分频N计数器
可预置减法计数器
全静态操作
最初的十年计数功能模式选择的控制
(分频10 , 8,5 , 4和2)
主预设的初始化
可锁存输出
轻松级联与其他柜台
四种工作模式:
定时器
除法器 - 由正
分频10 000
主预设
输出能力:标准
I
CC
类别: MSI
概述
该74HC / HCT4059是高速硅栅CMOS
设备,且引脚与“ 4059 ”的兼容
“ 4000B ”系列。它们是符合规定的
JEDEC标准没有。 7A 。
该74HC / HCT4059是分频-N计数器,它可以
进行编程,通过任何划分的输入频率
数为3 15 999有四个操作(n)的
模式,定时,分频N,除以10万和主
预设的,这是由模式选择输入来定义(K
a
to
K
c
)及锁存使能输入端(LE)中所示的
功能表。
完整的计数器由第一计数阶段,一个
中间数量级和第五数量级。该
第一个计数器阶段包括四个独立的触发器。
根据不同的分频模式下,所述至少一个触发器是
放置在中间级的输入端(剩余
触发器被放置在第五阶段的一个位值
千) 。中间级包括三个
级联十进制计数器,每个包含四个触发器。
所有的触发器可以通过以下方式被预设到所希望的状态
在输入JAM (J
1
到J
16
) ,其间的时钟输入端
( CP )将导致所有阶段从n个计数为零。该
零检测电路就会导致所有阶段,返回到
JAM计数,在此期间,输出脉冲被产生。在
定时器模式,则产生一个输出脉冲后,该
输出脉冲保持高电平,直到闩锁输入( LE )去
低。计数器将前进,即使LE是高电平和
的输出被锁存到高电平状态。
74HC/HCT4059
在除以n模式下,一个时钟周期宽的脉冲是
用频率速率等于输入生成
频率划分为n 。
该模式的功能选择和JAM输入是
在下面的实施例说明。在除以2
模式中,只有一个触发器,需要在第一计数
部分。因此最后一个(第5 )计数部分有三个
触发器可以被预设为七个最大计数
与数千位值。这种计数模式
选择当K
a
至K
c
设置为高。在这种情况下,输入
1
用于预置第一计数部和J
2
到J
4
是
使用预置的最后一个(第5 )计数部分。
如果除以10模式需要为第一部分,钾
a
和K
b
设置高和K
c
被设置为低电平。该输入JAM
J
1
到J
4
用于预置第一计数部(有
没有最后的计数部分) 。中间计数
部分由三个级联BCD十年
(分频10)的计数器,可预置的JAM的手段
输入
5
到J
16
.
计数器至所需的分频-n中的预设为
实现如下:
N = (MODE
(1)
) ( 1 000 X十年的5种预设
+
100×十年4种预设
+
10× 3的十年预设
+
1个十年预设2 )
+
十年预置1
计算预置值用于任何的“n”数,除以“n”个
由所选择的模式计数。所得到的是
对应的第五预设值到第二十年
余量为等于所述第一十年值;
预设值= N /模式。
如果n = 8 479 ,并且所选择的模式= 5 ,预设
值= 8 5分之479 = 1 695 ,剩余部分的如图4所示,从而在
JAM输入必须被设置为如表1所示。
为了验证效果,使用给定的公式:
n = 5 (1 000
×
1
+
100
×
6
+
10
×
9
+
1
×
5)
+
4
n = 8 479.
如果n = 12 382和所选择的模式= 8 ,则预设
值= 12八分之三百八十二= 1 547 ,剩余部分为6 ,因而
JAM输入必须被设置为如表2所示。
要验证:
n = 8 (1 000
×
1
+
100
×
5
+
10
×
4
+
1
×
7)
+
6
n = 12 382.
(1)
MODE =第一计数部分分
(10, 8,5 , 4或2)。
1998年7月08
2
飞利浦半导体
产品speci fi cation
可编程分频N计数器
如果n = 8 479和所选择的模式= 10 ,预置
值= 8一十分之四百七十九,余9 ,因此JAM
输入必须被设置为如表3所示。
要验证:
n = 10 (1 000
×
0
+
100
×
8
+
10
×
4
+
1
×
7)
+
9
n = 8 479.
三十年中间计数部分的
可预设的二进制15代替为BCD 9.在这
区分一个计数器的第一个周期包括15个计
脉冲,在下一个周期包括10个计数脉冲。
因此,三十年的位值还是1 , 10
和100。例如,在分频8模式中,
号从该中间计数部分
开始倒计时可以预置为:
第三十年: 1500
第二个十年: 150
第一个十年:
15
最后的计数部分可以预置为最大
1,用1 000第一计数部分地方值
可以预先设定为最大7.要计算n :
n = 8 (1 000
×
1
+
100
×
15
+
10
×
15
+
1
×
15)
+
7
n = 21 327.
21 327是在可能的最大计数除以8
模式。各种模式的最高计数示于
在功能表中,列标题为“二进制计数器
范围“ 。
模式选择输入许可证,有小数时使用
编程,一个非BCD至少显著位。为
例如,在一个无线信道间隔为12.5千赫兹时,它可能
可以方便的在十进制步计数器程序
100千赫分为8个步骤的12.5千赫通过控制
所述至少显著位。同时频率合成器
10 , 12.5 ,20,25和50份信道间隔可以
由模式选择输入来选择。这就是所谓的
“分数延伸” 。类似的扩展名为“半
信道偏移“可以在模式2中, 4,6和8来获得,如果
JAM的输入是零, 1,2, 3之间切换
4恭恭敬敬。这示于图5 。
这种功能主要用在的情况下的无线
信道是根据下面的公式分配:
信道频率=信道间隔X (N
+
0.5)
N是整数。
74HC/HCT4059
控制输入
b
和K
c
可用于启动和锁
柜台中的“主预设”模式。在此条件下
触发器中的计数器,根据预先设定
JAM的输入和计数器保持在该模式
长期以K
b
和K
c
双方仍然很低。计数器开始
从预置状态倒计时,当计数模式
比“主人预设”模式等选择。
当“主预设”模式时,控制
信号
b
= K
c
= LOW必须应用至少2全
时钟脉冲。经过“大师预设”模式输入有
被改变为所述计数模式之一,下
正向时钟跳变改变内部触发器
使得倒计时开始在第二
正向时钟过渡。因此,在“主
预置“模式,总有之前一个额外的计数
输出为高电平。图6示出的操作
计数器的分频8模式从预设开始
状态3 。
如果在母预设“模式启动两个时钟周期或
少一个输出脉冲之前,输出脉冲会出现在
正确的时刻。当输出脉冲出现的
“主预设”模式没有被选择,则计数器
根据的JAM输入的状态预设。
当K
a
, K
b
, K
c
和LE低,计数器在
的“预置禁止”模式,在此期间,计数器划分
在10 000的固定汇率,独立的国家
JAM的投入。然而,离开后的第一个周期的长度
“主预设”模式是由JAM输入决定。
当K
a
, K
b
和K
c
低,输入LE = HIGH时,
计数器工作在正常的分频10模式,
然而,如果没有在输出锁存器的操作。
此装置是在数字特别有利
频率合成电路( VHF,UHF , FM,AM等)
用于通信系统,其中,可编程
分逐个“n”的计数器的一个组成部分
合成器锁相回路子系统。该
74HC / HCT4059也可用于执行
合成的“固定分频 - 正”开始计数的功能,以及
作为通用计算的仪器功能
如累加器,生产计数器和“超时”
定时器。
在时钟输入端施密特触发器动作使电路
高耐性,较慢的时钟上升和下降时间。
1998年7月08
3
飞利浦半导体
产品speci fi cation
可编程分频N计数器
引脚说明
PIN号
1
2
3, 4, 5, 6, 22, 21, 20, 19, 18, 17, 16, 15, 10, 9, 8, 7
12
14, 13, 11
23
24
符号名称和功能
CP
LE
J
1
到J
16
GND
K
a
至K
c
Q
V
CC
74HC/HCT4059
时钟输入端(低到高,边沿触发的)
锁存使能(高电平有效)
可编程输入果酱(BCD )
接地( 0 V )
模式选择输入
分频的n个输出
正电源电压
Fig.1引脚配置。
图2逻辑符号。
图3 IEC逻辑符号。
1998年7月08
5