飞利浦半导体
产品speci fi cation
双路4通道模拟多路复用器,
多路解复用器
特点
宽模拟输入电压范围
5
V至+5 V
低导通电阻:
– 80
(典型值) V
CC
V
EE
= 4.5 V
– 70
(典型值) V
CC
V
EE
= 6.0 V
– 60
(典型值) V
CC
V
EE
= 9.0 V
逻辑电平转换:使5 V逻辑
与沟通
±5
V模拟信号
建于典型的“化妆前破发”
符合JEDEC标准没有。 7A
ESD保护:
- HBM EIA / JESD22 - A114 -B超过2000伏
- MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40 °C
+85
°C
和
40 °C
+125
°C.
应用
模拟多路复用和多路分解
数字复用和去复用
信号选通。
描述
74HC4052 ; 74HCT4052
该74HC4052和74HCT4052是高速硅栅
CMOS设备,且引脚与兼容
HEF4052B 。它们与JEDEC规定的遵守
没有标准。 7A 。
该74HC4052和74HCT4052是双4通道
模拟多路复用器或解复用器共同选择
逻辑。每个多路复用器有4个独立
输入/输出(管脚NY0到NY3 )和一个共同的
输入/输出(引脚NZ) 。公共信道选择逻辑
包括两个数字选择输入(引脚S0和S1 )和
低电平有效使能输入(引脚E) 。当引脚E = LOW , 1
四个开关的选择(低阻抗导通状态)
带引脚S0和S1 。当引脚E = HIGH ,所有开关均
在高阻关断状态,独立S0的销
和S1 。
V
CC
和GND是电源电压引脚为数字
控制输入端(引脚S0,S1和E)。在V
CC
到GND
范围为2.0 V至10.0 V的74HC4052和
4.5 V至5.5 V的74HCT4052 。模拟量输入/输出
(引脚NY0为NY3和新西兰)可V之间摆动
CC
作为
正限位和V
EE
作为负限。 V
CC
V
EE
五月
不超过10.0 V.
操作作为一个数字多路复用器/多路分离器,V
EE
is
连接到GND (通常接地)。
功能表
输入
(1)
海峡之间
E
L
L
L
L
H
记
1. H =高电压电平
L =低电压等级
X =不在乎。
S1
L
L
H
H
X
S0
L
H
L
H
X
NY0和新西兰
NY1和新西兰
NY2和新西兰
NY3和新西兰
无
2004年11月11日
2
飞利浦半导体
产品speci fi cation
双路4通道模拟多路复用器,
多路解复用器
特点
宽模拟输入电压范围
5
V至+5 V
低导通电阻:
– 80
(典型值) V
CC
V
EE
= 4.5 V
– 70
(典型值) V
CC
V
EE
= 6.0 V
– 60
(典型值) V
CC
V
EE
= 9.0 V
逻辑电平转换:使5 V逻辑
与沟通
±5
V模拟信号
建于典型的“化妆前破发”
符合JEDEC标准没有。 7A
ESD保护:
- HBM EIA / JESD22 - A114 -B超过2000伏
- MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40 °C
+85
°C
和
40 °C
+125
°C.
应用
模拟多路复用和多路分解
数字复用和去复用
信号选通。
描述
74HC4052 ; 74HCT4052
该74HC4052和74HCT4052是高速硅栅
CMOS设备,且引脚与兼容
HEF4052B 。它们与JEDEC规定的遵守
没有标准。 7A 。
该74HC4052和74HCT4052是双4通道
模拟多路复用器或解复用器共同选择
逻辑。每个多路复用器有4个独立
输入/输出(管脚NY0到NY3 )和一个共同的
输入/输出(引脚NZ) 。公共信道选择逻辑
包括两个数字选择输入(引脚S0和S1 )和
低电平有效使能输入(引脚E) 。当引脚E = LOW , 1
四个开关的选择(低阻抗导通状态)
带引脚S0和S1 。当引脚E = HIGH ,所有开关均
在高阻关断状态,独立S0的销
和S1 。
V
CC
和GND是电源电压引脚为数字
控制输入端(引脚S0,S1和E)。在V
CC
到GND
范围为2.0 V至10.0 V的74HC4052和
4.5 V至5.5 V的74HCT4052 。模拟量输入/输出
(引脚NY0为NY3和新西兰)可V之间摆动
CC
作为
正限位和V
EE
作为负限。 V
CC
V
EE
五月
不超过10.0 V.
操作作为一个数字多路复用器/多路分离器,V
EE
is
连接到GND (通常接地)。
功能表
输入
(1)
海峡之间
E
L
L
L
L
H
记
1. H =高电压电平
L =低电压等级
X =不在乎。
S1
L
L
H
H
X
S0
L
H
L
H
X
NY0和新西兰
NY1和新西兰
NY2和新西兰
NY3和新西兰
无
2004年11月11日
2
74HC4052 ; 74HCT4052
双路4通道模拟多路复用器/多路解复用器
版本06 - 2010年1月11日
产品数据表
1.概述
该74HC4052 ; 74HCT4052是高速硅栅CMOS器件,其引脚兼容
与HEF4052B 。该器件可在符合JEDEC标准没有。 7A 。
该74HC4052 ; 74HCT4052是双4通道模拟多路复用器/多路分解器与
常见的选择逻辑。每个多路复用器有4个独立的输入/输出(引脚NY0到
NY3 )和一个共同的输入/输出(引脚NZ) 。公共信道选择逻辑包括两个
数字选择输入端(引脚S0和S1 )和低电平有效使能输入(引脚E) 。当
销E = LOW时,被选择的四个开关中的一个(低阻抗导通状态)与销S0
和S1 。当引脚E = HIGH,所有开关均处于高阻关断状态,
独立的引脚S0和S1的。
V
CC
和GND电源电压引脚为数字控制输入端(引脚S0,S1和E)。
在V
CC
到GND范围为2.0 V至10.0 V的74HC4052和4.5 V至5.5 V的
74HCT4052 。模拟量输入/输出(引脚NY0到NY3和新西兰)可V之间摆动
CC
作为一个积极的极限和V
EE
作为负限。 V
CC
V
EE
不得超过10.0 V.
操作作为一个数字多路复用器/多路分离器,V
EE
连接到GND (通常
接地)。
2.特点
宽模拟输入电压范围
5
V至+5 V
低导通电阻:
80
Ω
(典型值) V
CC
V
EE
= 4.5 V
70
Ω
(典型值) V
CC
V
EE
= 6.0 V
60
Ω
(典型值) V
CC
V
EE
= 9.0 V
逻辑电平转换:使5 V逻辑与沟通
±5
V模拟信号
典型的' make之前突破的内置
符合JEDEC标准没有。 7A
ESD保护:
HBM JESD22- A114F超过2000伏
MM JESD22 - A115 - A超过200 V
从指定的
40 °C
+85
°C
和
40 °C
+125
°C
3.应用
模拟多路复用和多路分解
数字复用和去复用
信号门
恩智浦半导体
74HC4052 ; 74HCT4052
双路4通道模拟多路复用器/多路解复用器
7.功能描述
7.1功能表
表3中。
输入
E
L
L
L
L
H
[1]
功能表
[1]
通道上
S1
L
L
H
H
X
S0
L
H
L
H
X
NY0和新西兰
NY1和新西兰
NY2和新西兰
NY3和新西兰
无
H =高电压电平;
L =低电压电平;
X =不在乎。
8.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。
电压参考V
EE
= GND(地= 0 V) 。
符号
V
CC
I
IK
I
SK
I
SW
I
EE
I
CC
I
GND
T
英镑
P
合计
P
[1]
参数
电源电压
输入钳位电流
开关电流钳位
开关电流
电源电流
电源电流
地电流
储存温度
总功耗
功耗
条件
[1]
民
0.5
-
-
-
-
-
-
65
最大
+11.0
±20
±20
±25
±20
50
50
+150
500
100
单位
V
mA
mA
mA
mA
mA
mA
°C
mW
mW
V
I
& LT ;
0.5
V或V
I
& GT ; V
CC
+ 0.5 V
V
SW
& LT ;
0.5
V或V
SW
& GT ; V
CC
+ 0.5 V
0.5
V < V
SW
& LT ; V
CC
+ 0.5 V
T
AMB
=
40 °C
+125
°C
每个交换机
[2]
-
-
为了避免绘制V
CC
电流输出NZ,当开关电流在销流NYN ,横跨双向开关上的电压降的销必须
不超过0.4 V.如果开关电流流入引脚新西兰,没有V
CC
电流将流出来的引脚NYN的。在这种情况下是没有限制的
在整个开关的电压降,但在销NYN和新西兰的电压不得超过V
CC
或V
EE
.
对于DIP16封装: 70以上
°C
P的值
合计
减额直线为12毫瓦/ K 。
对于SO16封装: 70以上
°C
P的值
合计
减额线性8毫瓦/ K 。
对于SSOP16和TSSOP16封装: 60岁以上
°C
P的值
合计
减额线性5.5毫瓦/ K 。
对于DHVQFN16包: 60岁以上
°C
P的值
合计
减额线性4.5毫瓦/ K 。
[2]
74HC_HCT4052_6
NXP B.V. 2010保留所有权利。
产品数据表
版本06 - 2010年1月11日
5 27