74HC299 ; 74HCT299
8位通用移位寄存器;三态
牧师03 - 2008年7月28日
产品数据表
1.概述
该74HC299 ; 74HCT299是高速硅栅CMOS器件这是
引脚兼容低功耗肖特基TTL ( LSTTL )器件。他们是在特定网络版
符合JEDEC标准号7A 。
该74HC299 ; 74HCT299包含8边沿触发的D - FL型IP- FL OPS和
需要间的逻辑来执行同步移右,左移位,并行加载和
持操作。的操作,通过模式选择输入端S0和S1确定的,如
所示
表3中。
引脚I / O0到I / O7是FL IP- FL运三态缓冲器输出,使它们能够运行数据
输入并行加载模式。串行输出Q0和Q7被用于扩张
较长的话串行移位。
在异步主复位输入MR低信号覆盖的锡和时钟CP
输入和复位FL IP- FL欢声笑语。所有其它状态的改变是由上升沿启动
时钟脉冲。当时钟是在任一状态的输入可以改变,只要该
推荐的设置和保持时间进行观察。
在3态输出一个高电平信号使能输入OE1或OE2禁止三态
缓冲器和I /论输出设置为高阻抗OFF状态。在这种条件下,
移位,保持,载入和复位操作准备并行负载时仍然出现
操作。三态缓冲器由两个S0和S1高电平信号也被禁用。
2.特点
I
多路输入/输出,提供更好的位密度
I
四种工作模式:
N
左移
N
右移
N
保持(存储)
N
LOAD DATA
I
进行操作以输出使能或高阻关断状态(Z)的
I
三态输出驱动公交线路直达
I
级联的n位字长
I
ESD保护:
N
HBM JESD22- A114E超过2000伏
N
MM JESD22 - A115 - A超过200 V
I
从特定网络版
40 °C
+85
°C
从
40 °C
+125
°C
恩智浦半导体
74HC299 ; 74HCT299
8位通用移位寄存器;三态
3.订购信息
表1中。
订购信息
包
温度范围
74HC299
74HC299D
74HC299DB
74HC299N
74HC299PW
74HCT299
74HCT299D
74HCT299DB
74HCT299N
74HCT299PW
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
SO20
SSOP20
DIP20
TSSOP20
塑料小外形封装; 20线索;体
宽度7.5毫米
塑料小外形封装; 20线索;
体宽5.3毫米
塑料双列直插式封装; 20引线( 300万)
SOT163-1
SOT339-1
SOT146-1
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
SO20
SSOP20
DIP20
TSSOP20
塑料小外形封装; 20线索;体
宽度7.5毫米
塑料小外形封装; 20线索;
体宽5.3毫米
塑料双列直插式封装; 20引线( 300万)
SOT163-1
SOT339-1
SOT146-1
名字
描述
VERSION
类型编号
塑料薄小外形封装; 20线索; SOT360-1
体宽4.4毫米
塑料薄小外形封装; 20线索; SOT360-1
体宽4.4毫米
4.功能图
1
DSR
CP
MR
Q0
OE1
OE2
INPUT / 3 -STATE输出电路
I / O0 I / O1 I / O2 I / O3 I / O4 I / O5 I / O6 I / O7
7
13
6
14
5
15
4
16
001aai460
19
S0
S1
DSL
11
12
9
8
2
3
18
8位移位寄存器
Q7
17
图1 。
工作原理图
74HC_HCT299_3
NXP B.V. 2008保留所有权利。
产品数据表
牧师03 - 2008年7月28日
2 24
恩智浦半导体
74HC299 ; 74HCT299
8位通用移位寄存器;三态
5.管脚信息
5.1钢钉
74HC299
74HCT299
S0
1
2
3
4
5
6
7
8
9
20 V
CC
19 S1
18 DSL
17 Q7
16个I / O7
15 I / O5
14 I / O3
13个I / O1
12 CP
11 DSR
001aai457
74HC299
74HCT299
S0
OE1
OE2
I/O6
I/O4
I/O2
I/O0
Q0
MR
1
2
3
4
5
6
7
8
9
20 V
CC
19 S1
18 DSL
17 Q7
16个I / O7
15 I / O5
14 I / O3
13个I / O1
12 CP
11 DSR
001aai511
OE1
OE2
I/O6
I/O4
I/O2
I/O0
Q0
MR
GND 10
GND 10
图5 。
引脚CON组fi guration ( SO20和(T ) SSOP20 )
图6 。
引脚CON组fi guration ( DIP20 )
5.2引脚说明
表2中。
符号
S0
OE1
OE2
I/O6
I/O4
I/O2
I/O0
Q0
MR
GND
DSR
CP
I/O1
I/O3
I/O5
I/O7
Q7
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
描述
模式选择输入
三态输出使能输入(低电平有效)
三态输出使能输入(低电平有效)
并行数据输入或三态并行输出(巴士司机)
并行数据输入或三态并行输出(巴士司机)
并行数据输入或三态并行输出(巴士司机)
并行数据输入或三态并行输出(巴士司机)
串行输出(标准输出)
异步主复位输入(低电平有效)
接地( 0 V )
串行数据移位,右输入
时钟输入(从低到高,边沿触发)
并行数据输入或三态并行输出(巴士司机)
并行数据输入或三态并行输出(巴士司机)
并行数据输入或三态并行输出(巴士司机)
并行数据输入或三态并行输出(巴士司机)
串行输出(标准输出)
74HC_HCT299_3
NXP B.V. 2008保留所有权利。
产品数据表
牧师03 - 2008年7月28日
5 24
集成电路
数据表
对于一个完整的数据资料,也请下载:
该IC06 74HC / HCT / HCU / HCMOS逻辑系列规格
该IC06 74HC / HCT / HCU / HCMOS逻辑包装信息
该IC06 74HC / HCT / HCU / HCMOS逻辑包装纲要
74HC/HCT299
8位通用移位寄存器;三态
产品speci fi cation
在集成电路, IC06文件
1990年12月
飞利浦半导体
产品speci fi cation
8位通用移位寄存器;三态
特点
多路输入/输出,提供更好的位密度
四种工作模式:
- 左移
=右移
- 保持(存储)
- 加载数据
操作与输出使能或在高阻抗
关断状态( Z)
三态输出驱动公交线路直达
可级联的n位字长
输出能力:公交车司机(并行I / O的) ,
标准(串行输出)
I
CC
类别: MSI
概述
该74HC / HCT299是高速硅栅CMOS器件
引脚与低功率肖特基TTL兼容
( LSTTL ) 。它们与JEDEC规定的遵守
没有标准。 7A 。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
= 6纳秒
74HC/HCT299
该74HC / HCT299包含8边沿触发的D型
触发器和必要进行级间逻辑
同步移右,左移位,并行加载和保持
操作。操作的类型被确定
模式选择输入(S
0
和S
1
)所示,在模式
选择表。
所有的触发器输出具有三态缓冲器,以分离这些
输出( I / O
0
到I / O
7
),例如,它们可以作为数据
输入到并行加载模式。串行输出(Q
0
和
Q
7
)被用于扩张在较长的串行移位
话。
在异步主复位输入低电平信号
(MR ),覆盖了S
n
和时钟( CP)的输入和复位
触发器。所有其它状态的改变是由瑞星发起
在时钟脉冲的边沿。输入可以改变时,时钟
是任一状态下,设置了推荐的设置和
保持时间相对于CP的上升沿,被观察到的。
在三态输出使能输入高信号( OE
1
or
OE
2
)禁止三态缓冲器和I / O
n
输出
设置为高阻抗OFF状态。在这种条件下,
转移,保持,载入和复位操作仍可能发生。该
三态缓冲器由两个高电平信号也被禁用
S
0
和S
1
中,当在准备一个并行负载
操作。
典型
符号
t
PHL /
t
PLH
参数
传播延迟
CP到Q
0
, Q
7
CP到I / O
n
t
PHL
f
最大
C
I
C
I / O
C
PD
笔记
1. C
PD
被用于确定所述动态功率
功耗(P
D
in
W):
P
D
= C
PD
×
V
CC2
×
f
i
+ ∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=输入MHz的频率
f
o
=输出MHz的频率
∑
(C
L
×
V
CC
×
f
o
) =产出的总和
2
条件
HC
C
L
= 15 pF的; V
CC
= 5 V
20
20
20
50
3.5
10
注1和2
120
19
19
23
46
3.5
10
125
HCT
单位
ns
ns
ns
兆赫
pF
pF
pF
MR到Q
0
, Q
7
或I / O
n
最大时钟频率
输入电容
输入/输出电容
每个封装的功率耗散电容
2.对于HC的条件为V
I
= GND到V
CC
对于HCT的条件为V
I
= GND到V
CC
1.5 V
订购信息
SEE
“ 74HC / HCT / HCU / HCMOS逻辑封装
信息“ 。
C
L
在PF =输出负载电容
V
CC
在V =电源电压
1990年12月
2
飞利浦半导体
产品speci fi cation
8位通用移位寄存器;三态
引脚说明
PIN号
1, 19
2, 3
7, 13, 6, 14, 5, 15, 4, 16
8, 17
9
10
11
12
18
20
符号
S
0
, S
1
OE
1
, OE
2
I / O
0
到I / O
7
Q
0
, Q
7
MR
GND
D
SR
CP
D
SL
V
CC
名称和功能
模式选择输入
三态输出使能输入(低电平有效)
74HC/HCT299
并行数据输入或三态并行输出(巴士司机)
串行输出(标准输出)
异步主复位输入(低电平有效)
接地( 0 V )
串行数据移位,右输入
时钟输入端(低到高,边沿触发的)
串行数据移位,左输入
正电源电压
Fig.1引脚配置。
图2逻辑符号。
图3 IEC逻辑符号。
1990年12月
3