74HC238 ; 74HCT238
3到8线译码器/多路分解器
牧师03 - 2007年7月16日
产品数据表
1.概述
74HC238和74HCT238是高速硅栅CMOS器件和引脚兼容
与低功率肖特基TTL ( LSTTL ) 。
该74HC238 / 74HCT238解码器接受三个二进制加权地址输入( A0 , A1 ,
A2)和使能时,提供8互斥的高电平有效输出( Y0至Y7 ) 。该
74HC238 / 74HCT238具有三个使输入端口:两个低有效( E1和E2 )和一个
高电平有效( E3 ) 。每个输出低电平,除非E1和E2低, E3为高。
这种多能功能允许的“ 238 ”轻松实现并联扩容到1到32 ( 5
行至32行)解码器只用四个“ 238 ”集成电路和一个逆变器。在“ 238 ”可用于
作为八个输出多路分解器通过使用有效低一个使能输入的数据
输入和其余的使能输入的选通信号。未使用的使能输入必须是
永久绑定到其相应的高电平或低电平状态。
该74HC238 / 74HCT238是类似于74HC138 / 74HCT138但具有非反相
输出。
2.特点
I
I
I
I
I
I
I
解复用功能
多输入使能很容易地扩展
理想的内存芯片选择解码
高电平有效互斥输出
多种封装选择
符合JEDEC标准没有。 7A
ESD保护:
N
HBM JESD22- A114E超过2000伏
N
MM JESD22 - A115 - A超过200 V
I
从特定网络版
40 °C
+85
°C
从
40 °C
+125
°C
恩智浦半导体
74HC238 ; 74HCT238
3到8线译码器/多路分解器
3.订购信息
表1中。
订购信息
包
温度范围名称
74HC238N
74HC238D
74HC238DB
74HC238PW
74HC238BQ
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
40 °C
+125
°C
DIP16
SO16
SSOP16
TSSOP16
描述
塑料双列直插式封装; 16引线( 300万)
塑料小外形封装; 16线索;
体宽3.9毫米
塑料小外形封装; 16线索;
体宽5.3毫米
塑料薄小外形封装; 16线索;
体宽4.4毫米
VERSION
SOT38-4
SOT109-1
SOT338-1
SOT403-1
类型编号
DHVQFN16塑料双列直插兼容的热增强型很瘦SOT763-1
四,在FL封装;没有线索; 16个终端;
机身2.5
×
3.5
×
0.85 mm
DIP16
SO16
SSOP16
TSSOP16
塑料双列直插式封装; 16引线( 300万)
塑料小外形封装; 16线索;
体宽3.9毫米
塑料小外形封装; 16线索;
体宽5.3毫米
塑料薄小外形封装; 16线索;
体宽4.4毫米
SOT38-4
SOT109-1
SOT338-1
SOT403-1
74HCT238N
74HCT238D
40 °C
+125
°C
40 °C
+125
°C
74HCT238DB
40 °C
+125
°C
74HCT238PW
40 °C
+125
°C
74HCT238BQ
40 °C
+125
°C
DHVQFN16塑料双列直插兼容的热增强型很瘦SOT763-1
四,在FL封装;没有线索; 16个终端;
机身2.5
×
3.5
×
0.85 mm
4.功能图
15
15
14
A0
A1
A2
1
2
3
3至8个
解码器
13
ENABLE 12
EXITING 11
10
9
7
E1
E2
E3
4
5
6
001aag752
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
E1
E2
E3
4
5
6
A0
A1
A2
1
2
3
3至8个
解码器
启用
退出
14
13
12
11
10
9
7
001aag753
图1.逻辑符号
图2.功能框图
74HC_HCT238_3
NXP B.V. 2007年保留所有权利。
产品数据表
牧师03 - 2007年7月16日
2 18
恩智浦半导体
74HC238 ; 74HCT238
3到8线译码器/多路分解器
Y0
E1
E2
E3
Y1
Y2
Y3
Y4
Y5
A0
Y6
A1
A2
Y7
001aag754
图3.逻辑图
5.管脚信息
5.1钢钉
74HC238
74HCT238
A0
A1
A2
E1
E2
E3
Y7
GND
1
2
3
4
5
6
7
8
001aag755
74HC238
74HCT238
16 V
CC
15 Y0
A1
14 Y1
13 Y2
12 Y3
11 Y4
10 Y5
9
Y6
A2
E1
E2
E3
Y7
2
3
4
5
6
7
8
GND
Y6
9
GND
(1)
1号航站楼
索引区
16 V
CC
15 Y0
14 Y1
13 Y2
12 Y3
11 Y4
10 Y5
A0
1
001aag756
透明的顶视图
(1)模具基体是利用连接到该垫
导电芯片粘接材料。它不能被用作
电源引脚或输入
图4.引脚CON组fi guration DIP16 , SO16 , ( T) SSOP16
图5.引脚CON组fi guration DHVQFN16
74HC_HCT238_3
NXP B.V. 2007年保留所有权利。
产品数据表
牧师03 - 2007年7月16日
3 18
恩智浦半导体
74HC238 ; 74HCT238
3到8线译码器/多路分解器
5.2引脚说明
表2中。
符号
A[0:2]
E1
E2
E3
Y[0:7]
GND
V
CC
引脚说明
针
1, 2, 3
4
5
6
15, 14, 13, 12, 11, 10, 9, 7
8
16
描述
地址输入
使能输入(低电平有效)
使能输入(低电平有效)
使能输入(高电平有效)
输出(高电平有效)
接地( 0 V )
电源电压
6.功能描述
表3中。
输入
E1
H
X
X
L
L
L
L
L
L
L
L
[1]
功能表
[1]
输出
E2
X
H
X
L
L
L
L
L
L
L
L
E3
X
X
L
H
H
H
H
H
H
H
H
A0
X
X
X
L
H
L
H
L
H
L
H
A1
X
X
X
L
L
H
H
L
L
H
H
A2
X
X
X
L
L
L
L
H
H
H
H
Y0
L
L
L
H
L
L
L
L
L
L
L
Y1
L
L
L
L
H
L
L
L
L
L
L
Y2
L
L
L
L
L
H
L
L
L
L
L
Y3
L
L
L
L
L
L
H
L
L
L
L
Y4
L
L
L
L
L
L
L
H
L
L
L
Y5
L
L
L
L
L
L
L
L
H
L
L
Y6
L
L
L
L
L
L
L
L
L
H
L
Y7
L
L
L
L
L
L
L
L
L
L
H
H =高电压电平;
L =低电压电平;
X =不在乎。
74HC_HCT238_3
NXP B.V. 2007年保留所有权利。
产品数据表
牧师03 - 2007年7月16日
4 18
恩智浦半导体
74HC238 ; 74HCT238
3到8线译码器/多路分解器
7.极限值
表4 。
极限值
按照绝对最大额定值系统( IEC 60134 ) 。电压参考GND(地= 0V)。
符号
V
CC
I
IK
I
OK
I
O
I
CC
I
GND
T
英镑
P
合计
参数
电源电压
输入钳位电流
输出钳位电流
输出电流
电源电流
地电流
储存温度
总功耗
DIP16封装
SO16 , SSOP16 , TSSOP16和
DHVQFN16包
[1]
[2]
[3]
[2]
[3]
条件
V
I
& LT ;
0.5
V或V
I
& GT ; V
CC
+ 0.5 V
V
O
& LT ;
0.5
V或V
O
& GT ; V
CC
+ 0.5 V
0.5
V < V
O
& LT ; V
CC
+ 0.5 V
[1]
[1]
民
0.5
-
-
-
-
50
65
-
-
最大
+7
±20
±20
±25
50
-
+150
750
500
单位
V
mA
mA
mA
mA
mA
°C
mW
mW
如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
对于DIP16封装: 70以上
°C
P的值
合计
线性减额在12毫瓦/ K 。
对于SO16封装: 70以上
°C
P的值
合计
减额线性8毫瓦/ K 。
对于SSOP16和TSSOP16封装: 60岁以上
°C
P的值
合计
减额线性5.5毫瓦/ K 。
对于DHVQFN16包: 60岁以上
°C
P的值
合计
减额线性在4.5毫瓦/ K 。
8.推荐工作条件
表5 。
推荐工作条件
电压参考GND(地= 0V)。
符号参数
V
CC
V
I
V
O
T
AMB
ΔT/ ΔV
电源电压
输入电压
输出电压
环境温度
输入转换崛起
和下降率
V
CC
= 2.0 V
V
CC
= 4.5 V
V
CC
= 6.0 V
条件
民
2.0
0
0
40
-
-
-
74HC238
典型值
5.0
-
-
-
-
1.67
-
最大
6.0
V
CC
V
CC
+125
625
139
83
民
4.5
0
0
40
-
-
-
74HCT238
典型值
5.0
-
-
-
-
1.67
-
最大
5.5
V
CC
V
CC
+125
-
139
-
V
V
V
°C
NS / V
NS / V
NS / V
单位
74HC_HCT238_3
NXP B.V. 2007年保留所有权利。
产品数据表
牧师03 - 2007年7月16日
5 18
集成电路
数据表
对于一个完整的数据资料,也请下载:
该IC06 74HC / HCT / HCU / HCMOS逻辑系列规格
该IC06 74HC / HCT / HCU / HCMOS逻辑包装信息
该IC06 74HC / HCT / HCU / HCMOS逻辑包装纲要
74HC/HCT238
3到8线译码器/多路分解器
产品speci fi cation
在集成电路, IC06文件
1990年12月
飞利浦半导体
产品speci fi cation
3到8线译码器/多路分解器
特点
解复用功能
多输入使能很容易地扩展
理想的内存芯片选择解码
高电平有效互斥输出
输出能力:标准
I
CC
类别: MSI
概述
该74HC / HCT238是高速硅栅CMOS器件
引脚与低功率肖特基TTL兼容
( LSTTL ) 。它们与JEDEC规定的遵守
没有标准。 7A 。
该74HC / HCT238解码器接受三个二进制
加权地址输入(A
0
, A
1
, A
2
),并启用时,
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
= 6纳秒
74HC/HCT238
提供8互斥的高电平输出
(Y
0
为Y
7
).
在“ 238 ”具有三个使能输入: 2低电平有效
(E
1
与ê
2
)和一个高电平(E
3
) 。每个输出将
LOW除非ê
1
与ê
2
有LOW和E
3
为高。
这种多能的功能可以轻松并行
膨胀的“ 238 ”,以1 - - 32的( 5行到32行)
解码器只用四个“ 238 ”集成电路和一个逆变器。
在“ 238 ” ,可作为一个8输出多路分解器通过
采用低电平有效的一个使能输入的数据
输入和其余的使能输入的选通信号。未使用
使能输入必须永久绑定到自己的
适当的高电平或低电平状态。
的“ 238 ”是相同的“ 138 ”,但具有非反相
输出。
典型
符号
t
PHL /
t
PLH
参数
传播延迟
A
n
为Y
n
E
3
为Y
n
E
n
为Y
n
C
I
C
PD
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W):
P
D
= C
PD
×
V
CC2
×
f
i
+ ∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=输入MHz的频率
f
o
=输出MHz的频率
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和
C
L
在PF =输出负载电容
V
CC
在V =电源电压
2.对于HC的条件为V
I
= GND到V
CC
对于HCT的条件为V
I
= GND到V
CC
1.5 V
订购信息
SEE
“ 74HC / HCT / HCU / HCMOS逻辑封装信息” 。
输入电容
每个封装的功率耗散电容
注1和2
条件
HC
C
L
= 15 pF的; V
CC
= 5 V
14
16
17
3.5
72
18
20
21
3.5
76
ns
ns
ns
pF
pF
HCT
单位
1990年12月
2
飞利浦半导体
产品speci fi cation
3到8线译码器/多路分解器
引脚说明
PIN号
1, 2, 3
4, 5
6
8
15, 14, 13, 12, 11, 10, 9, 7
16
符号
A
0
到A
2
E
1
, E
2
E
3
GND
Y
0
为Y
7
V
CC
名称和功能
地址输入
使能输入(低电平有效)
使能输入(高电平有效)
接地( 0 V )
输出(高电平有效)
正电源电压
74HC/HCT238
Fig.1引脚配置。
图2逻辑符号。
(a)
(b)
图3 IEC逻辑符号。
1990年12月
3
飞利浦半导体
产品speci fi cation
3到8线译码器/多路分解器
直流特性FOR 74HC
对于DC特性见
“ 74HC / HCT / HCU / HCMOS逻辑系列特定网络阳离子” 。
输出能力:标准
I
CC
类别: MSI
AC特性74HC
GND = 0 V ;吨
r
= t
f
= 6纳秒;
L
= 50 pF的
T
AMB
(°C)
74HC
符号参数
+25
MIN 。 TYP 。
t
PHL
/ t
PLH
传播延迟
A
n
为Y
n
传播延迟
E
3
为Y
n
传播延迟
E
n
为Y
n
输出转换时间
47
17
14
52
19
15
50
18
14
19
7
6
马克斯。
150
30
26
160
32
27
155
31
26
75
15
13
40
to
+85
分钟。马克斯。
190
38
33
200
40
34
195
39
33
95
19
16
40
to
+125
分钟。
马克斯。
225
45
38
240
48
41
235
47
40
110
22
19
ns
74HC/HCT238
测试条件
单位V
波形
CC
(V)
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
2.0
4.5
6.0
Fig.6
t
PHL
/ t
PLH
ns
Fig.6
t
PHL
/ t
PLH
ns
Fig.7
t
THL
/ t
TLH
ns
图6和图7
1990年12月
5