54F 74F827
74F828 10位缓冲器线路驱动器
1994年12月
54F 74F827
74F828
10位缓冲器线路驱动器
概述
在“ F827和” F828的10位总线缓冲器提供高性
formance总线接口缓冲宽数据地址
携带奇偶10位缓冲器具有路径或公共汽车的NOR
输出实现了最大的控制灵活性
在“ F827和” F828的功能性和引脚兼容
AMD的Am29827和Am29828的' F828是一个反相
版的“ F827的
特点
Y
Y
Y
三态输出
“ F828是反相
直接替代AMD的Am29827和Am29828
广告
74F827SPC
军事
包
数
N24C
包装说明
24引脚( 0 300广角)模压双列直插式
24引脚( 0 300宽)陶瓷双列直插式
24引脚( 0 300广角)模压小外形JEDEC
24引脚Cerpack
24引脚陶瓷无引线芯片载体C型
24引脚( 0 300广角)模压双列直插式
24引脚( 0 300广角)模压小外形JEDEC
54F827SDM (注2)
74F827SC (注1 )
54F827FM (注2)
54F827LM (注2)
74F828SPC
74F828SC (注1 )
注1
也可在13盘使用后缀设备
e
SCX
J24F
M24B
W24C
E28A
N24C
M24B
注2
军用级设备与环境和老化处理中使用的后缀
e
SDMQB FMQB和LMQB
连接图
引脚分配
DIP Flatpak和SOIC
’F827
’F828
引脚分配
对于LCC
’F827
TL F 9598 - 2
TL F 9598-1
TL F 9598 - 8
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9598
RRD - B30M75印制在U S A
单位荷载扇出
54F 74F
引脚名称
描述
UL
高低
输入I
IH
I
IL
输出I
OH
I
OL
OE
1
OE
2
D
0
–D
7
O
0
–O
7
输出使能输入
10 10
20
mA
b
0 6毫安
数据输入
10 10
20
mA
b
0 6毫安
数据输出三态600 106 6 ( 80 )
b
12毫安64毫安(48 mA)的
功能表
输入
OE
L
L
H
D
n
’F827
H
L
X
H
L
Z
输出
O
n
’F828
L
H
Z
透明
透明
高Z
功能
功能说明
在“ F827和” F828是线路驱动器设计成的EM
ployed内存地址的驱动时钟驱动器和巴士─
定向发射器接收器可提供改进的PC
电路板密度的器件具有三态输出CON组
由输出使能( OE )受控引脚的输出可以下沉
64毫安( 48毫安密耳)和源15 mA输入钳位二极管
限制高速终止的影响
H
e
高电压电平
L
e
低电压电平
Z
e
高阻抗
X
e
非物质
逻辑图
’F827
TL F 9598 - 4
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
’F828
TL F 9598 - 11
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
3
DC电气特性
(续)
符号
I
ZZ
I
CCH
I
CCL
I
CCZ
I
CCH
I
CCL
I
CCZ
参数
民
公交排水试验
电源电流(' F827 )
电源电流(' F827 )
电源电流(' F827 )
电源电流(' F828 )
电源电流(' F828 )
电源电流(' F828 )
30
60
40
14
56
35
54F 74F
典型值
最大
500
45
90
60
20
85
50
mA
mA
mA
mA
mA
mA
mA
0 0V
最大
最大
最大
最大
最大
最大
V
OUT
e
5 25V
V
O
e
高
V
O
e
低
V
O
e
高Z
V
O
e
高
V
O
e
低
V
O
e
高Z
单位
V
CC
条件
AC电气特性
74F
符号
参数
民
t
PLH
t
PHL
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
传播延迟
数据输出( F827 )
传播延迟
数据输出( F828 )
输出使能时间
OE与O
n
输出禁止时间
OE与O
n
10
15
10
10
30
35
15
10
T
A
E A
25 C
V
CC
E A
5 0V
C
L
e
50 pF的
典型值
30
33
30
20
57
68
33
35
最大
55
55
50
40
90
11 5
80
80
25
30
15
10
10 0
12 5
90
90
54F
T
A
V
CC
e
米尔
C
L
e
50 pF的
民
10
15
最大
75
70
74F
T
A
V
CC
e
COM
C
L
e
50 pF的
民
10
15
10
10
25
30
15
10
最大
65
60
55
40
95
12 0
85
85
ns
ns
ns
ns
单位
订购信息
设备号被用于形成一个简化采购的代码,其中所述包类型和温度范围内是部分
定义如下
74F
温度范围:家庭
74F
e
广告
54F
e
军事
设备类型
封装代码
SP
e
修身塑料DIP
SD
e
修身陶瓷DIP
F
e
Flatpak
L
e
无引线芯片载体( LCC )
S
e
小外形封装( SOIC )
827 828
S
C
X
特殊变化
X
e
设备运13卷
温度范围
C
e
商用( 0℃至
a
70 C)
M
e
军事(
b
55 ℃
a
125 C)
5
74F827 74F828 10位缓冲器/线路驱动器
1988年4月
修订后的1999年8月
74F827 74F828
10位缓冲器/线路驱动器
概述
该74F827和74F828 10位总线缓冲器提供高
高性能总线接口缓冲宽数据/地址
路径或巴士载校验。 10位缓冲器具有
NOR输出实现了最大的控制灵活性。
该74F828是74F827的反相版本。
特点
s
三态输出
s
74F828是反相
订购代码:
订单号
74F827SC
74F827SPC
74F828SC
74F828SPC
包装数
M24B
N24C
M24B
N24C
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 100 ,宽0.300
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 100 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
连接图
74F827
74F828
1999仙童半导体公司
DS009598
www.fairchildsemi.com
74F827 74F828
逻辑图
74F827
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
74F828
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
3
www.fairchildsemi.com
74F827 74F828 10位缓冲器/线路驱动器
1988年4月
经修订的2004年2月
74F827 74F828
10位缓冲器/线路驱动器
概述
该74F827和74F828 10位总线缓冲器提供高
高性能总线接口缓冲宽数据/地址
路径或巴士载校验。 10位缓冲器具有
NOR输出实现了最大的控制灵活性。
该74F828是74F827的反相版本。
特点
s
三态输出
s
74F828是反相
订购代码:
订单号
74F827SC
(注1 )
74F827SPC
74F828SC
74F828SPC
(注1 )
包装数
M24B
N24C
M24B
N24C
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
注1 :
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
连接图
74F827
74F828
2004仙童半导体公司
DS009598
www.fairchildsemi.com
74F827 74F828
逻辑图
74F827
74F828
请注意,只对逻辑操作的理解,提供这些图和不应被用来估计的传播延迟。
3
www.fairchildsemi.com