飞利浦半导体
产品speci fi cation
DRAM双端口控制器
74F764-1/74F765-1
特点
内存
允许两个微处理器访问动态的同一银行
进行仲裁,信号配时,地址复用和
刷新
描述
该74F764-1 / 765-1 DRAM双端口控制器是一个高速
同步双端口仲裁器和时序发生器,允许两个
微处理器,微控制器,或任何其它存储器存取
设备共享的DRAM相同的块。该装置执行
仲裁,信号配时,地址复用,并刷新地址
代,取代多达25个分立器件。
9地址输出引脚可直接控制多达256K动态
RAM的
外部地址复用能够为1Mbit (或更高版本)的控制
动态RAM
74F764-1与74F765-1
该74F764-1 ,虽然功能上和引脚对引脚兼容
该74F765-1 ,不同于后,它具有一个片地址
输入锁存。这是在已解锁或系统中是有用
复用的地址和数据总线。
专业输出消除需要信号端接
基本上所有的应用程序。
两款器件均采用40引脚塑料DIP或44引脚PLCC可用
设计,让微处理器方便放置引脚,
的DRAM ,以及其他支持芯片。
独立的刷新时钟允许调整刷新时间
74F764-1有一个片上18位的地址输入锁存器
74F764-1 / 765-1允许动态RAM与行的访问控制
次降低到40ns的
专为第一次反射波74F764-1 / 765-1输出驱动器
开关
订购信息
描述
40引脚塑料双列直插封装
44引脚塑料有引线芯片载体
商用系列
V
CC
= 5V±10%,
T
AMB
= 0℃至70 ℃的
74F764-1N , 74F765-1N
74F764-1A , 74F765-1A
图号
SOT129–1
SOT187–2
销刀豆网络gurations
N包装
A1
A10
A2
A11
A3
A12
A4
A13
A5
1
2
3
4
5
6
7
8
9
40 RCP
39工作组
38 GNT
37 CASEN
36 DTACK
35 RAS
34 MA0
33 MA1
32 MA2
31 GND
30 MA3
29 MA4
28 MA5
27 MA6
26 MA7
25 MA8
24 CP
23 SEL2
22 REQ2
21 REQ1
A4 7
A13 8
A5 9
A14 10
VCC 11
A6 12
A15 13
A7 14
A16 15
A8 16
A7 14
A16 15
A8 16
A17 17
A9 18
A18 19
SEL1 20
A17 17
18 19 20 21 22 23 24 25 26 27 28
REQ2 CP NC MA8
A9 A18 NC数控SEL1
REQ1 SEL2
CASEN
A12 A3 A11 A10 A2 A1 RCP WG GNT
DTACK
6
5
4
3
2
1
44 43 42 41 40
39 RAS
38 MA0
37 MA1
36 MA2
35 GND
34 GND
33 MA3
32 MA4
31 MA5
30 MA6
29 MA7
A包装
A14 10
VCC
11
A6 12
A15 13
SF00703
SF00685
1992年08月10日
2
853-0878 07412
飞利浦半导体
产品speci fi cation
DRAM双端口控制器
74F764-1/74F765-1
DIP40 :塑料双列直插式封装; 40引线( 600万)
SOT129-1
1992年08月10日
21