74F673A的16位串行输入,串行/并行输出移位寄存器
1988年4月
修订后的1999年8月
74F673A
16位串行输入,串行/并行输出移位寄存器
概述
该74F673A包含一个16位的串行输入,串行输出的移位
寄存器和一个16位并行输出存储寄存器。单一
销供应既可以作为输入端,用于串行输入或者作为3-
态串行输出。在串行输出模式,数据recir-
culates在移位寄存器中。由一个独立的时钟方式,
移位寄存器中的内容被转移到stor-
年龄寄存器的并行输出。该stor-的内容
年龄寄存器也可以平行地装回移
注册。在片选输入防止高信号
既转移和并行传输。该存储寄存器可
通过STMR被清除。
特点
s
串行 - 并行转换器
s
16位串行I / O移位寄存器
s
16位并行输出存储寄存器
s
循环串行移位
s
循环并行传输
s
常见的串行数据I / O引脚
s
苗条的24引脚封装
订购代码:
订单号
74F673ASC
74F673APC
74F673ASPC
包装数
M24B
N24A
N24C
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 010 ,宽0.600
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 100 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
IEEE / IEC
接线图
1999仙童半导体公司
DS009585
www.fairchildsemi.com
74F673A
单位装载/扇出
引脚名称
CS
SHCP
STMR
STCP
读/写
SI / O
Q
0
–Q
15
描述
片选输入(低电平有效)
移位时钟脉冲输入(下降沿)
商店主复位输入(低电平有效)
存储时钟脉冲输入
读/写输入
串行数据输入或
三态串行输出
并行数据输出
U.L.
HIGH / LOW
1.0/1.0
1.0/1.0
1.0/1.0
1.0/1.0
1.0/1.0
3.5/1.0
150/40
50/33.3
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/0.6
mA
20
A/0.6
mA
20
A/0.6
mA
20
A/0.6
mA
20
A/0.6
mA
70
A/0.6
mA
3
毫安/ 24毫安
1
毫安/ 20毫安
功能说明
16位的移位寄存器工作在四种模式之一,如
在移位寄存器操作表所示。一个高
在芯片选择( CS )输入信号阻止时钟和
强制串行输入/输出( SI / O) 3态缓冲器成
高阻抗状态。在串行移位输出操作
中,请在SI / O缓冲器处于活动状态(即启用)和输出
数据也被再循环返回到移位寄存器。当
并行加载来自存储寄存器中的移位寄存器,
串行移位被抑制。
存储寄存器有一个异步主复位
( STMR )输入凌驾于所有其它输入和强制
Q
0
–Q
15
输出低电平。存储寄存器是在保持
时任政务司司长或读/写( R / W)输入模式
HIGH 。在CS和R / W都为低时,存储寄存器是
平行的从移位寄存器加载。
移位寄存器操作表
控制输入
CS R / W SHCP STCP
H
L
L
X
L
H
X
X
X
L
SI / O
经营模式
状态
高Z
DATA IN
HOLD
串联负载
存储寄存器操作表
控制输入
STMR
L
H
H
H
CS
X
H
X
L
读/写
X
X
H
L
STCP
X
X
操作
模式
复位;输出低电平
HOLD
HOLD
并行加载
L
H
数据输出串行输出
与再循环
H
活跃
并行加载;
无移位
H
=
高电压电平
L
=
低电压电平
X
=
非物质
=
高向低转换
H
=
高电压电平
L
=
低电压电平
X
=
非物质
=
低到高的转变
X
www.fairchildsemi.com
2