54F 74F545八路双向收发器,具有三态输出
1995年5月
54F 74F545八路双向
收发器,具有三态输出
概述
的“ F545是一个8位的三态高速收发器它
公交为导向的微处理器提供双向驱动
和数字通信系统直通bidi-
rectional收发器功能的24均线( 20毫安MIL)
在A端口和64毫安总线驱动能力( 48毫安MIL)
在B端口总线驱动能力
一个输入发送接收(TR)确定的方向
通过双向收发机逻辑信号反式
MIT使数据从A口与B口接收使
数据从B端口到端口的输出使能输入显示
冷杉A和B端口通过将其放置在一个三态
条件
特点
Y
Y
Y
Y
Y
Y
Y
更高的驱动比8304
8位双向数据流,降低系统包
算
三态输入,输出与总线接口ori-
ented系统
24毫安( 20毫安MIL)和64均线( 48毫安MIL)总线驱动器
分别在A和B端口的能力
发射接收和输出使能简化控制
逻辑
保证最低4000V的ESD保护
引脚对引脚与英特尔8286兼容
广告
74F545PC
军事
包
数
N20A
包装说明
20引脚( 0 300广角)模压双列直插式
20引脚陶瓷双列直插式
20引脚( 0 300广角)模压小外形JEDEC
20引脚( 0 300广角)模压小外形EIAJ
20引脚Cerpack
20引脚陶瓷无引线芯片载体C型
54F545DM (注2)
74F545SC (注1 )
74F545SJ (注1 )
54F545FM (注2)
54F545LM (注2)
J20A
M20B
M20D
W20A
E20A
注1
也可在13盘使用后缀设备
e
SCX和SJX
注2
军用级设备与环境和老化处理中使用的后缀
e
DMQB FMQB和LMQB
逻辑符号
TL F 9556 - 3
IEEE IEC
TL F 9556 - 5
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9556
RRD - B30M105印制在U S A
DC电气特性
(续)
符号
I
ZZ
I
CCH
I
CCL
I
CCZ
参数
民
公交排水试验
电源电流
电源电流
电源电流
70
95
85
54F 74F
典型值
最大
500
90
120
110
mA
mA
mA
mA
单位
V
CC
0 0V
最大
最大
最大
条件
V
OUT
e
5 25V
V
O
e
高
V
O
e
低
V
O
e
高Z
AC电气特性
74F
符号
参数
民
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
传播延迟
A
n
到B
n
或B
n
到A
n
输出使能时间
输出禁止时间
25
25
30
35
30
20
T
A
E A
25 C
V
CC
E A
5 0V
C
L
e
50 pF的
典型值
42
46
53
60
50
50
最大
60
60
70
80
65
65
54F
T
A
V
CC
e
米尔
C
L
e
50 pF的
民
20
20
25
30
25
20
最大
75
75
90
10 0
90
10 0
74F
T
A
V
CC
e
COM
C
L
e
50 pF的
民
25
25
30
35
30
20
最大
70
70
80
90
75
75
ns
单位
ns
逻辑图
TL F 9556 - 4
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
订购信息
设备号被用于形成一个简化采购的代码,其中所述包类型和温度范围内是部分
定义如下
74F 545 S·C X
温度范围:家庭
74F
e
广告
54F
e
军事
设备类型
封装代码
P
e
塑料DIP
D
e
陶瓷DIP
F
e
Flatpak
L
e
无引线芯片载体( LCC )
S
e
小外形封装SOIC JEDEC
SJ
e
小外形EIAJ SOIC
4
特殊变化
QB
e
军工级器件
环境和老化
处理
X
e
设备运13卷
温度范围
C
e
商用( 0℃至
a
70 C)
M
e
军事(
b
55 ℃
a
125 C)
74F545八路双向收发器与3态输出
1988年4月
修订后的1999年8月
74F545
八路双向收发器与3态输出
概述
该74F545是一个8位, 3态,高速收发器。它
公交为导向的microproces-提供双向驱动
SOR和数字通信系统。直通
双向收发器功能,与24毫安巴士
驱动能力对A端口和64毫安总线驱动器capa-
相容性在B端口。
一个输入,发射/接收(T / R )决定了方向
逻辑通过双向收发信号。反
麻省理工学院实现从A到B端口的数据;能够接收数据
从B到-A端口。输出使能输入禁用既是
和B端口通过将其放置在一个3 -STATE状态。
特点
s
更高的驱动比8304
s
8位双向数据流,降低系统包
算
s
与面向总线接口3 -STATE输入/输出
系统
s
24毫安并在A和B端口64毫安总线驱动能力,
分别
s
发送/接收和输出使能简化控制
逻辑
s
保证最低4000V的ESD保护
订购代码:
订单号
74F545SC
74F545PC
包装数
M20B
N20A
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
20引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
1999仙童半导体公司
DS009556
www.fairchildsemi.com
74F545
单位装载/扇出
U.L.
引脚名称
OE
T / R
A
0
–A
7
描述
HIGH / LOW
输出使能输入(低电平有效)
发送/接收输入
方三态输入或
三态输出
B
0
–B
7
B面3 - STATE输入或
三态输出
1.0/2.0
1.0/2.0
3.5/1.083
150/40 (33.3)
3.5/1.083
600/106.6 (80)
输入I
IH
/I
IL
输出I
OH
/I
OL
20
A/1.2
mA
20
A/1.2
mA
70
A/650 A
3
毫安/ 24毫安(20 mA)的
70
A/650 A
12
毫安/ 64毫安(48 mA)的
真值表
输入
OE
L
L
H
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
输出
T / R
L
H
X
总线B数据总线A
总线数据总线B
高Z
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74F545
物理尺寸
英寸(毫米),除非另有说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
包装数M20B
5
www.fairchildsemi.com