添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符7型号页 > 首字符7的型号第131页 > 74F50109
集成电路
74F50109
同步双J-K·阳性
边沿触发的触发器与亚稳
免疫特性
产品speci fi cation
IC15数据手册
1990年09月14日
飞利浦
半导体
飞利浦半导体
产品speci fi cation
同步双J-K·正边沿触发
触发器与亚稳免疫特性
74F50109
特征
亚稳免疫特性
输出偏斜保证低于1.5ns
高源电流(I
OH
= 15毫安)理想的时钟驱动器
应用
引脚配置
RD0
1
16 V
CC
15 RD1
14
J1
J0 2
K0 3
CP0 4
SD0 5
Q0 6
Q0 7
GND 8
引脚排列与74F109兼容
见74F5074同步双D型触发器
用于同步级联的D型触发器看到74F50728
与同步双D型触发器看到74F50729
边缘触发的设置和重置
TYPE
74F50109
典型F
最大
150MHz
典型的供应
电流( TOTAL )
22mA
13 K1
12 CP1
11 SD1
10 Q1
9
Q1
SF00598
逻辑符号
2 14
3 13
订购信息
订货编号
商用系列
描述
T
AMB
= 0
°
C至+70
°
C
16引脚塑料DIP
16引脚塑料SO
N74F50109N
N74F50109D
SOT38-4
SOT109-1
V
CC
= 5V
±
10%,
PKG DWG #
4
5
1
12
11
15
CP0 J0
SD0
RD0
CP1
SD1
RD1
J1
K0 K1
Q0 Q0 Q1 Q1
输入和输出负载
和风扇输出表
引脚
J0, J1
K0, K1
CP0 , CP1
SD0 , SD1
RD0 , RD1
描述
j个输入
K个输入
时钟输入
(主动上升沿)
设置输入
(低电平有效)
复位输入
(低电平有效)
74F ( U.L. )
高/
1.0/0.417
1.0/0.417
1.0/0.033
1.0/0.033
1.0/0.033
负载
价值
HIGH / LOW
20A/250A
20A/250A
6
V
CC
= 16 PIN
GND = 8 PIN
7
10
9
SF00599
IEC / IEEE符号
2
1J
C1
1K
R
S
2J
C2
2K
R
S
9
10
7
20A/20A
20A/20A
20A/20A
4
3
1
5
14
6
Q0,Q1 , Q0,Q1的数据输出
750/33
15mA/20mA
注意:
酮( 1.0)的FAST单元负载被定义为: 20μA在高
状态和0.6毫安处于低状态。
12
13
15
11
SF00600
1990年9月14日
2
853-1388 00422
飞利浦半导体
产品speci fi cation
同步双J-K·正边沿触发
触发器与亚稳免疫特性
74F50109
逻辑图
7, 9
6, 10
Q
Q
设备被测可以经常被驱动到稳态。如果
Q输出然后用于触发一个数字范围设置为无限
持久的Q输出将建成waveform.0的实验是
通过连续地操作所述设备的区域中运行的
会出现亚稳态。
当该装置被测为74F74 (其并没有被设计
与亚稳免疫特性)的波形会出现
如在图2 。
K
3, 13
J
CP
SD
RD
2, 14
4, 12
5, 11
1, 15
图。 2清楚显示的Q输出端可在时间上变化相对于
到Q触发点。这也意味着, Q或Q输出
波形,可能会失真。这可以在一个模拟来验证
范围与电荷板的CRT 。甚至更大的兴趣也许是
沿着右上角的3.5V千伏线路运行点
象限。这表明, Q输出没有变化的状态,甚至
虽然Q输出glitched到至少1.5伏,的触发点
的范围。
当该装置被测是亚稳定的免疫的一部分,如
该74F5074 ,波形会出现如在图3. 74F5074 Q
输出将显示为图3. 74F5074 Q输出将不会改变
对于即使当一个部件被驱动到在Q触发点
亚稳态。对内部的亚稳态的任何倾向
飞利浦半导体专利的电路解决。如果一个
在翻牌中的亚稳事件发生的唯一向外
该事件的表现形式将更加时钟到Q / Q
传播延迟。这种传播延迟,当然,的函数
该部分由限定的亚稳态特性
τ
和T
0.
该74F5074和相关部分的亚稳态特性
类型代表一个国家的最先进的TTL技术。
后确定的T
0
和T翻牌的,计算平均时间
故障间隔( MTBF )非常简单。假设一个设计师要
使用74F50729同步异步数据是
到达10MHz的(如由频率计测得) ,具有
时钟频率为50MHz ,并决定他想
采样74F50109 10纳秒的输出端的时钟之后
边缘。他只是简单地插入他的号码到下面的公式:
MTBF = E
(t’/t)
/ T
o
f
C
f
I
在该式中,女
C
是时钟,男的频率
I
是平均
输入事件的频率和t '是在时钟脉冲后的时间,即
输出进行采样(吨' < h时, h是正常的传播延迟) 。在
这种情况在F
I
将20MHz的数据频率的两倍
因为输入事件由低和高的转换的。
乘F
I
被F
C
让10的答案
15
Hz
2
。从图。 4它是
显然,平均无故障时间大于10
10
秒。使用上述
公式MTBF为1.51 ×10
10
秒或约480年。
V
CC
= 16 PIN
GND = 8 PIN
SF00601
描述
该74F50109是双正边沿触发的JK型触发器
具有独立J,K ,时钟,设置和复位输入;也真实
互补输出。
集(SD)和复位(RD)是异步的低电平有效的输入和
操作时钟( CP )输入独立的。
在J和K是控制状态边沿触发输入
触发器的变化如在功能表中描述。
在J和K输入数据必须只有一个建立时间之前稳定
低到高的时钟为保证传播过渡
延误。的JK设计允许操作作为一个D触发器由捆扎
和K输入在一起。
该74F50109被设计成使得其输出端可从未显示
亚稳定状态,由于建立时间和保持时间违规。如果设置时间
和保持时间都违反了传输延迟可能会延长
超出了规范,但输出将不会故障或显示
亚稳态。典型的亚稳态参数74F50109
主要有:
τ 135ps
τ
9.8 X 10
6
秒在哪里
τ
代表一个函数
在该亚稳定状态的锁存器解决,该速率的
条件和T
0
表示的测量的一个函数
一个锁存器的倾向,进入亚稳定状态。
亚稳免疫特性
飞利浦半导体使用的术语“亚稳免疫”来
描述的部分产品在其FAST系列的特点。
特别是74F50XXX家族目前包括4个产品
这显示稳免疫特性。这个术语的意义
该输出将不会故障或显示异常下的输出
任何情况下,包括建立时间和保持时间违规。
这种说法是很容易验证的74F5074 。通过运行两个
独立的信号发生器(见图1)在几乎相同的
频率(在此情况下, 10MHz的时钟和10.02兆赫的数据)的
信号发生器
D
Q
TRIGGER
数字
范围
信号发生器
CP
Q
输入
SF00586
图1.测试设置
1990年9月14日
3
飞利浦半导体
产品speci fi cation
同步双J-K·正边沿触发
触发器与亚稳免疫特性
74F50109
比较亚稳免疫和非免疫特性研究
4
3
2
1
0
时基= 2.00ns / DIV触发电平= 1.5伏特触发斜率为正
SF00602
通过Q输出,设置如图2 74F74 Q输出触发和保持时间违反
3
2
1
0
时基= 2.00ns / DIV触发电平= 1.5伏特触发斜率为正
SF00588
由Q输出端,的设置图3. 74F74 Q输出触发的时间和保持时间违反了
1990年9月14日
4
飞利浦半导体
产品speci fi cation
同步双J-K·正边沿触发
触发器与亚稳免疫特性
74F50109
FAILURES之间的平均时间( MTBF )与T'
10
6
10
8
10
10
10
12
10
14
10
12
10
11
万年
10
10
百年
平均无故障时间(秒)
10
8
1年
10
7
10
6
一周
7
8
9
10
SF00589
10
15
= f
C
f
I
10
9
用纳秒T'
注意:
V
CC
= 5V ,T
AMB
= 25°C,
τ
= 135ps ,要= 9.8 ×10
8
美国证券交易委员会
图4中。
典型值
τ
和T
0
在不同的V
CC
S和温度
T
AMB
= 0
°
C
T
AMB
= 25
°
C
V
CC
5.5V
5.0V
4.5V
τ
125ps
115ps
115ps
T
0
1.0 X 10
9
美国证券交易委员会
1.3 X 10
10
美国证券交易委员会
3.4 X 10
13
美国证券交易委员会
τ
138ps
135ps
132ps
T
0
5.4 X 10
6
美国证券交易委员会
9.8 X 10
6
美国证券交易委员会
5.1 X 10
8
美国证券交易委员会
τ
160ps
167ps
175ps
T
AMB
= 70
°
C
T
0
1.7 X 10
5
美国证券交易委员会
3.9 X 10
4
美国证券交易委员会
7.3 X 10
4
美国证券交易委员会
功能表
输入
SD
L
H
L
H
H
H
H
H
RD
H
L
L
H
H
H
H
H
CP
X
X
X
J
X
X
X
X
h
h
l
l
K
X
X
X
X
l
h
l
h
输出
Q
H
L
H
q
q
H
L
q
Q
L
H
H
q
q
L
H
q
操作
模式
异步设置
异步复位
未确定*
HOLD
切换
负载为“1” (设置)
负载“0” (复位)
持有“不变”
注意事项:
H =高电压等级
H =高压一级建立时间之前,
由低到高的时钟转换
L =低电压等级
L =低压一级建立时间之前,
低到高的时钟
过渡
Q =小写注明引用的状态
输出前的低到高的时钟转变
X =无关
=低到高时钟转换
=不低到高时钟跳变
* =两个输出会高,如果SD和RD变低
同时
1990年9月14日
5
查看更多74F50109PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    74F50109
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
74F50109
√ 欧美㊣品
▲10/11+
9707
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
74F50109
√ 欧美㊣品
▲10/11+
8644
贴◆插
【dz37.com】实时报价有图&PDF
查询更多74F50109供应信息

深圳市碧威特网络技术有限公司
 复制成功!